xref: /OK3568_Linux_fs/u-boot/drivers/rkflash/sfc.c (revision 4882a59341e53eb6f0b4789bf948001014eff981)
1*4882a593Smuzhiyun /*
2*4882a593Smuzhiyun  * Copyright (c) 2018 Fuzhou Rockchip Electronics Co., Ltd
3*4882a593Smuzhiyun  *
4*4882a593Smuzhiyun  * SPDX-License-Identifier:	GPL-2.0
5*4882a593Smuzhiyun  */
6*4882a593Smuzhiyun 
7*4882a593Smuzhiyun #include <common.h>
8*4882a593Smuzhiyun #include <linux/delay.h>
9*4882a593Smuzhiyun #include <bouncebuf.h>
10*4882a593Smuzhiyun #include <asm/io.h>
11*4882a593Smuzhiyun 
12*4882a593Smuzhiyun #include "sfc.h"
13*4882a593Smuzhiyun 
14*4882a593Smuzhiyun #define SFC_MAX_IOSIZE_VER3		(1024 * 8)
15*4882a593Smuzhiyun #define SFC_MAX_IOSIZE_VER4		(0xFFFFFFFF)
16*4882a593Smuzhiyun 
17*4882a593Smuzhiyun static void __iomem *g_sfc_reg;
18*4882a593Smuzhiyun 
sfc_reset(void)19*4882a593Smuzhiyun static void sfc_reset(void)
20*4882a593Smuzhiyun {
21*4882a593Smuzhiyun 	int timeout = 10000;
22*4882a593Smuzhiyun 
23*4882a593Smuzhiyun 	writel(SFC_RESET, g_sfc_reg + SFC_RCVR);
24*4882a593Smuzhiyun 
25*4882a593Smuzhiyun 	while ((readl(g_sfc_reg + SFC_RCVR) == SFC_RESET) && (timeout > 0)) {
26*4882a593Smuzhiyun 		sfc_delay(1);
27*4882a593Smuzhiyun 		timeout--;
28*4882a593Smuzhiyun 	}
29*4882a593Smuzhiyun 
30*4882a593Smuzhiyun 	writel(0xFFFFFFFF, g_sfc_reg + SFC_ICLR);
31*4882a593Smuzhiyun }
32*4882a593Smuzhiyun 
sfc_get_version(void)33*4882a593Smuzhiyun u16 sfc_get_version(void)
34*4882a593Smuzhiyun {
35*4882a593Smuzhiyun 	return  (u32)(readl(g_sfc_reg + SFC_VER) & 0xffff);
36*4882a593Smuzhiyun }
37*4882a593Smuzhiyun 
sfc_get_max_iosize(void)38*4882a593Smuzhiyun u32 sfc_get_max_iosize(void)
39*4882a593Smuzhiyun {
40*4882a593Smuzhiyun 	if (sfc_get_version() >= SFC_VER_4)
41*4882a593Smuzhiyun 		return SFC_MAX_IOSIZE_VER4;
42*4882a593Smuzhiyun 	else
43*4882a593Smuzhiyun 		return SFC_MAX_IOSIZE_VER3;
44*4882a593Smuzhiyun }
45*4882a593Smuzhiyun 
sfc_set_delay_lines(u16 cells)46*4882a593Smuzhiyun void sfc_set_delay_lines(u16 cells)
47*4882a593Smuzhiyun {
48*4882a593Smuzhiyun 	u16 cell_max = SCLK_SMP_SEL_MAX_V4;
49*4882a593Smuzhiyun 
50*4882a593Smuzhiyun 	if (sfc_get_version() >= SFC_VER_5)
51*4882a593Smuzhiyun 		cell_max = SCLK_SMP_SEL_MAX_V5;
52*4882a593Smuzhiyun 
53*4882a593Smuzhiyun 	if (cells > cell_max)
54*4882a593Smuzhiyun 		cells = cell_max;
55*4882a593Smuzhiyun 
56*4882a593Smuzhiyun 	writel(SCLK_SMP_SEL_EN | cells, g_sfc_reg + SFC_DLL_CTRL0);
57*4882a593Smuzhiyun }
58*4882a593Smuzhiyun 
sfc_disable_delay_lines(void)59*4882a593Smuzhiyun void sfc_disable_delay_lines(void)
60*4882a593Smuzhiyun {
61*4882a593Smuzhiyun 	writel(0, g_sfc_reg + SFC_DLL_CTRL0);
62*4882a593Smuzhiyun }
63*4882a593Smuzhiyun 
sfc_init(void __iomem * reg_addr)64*4882a593Smuzhiyun int sfc_init(void __iomem *reg_addr)
65*4882a593Smuzhiyun {
66*4882a593Smuzhiyun 	g_sfc_reg = reg_addr;
67*4882a593Smuzhiyun 	writel(0, g_sfc_reg + SFC_CTRL);
68*4882a593Smuzhiyun 
69*4882a593Smuzhiyun 	if (sfc_get_version() >= SFC_VER_4)
70*4882a593Smuzhiyun 		writel(1, g_sfc_reg + SFC_LEN_CTRL);
71*4882a593Smuzhiyun 
72*4882a593Smuzhiyun 	return SFC_OK;
73*4882a593Smuzhiyun }
74*4882a593Smuzhiyun 
sfc_clean_irq(void)75*4882a593Smuzhiyun void sfc_clean_irq(void)
76*4882a593Smuzhiyun {
77*4882a593Smuzhiyun 	writel(0xFFFFFFFF, g_sfc_reg + SFC_ICLR);
78*4882a593Smuzhiyun 	writel(0xFFFFFFFF, g_sfc_reg + SFC_IMR);
79*4882a593Smuzhiyun }
80*4882a593Smuzhiyun 
sfc_request(struct rk_sfc_op * op,u32 addr,void * data,u32 size)81*4882a593Smuzhiyun int sfc_request(struct rk_sfc_op *op, u32 addr, void *data, u32 size)
82*4882a593Smuzhiyun {
83*4882a593Smuzhiyun 	int ret = SFC_OK;
84*4882a593Smuzhiyun 	union SFCCMD_DATA cmd;
85*4882a593Smuzhiyun 	int reg;
86*4882a593Smuzhiyun 	int timeout = 0;
87*4882a593Smuzhiyun 
88*4882a593Smuzhiyun 	reg = readl(g_sfc_reg + SFC_FSR);
89*4882a593Smuzhiyun 
90*4882a593Smuzhiyun 	if (!(reg & SFC_TXEMPTY) || !(reg & SFC_RXEMPTY) ||
91*4882a593Smuzhiyun 	    (readl(g_sfc_reg + SFC_SR) & SFC_BUSY))
92*4882a593Smuzhiyun 		sfc_reset();
93*4882a593Smuzhiyun 
94*4882a593Smuzhiyun 	cmd.d32 = op->sfcmd.d32;
95*4882a593Smuzhiyun 
96*4882a593Smuzhiyun 	if (cmd.b.addrbits == SFC_ADDR_XBITS) {
97*4882a593Smuzhiyun 		union SFCCTRL_DATA ctrl;
98*4882a593Smuzhiyun 
99*4882a593Smuzhiyun 		ctrl.d32 = op->sfctrl.d32;
100*4882a593Smuzhiyun 
101*4882a593Smuzhiyun 		if (!ctrl.b.addrbits)
102*4882a593Smuzhiyun 			return SFC_PARAM_ERR;
103*4882a593Smuzhiyun 
104*4882a593Smuzhiyun 		/* Controller plus 1 automatically */
105*4882a593Smuzhiyun 		writel(ctrl.b.addrbits - 1, g_sfc_reg + SFC_ABIT);
106*4882a593Smuzhiyun 	}
107*4882a593Smuzhiyun 
108*4882a593Smuzhiyun 	/* shift in the data at negedge sclk_out */
109*4882a593Smuzhiyun 	op->sfctrl.d32 |= 0x2;
110*4882a593Smuzhiyun 	cmd.b.datasize = size;
111*4882a593Smuzhiyun 
112*4882a593Smuzhiyun 	if (sfc_get_version() >= SFC_VER_4)
113*4882a593Smuzhiyun 		writel(size, g_sfc_reg + SFC_LEN_EXT);
114*4882a593Smuzhiyun 	else
115*4882a593Smuzhiyun 		cmd.b.datasize = size;
116*4882a593Smuzhiyun 
117*4882a593Smuzhiyun 	writel(op->sfctrl.d32, g_sfc_reg + SFC_CTRL);
118*4882a593Smuzhiyun 	writel(cmd.d32, g_sfc_reg + SFC_CMD);
119*4882a593Smuzhiyun 
120*4882a593Smuzhiyun 	if (cmd.b.addrbits)
121*4882a593Smuzhiyun 		writel(addr, g_sfc_reg + SFC_ADDR);
122*4882a593Smuzhiyun 
123*4882a593Smuzhiyun 	if (!size)
124*4882a593Smuzhiyun 		goto exit_wait;
125*4882a593Smuzhiyun 
126*4882a593Smuzhiyun 	if (op->sfctrl.b.enbledma) {
127*4882a593Smuzhiyun 		struct bounce_buffer bb;
128*4882a593Smuzhiyun 		unsigned int bb_flags;
129*4882a593Smuzhiyun 
130*4882a593Smuzhiyun 		if (cmd.b.rw == SFC_WRITE)
131*4882a593Smuzhiyun 			bb_flags = GEN_BB_READ;
132*4882a593Smuzhiyun 		else
133*4882a593Smuzhiyun 			bb_flags = GEN_BB_WRITE;
134*4882a593Smuzhiyun 
135*4882a593Smuzhiyun 		ret = bounce_buffer_start(&bb, data, size, bb_flags);
136*4882a593Smuzhiyun 		if (ret)
137*4882a593Smuzhiyun 			return ret;
138*4882a593Smuzhiyun 
139*4882a593Smuzhiyun 		writel(0xFFFFFFFF, g_sfc_reg + SFC_ICLR);
140*4882a593Smuzhiyun 		writel(~((u32)DMA_INT), g_sfc_reg + SFC_IMR);
141*4882a593Smuzhiyun 		writel((unsigned long)bb.bounce_buffer, g_sfc_reg + SFC_DMA_ADDR);
142*4882a593Smuzhiyun 		writel(SFC_DMA_START, g_sfc_reg + SFC_DMA_TRIGGER);
143*4882a593Smuzhiyun 
144*4882a593Smuzhiyun 		timeout = size * 10;
145*4882a593Smuzhiyun 
146*4882a593Smuzhiyun 		while ((readl(g_sfc_reg + SFC_SR) & SFC_BUSY) &&
147*4882a593Smuzhiyun 		       (timeout-- > 0))
148*4882a593Smuzhiyun 			sfc_delay(1);
149*4882a593Smuzhiyun 
150*4882a593Smuzhiyun 		writel(0xFFFFFFFF, g_sfc_reg + SFC_ICLR);
151*4882a593Smuzhiyun 
152*4882a593Smuzhiyun 		if (timeout <= 0)
153*4882a593Smuzhiyun 			ret = SFC_WAIT_TIMEOUT;
154*4882a593Smuzhiyun 		bounce_buffer_stop(&bb);
155*4882a593Smuzhiyun 	} else {
156*4882a593Smuzhiyun 		u32 i, words, count, bytes;
157*4882a593Smuzhiyun 		union SFCFSR_DATA    fifostat;
158*4882a593Smuzhiyun 		u32 *p_data = (u32 *)data;
159*4882a593Smuzhiyun 
160*4882a593Smuzhiyun 		if (cmd.b.rw == SFC_WRITE) {
161*4882a593Smuzhiyun 			words  = (size + 3) >> 2;
162*4882a593Smuzhiyun 
163*4882a593Smuzhiyun 			while (words) {
164*4882a593Smuzhiyun 				fifostat.d32 = readl(g_sfc_reg + SFC_FSR);
165*4882a593Smuzhiyun 
166*4882a593Smuzhiyun 				if (fifostat.b.txlevel > 0) {
167*4882a593Smuzhiyun 					count = words < fifostat.b.txlevel ?
168*4882a593Smuzhiyun 						words : fifostat.b.txlevel;
169*4882a593Smuzhiyun 
170*4882a593Smuzhiyun 					for (i = 0; i < count; i++) {
171*4882a593Smuzhiyun 						writel(*p_data++,
172*4882a593Smuzhiyun 						       g_sfc_reg + SFC_DATA);
173*4882a593Smuzhiyun 						words--;
174*4882a593Smuzhiyun 					}
175*4882a593Smuzhiyun 
176*4882a593Smuzhiyun 					if (words == 0)
177*4882a593Smuzhiyun 						break;
178*4882a593Smuzhiyun 
179*4882a593Smuzhiyun 					timeout = 0;
180*4882a593Smuzhiyun 				} else {
181*4882a593Smuzhiyun 					sfc_delay(1);
182*4882a593Smuzhiyun 
183*4882a593Smuzhiyun 					if (timeout++ > 10000) {
184*4882a593Smuzhiyun 						ret = SFC_TX_TIMEOUT;
185*4882a593Smuzhiyun 						break;
186*4882a593Smuzhiyun 					}
187*4882a593Smuzhiyun 				}
188*4882a593Smuzhiyun 			}
189*4882a593Smuzhiyun 		} else {
190*4882a593Smuzhiyun 			/* SFC_READ == cmd.b.rw */
191*4882a593Smuzhiyun 			bytes = size & 0x3;
192*4882a593Smuzhiyun 			words = size >> 2;
193*4882a593Smuzhiyun 
194*4882a593Smuzhiyun 			while (words) {
195*4882a593Smuzhiyun 				fifostat.d32 = readl(g_sfc_reg + SFC_FSR);
196*4882a593Smuzhiyun 
197*4882a593Smuzhiyun 				if (fifostat.b.rxlevel > 0) {
198*4882a593Smuzhiyun 					u32 count;
199*4882a593Smuzhiyun 
200*4882a593Smuzhiyun 					count = words < fifostat.b.rxlevel ?
201*4882a593Smuzhiyun 						words : fifostat.b.rxlevel;
202*4882a593Smuzhiyun 
203*4882a593Smuzhiyun 					for (i = 0; i < count; i++) {
204*4882a593Smuzhiyun 						*p_data++ = readl(g_sfc_reg +
205*4882a593Smuzhiyun 								  SFC_DATA);
206*4882a593Smuzhiyun 						words--;
207*4882a593Smuzhiyun 					}
208*4882a593Smuzhiyun 
209*4882a593Smuzhiyun 					if (words == 0)
210*4882a593Smuzhiyun 						break;
211*4882a593Smuzhiyun 
212*4882a593Smuzhiyun 					timeout = 0;
213*4882a593Smuzhiyun 				} else {
214*4882a593Smuzhiyun 					sfc_delay(1);
215*4882a593Smuzhiyun 
216*4882a593Smuzhiyun 					if (timeout++ > 10000) {
217*4882a593Smuzhiyun 						ret = SFC_RX_TIMEOUT;
218*4882a593Smuzhiyun 						break;
219*4882a593Smuzhiyun 					}
220*4882a593Smuzhiyun 				}
221*4882a593Smuzhiyun 			}
222*4882a593Smuzhiyun 
223*4882a593Smuzhiyun 			timeout = 0;
224*4882a593Smuzhiyun 
225*4882a593Smuzhiyun 			while (bytes) {
226*4882a593Smuzhiyun 				fifostat.d32 = readl(g_sfc_reg + SFC_FSR);
227*4882a593Smuzhiyun 
228*4882a593Smuzhiyun 				if (fifostat.b.rxlevel > 0) {
229*4882a593Smuzhiyun 					u8 *p_data1 = (u8 *)p_data;
230*4882a593Smuzhiyun 
231*4882a593Smuzhiyun 					words = readl(g_sfc_reg + SFC_DATA);
232*4882a593Smuzhiyun 
233*4882a593Smuzhiyun 					for (i = 0; i < bytes; i++)
234*4882a593Smuzhiyun 						p_data1[i] =
235*4882a593Smuzhiyun 							(u8)((words >> (i * 8)) & 0xFF);
236*4882a593Smuzhiyun 
237*4882a593Smuzhiyun 					break;
238*4882a593Smuzhiyun 				}
239*4882a593Smuzhiyun 
240*4882a593Smuzhiyun 				sfc_delay(1);
241*4882a593Smuzhiyun 
242*4882a593Smuzhiyun 				if (timeout++ > 10000) {
243*4882a593Smuzhiyun 					ret = SFC_RX_TIMEOUT;
244*4882a593Smuzhiyun 					break;
245*4882a593Smuzhiyun 				}
246*4882a593Smuzhiyun 			}
247*4882a593Smuzhiyun 		}
248*4882a593Smuzhiyun 	}
249*4882a593Smuzhiyun 
250*4882a593Smuzhiyun exit_wait:
251*4882a593Smuzhiyun 	timeout = 0;    /* wait cmd or data send complete */
252*4882a593Smuzhiyun 
253*4882a593Smuzhiyun 	while (readl(g_sfc_reg + SFC_SR) & SFC_BUSY) {
254*4882a593Smuzhiyun 		sfc_delay(1);
255*4882a593Smuzhiyun 
256*4882a593Smuzhiyun 		if (timeout++ > 100000) {         /* wait 100ms */
257*4882a593Smuzhiyun 			ret = SFC_TX_TIMEOUT;
258*4882a593Smuzhiyun 			break;
259*4882a593Smuzhiyun 		}
260*4882a593Smuzhiyun 	}
261*4882a593Smuzhiyun 
262*4882a593Smuzhiyun 	sfc_delay(1); /* CS# High Time (read/write) >100ns */
263*4882a593Smuzhiyun 	return ret;
264*4882a593Smuzhiyun }
265