xref: /OK3568_Linux_fs/u-boot/board/renesas/stout/cpld.c (revision 4882a59341e53eb6f0b4789bf948001014eff981)
1*4882a593Smuzhiyun /*
2*4882a593Smuzhiyun  * Stout board CPLD access support
3*4882a593Smuzhiyun  *
4*4882a593Smuzhiyun  * Copyright (C) 2015 Renesas Electronics Europe GmbH
5*4882a593Smuzhiyun  * Copyright (C) 2015 Renesas Electronics Corporation
6*4882a593Smuzhiyun  * Copyright (C) 2015 Cogent Embedded, Inc.
7*4882a593Smuzhiyun  *
8*4882a593Smuzhiyun  * SPDX-License-Identifier: GPL-2.0
9*4882a593Smuzhiyun  */
10*4882a593Smuzhiyun 
11*4882a593Smuzhiyun #include <common.h>
12*4882a593Smuzhiyun #include <asm/io.h>
13*4882a593Smuzhiyun #include <asm/gpio.h>
14*4882a593Smuzhiyun #include "cpld.h"
15*4882a593Smuzhiyun 
16*4882a593Smuzhiyun #define SCLK			GPIO_GP_3_24
17*4882a593Smuzhiyun #define SSTBZ			GPIO_GP_3_25
18*4882a593Smuzhiyun #define MOSI			GPIO_GP_3_26
19*4882a593Smuzhiyun #define MISO			GPIO_GP_3_27
20*4882a593Smuzhiyun 
21*4882a593Smuzhiyun #define CPLD_ADDR_MODE		0x00 /* RW */
22*4882a593Smuzhiyun #define CPLD_ADDR_MUX		0x01 /* RW */
23*4882a593Smuzhiyun #define CPLD_ADDR_HDMI		0x02 /* RW */
24*4882a593Smuzhiyun #define CPLD_ADDR_DIPSW		0x08 /* R */
25*4882a593Smuzhiyun #define CPLD_ADDR_RESET		0x80 /* RW */
26*4882a593Smuzhiyun #define CPLD_ADDR_VERSION	0xFF /* R */
27*4882a593Smuzhiyun 
cpld_read(u8 addr)28*4882a593Smuzhiyun static u32 cpld_read(u8 addr)
29*4882a593Smuzhiyun {
30*4882a593Smuzhiyun 	int i;
31*4882a593Smuzhiyun 	u32 data = 0;
32*4882a593Smuzhiyun 
33*4882a593Smuzhiyun 	for (i = 0; i < 8; i++) {
34*4882a593Smuzhiyun 		gpio_set_value(MOSI, addr & 0x80); /* MSB first */
35*4882a593Smuzhiyun 		gpio_set_value(SCLK, 1);
36*4882a593Smuzhiyun 		addr <<= 1;
37*4882a593Smuzhiyun 		gpio_set_value(SCLK, 0);
38*4882a593Smuzhiyun 	}
39*4882a593Smuzhiyun 
40*4882a593Smuzhiyun 	gpio_set_value(MOSI, 0); /* READ */
41*4882a593Smuzhiyun 	gpio_set_value(SSTBZ, 0);
42*4882a593Smuzhiyun 	gpio_set_value(SCLK, 1);
43*4882a593Smuzhiyun 	gpio_set_value(SCLK, 0);
44*4882a593Smuzhiyun 	gpio_set_value(SSTBZ, 1);
45*4882a593Smuzhiyun 
46*4882a593Smuzhiyun 	for (i = 0; i < 32; i++) {
47*4882a593Smuzhiyun 		gpio_set_value(SCLK, 1);
48*4882a593Smuzhiyun 		data <<= 1;
49*4882a593Smuzhiyun 		data |= gpio_get_value(MISO); /* MSB first */
50*4882a593Smuzhiyun 		gpio_set_value(SCLK, 0);
51*4882a593Smuzhiyun 	}
52*4882a593Smuzhiyun 
53*4882a593Smuzhiyun 	return data;
54*4882a593Smuzhiyun }
55*4882a593Smuzhiyun 
cpld_write(u8 addr,u32 data)56*4882a593Smuzhiyun static void cpld_write(u8 addr, u32 data)
57*4882a593Smuzhiyun {
58*4882a593Smuzhiyun 	int i;
59*4882a593Smuzhiyun 
60*4882a593Smuzhiyun 	for (i = 0; i < 32; i++) {
61*4882a593Smuzhiyun 		gpio_set_value(MOSI, data & (1 << 31)); /* MSB first */
62*4882a593Smuzhiyun 		gpio_set_value(SCLK, 1);
63*4882a593Smuzhiyun 		data <<= 1;
64*4882a593Smuzhiyun 		gpio_set_value(SCLK, 0);
65*4882a593Smuzhiyun 	}
66*4882a593Smuzhiyun 
67*4882a593Smuzhiyun 	for (i = 0; i < 8; i++) {
68*4882a593Smuzhiyun 		gpio_set_value(MOSI, addr & 0x80); /* MSB first */
69*4882a593Smuzhiyun 		gpio_set_value(SCLK, 1);
70*4882a593Smuzhiyun 		addr <<= 1;
71*4882a593Smuzhiyun 		gpio_set_value(SCLK, 0);
72*4882a593Smuzhiyun 	}
73*4882a593Smuzhiyun 
74*4882a593Smuzhiyun 	gpio_set_value(MOSI, 1); /* WRITE */
75*4882a593Smuzhiyun 	gpio_set_value(SSTBZ, 0);
76*4882a593Smuzhiyun 	gpio_set_value(SCLK, 1);
77*4882a593Smuzhiyun 	gpio_set_value(SCLK, 0);
78*4882a593Smuzhiyun 	gpio_set_value(SSTBZ, 1);
79*4882a593Smuzhiyun }
80*4882a593Smuzhiyun 
81*4882a593Smuzhiyun /* LSI pin pull-up control */
82*4882a593Smuzhiyun #define PUPR3		0xe606010C
83*4882a593Smuzhiyun #define PUPR3_SD3_DAT1	(1 << 27)
84*4882a593Smuzhiyun 
cpld_init(void)85*4882a593Smuzhiyun void cpld_init(void)
86*4882a593Smuzhiyun {
87*4882a593Smuzhiyun 	u32 val;
88*4882a593Smuzhiyun 
89*4882a593Smuzhiyun 	/* PULL-UP on MISO line */
90*4882a593Smuzhiyun 	val = readl(PUPR3);
91*4882a593Smuzhiyun 	val |= PUPR3_SD3_DAT1;
92*4882a593Smuzhiyun 	writel(val, PUPR3);
93*4882a593Smuzhiyun 
94*4882a593Smuzhiyun 	gpio_request(SCLK, NULL);
95*4882a593Smuzhiyun 	gpio_request(SSTBZ, NULL);
96*4882a593Smuzhiyun 	gpio_request(MOSI, NULL);
97*4882a593Smuzhiyun 	gpio_request(MISO, NULL);
98*4882a593Smuzhiyun 
99*4882a593Smuzhiyun 	gpio_direction_output(SCLK, 0);
100*4882a593Smuzhiyun 	gpio_direction_output(SSTBZ, 1);
101*4882a593Smuzhiyun 	gpio_direction_output(MOSI, 0);
102*4882a593Smuzhiyun 	gpio_direction_input(MISO);
103*4882a593Smuzhiyun 
104*4882a593Smuzhiyun 	/* dummy read */
105*4882a593Smuzhiyun 	cpld_read(CPLD_ADDR_VERSION);
106*4882a593Smuzhiyun 
107*4882a593Smuzhiyun 	printf("CPLD version:              0x%08x\n",
108*4882a593Smuzhiyun 	       cpld_read(CPLD_ADDR_VERSION));
109*4882a593Smuzhiyun 	printf("H2 Mode setting (MD0..28): 0x%08x\n",
110*4882a593Smuzhiyun 	       cpld_read(CPLD_ADDR_MODE));
111*4882a593Smuzhiyun 	printf("Multiplexer settings:      0x%08x\n",
112*4882a593Smuzhiyun 	       cpld_read(CPLD_ADDR_MUX));
113*4882a593Smuzhiyun 	printf("HDMI setting:              0x%08x\n",
114*4882a593Smuzhiyun 	       cpld_read(CPLD_ADDR_HDMI));
115*4882a593Smuzhiyun 	printf("DIPSW (SW3):               0x%08x\n",
116*4882a593Smuzhiyun 	       cpld_read(CPLD_ADDR_DIPSW));
117*4882a593Smuzhiyun 
118*4882a593Smuzhiyun #ifdef CONFIG_SH_SDHI
119*4882a593Smuzhiyun 	/* switch MUX to SD0 */
120*4882a593Smuzhiyun 	val = cpld_read(CPLD_ADDR_MUX);
121*4882a593Smuzhiyun 	val &= ~MUX_MSK_SD0;
122*4882a593Smuzhiyun 	val |= MUX_VAL_SD0;
123*4882a593Smuzhiyun 	cpld_write(CPLD_ADDR_MUX, val);
124*4882a593Smuzhiyun #endif
125*4882a593Smuzhiyun }
126*4882a593Smuzhiyun 
do_cpld(cmd_tbl_t * cmdtp,int flag,int argc,char * const argv[])127*4882a593Smuzhiyun static int do_cpld(cmd_tbl_t *cmdtp, int flag, int argc, char * const argv[])
128*4882a593Smuzhiyun {
129*4882a593Smuzhiyun 	u32 addr, val;
130*4882a593Smuzhiyun 
131*4882a593Smuzhiyun 	if (argc < 3)
132*4882a593Smuzhiyun 		return CMD_RET_USAGE;
133*4882a593Smuzhiyun 
134*4882a593Smuzhiyun 	addr = simple_strtoul(argv[2], NULL, 16);
135*4882a593Smuzhiyun 	if (!(addr == CPLD_ADDR_VERSION || addr == CPLD_ADDR_MODE ||
136*4882a593Smuzhiyun 	      addr == CPLD_ADDR_MUX || addr == CPLD_ADDR_HDMI ||
137*4882a593Smuzhiyun 	      addr == CPLD_ADDR_DIPSW || addr == CPLD_ADDR_RESET)) {
138*4882a593Smuzhiyun 		printf("cpld invalid addr\n");
139*4882a593Smuzhiyun 		return CMD_RET_USAGE;
140*4882a593Smuzhiyun 	}
141*4882a593Smuzhiyun 
142*4882a593Smuzhiyun 	if (argc == 3 && strcmp(argv[1], "read") == 0) {
143*4882a593Smuzhiyun 		printf("0x%x\n", cpld_read(addr));
144*4882a593Smuzhiyun 	} else if (argc == 4 && strcmp(argv[1], "write") == 0) {
145*4882a593Smuzhiyun 		val = simple_strtoul(argv[3], NULL, 16);
146*4882a593Smuzhiyun 		if (addr == CPLD_ADDR_MUX) {
147*4882a593Smuzhiyun 			/* never mask SCIFA0 console */
148*4882a593Smuzhiyun 			val &= ~MUX_MSK_SCIFA0_USB;
149*4882a593Smuzhiyun 			val |= MUX_VAL_SCIFA0_USB;
150*4882a593Smuzhiyun 		}
151*4882a593Smuzhiyun 		cpld_write(addr, val);
152*4882a593Smuzhiyun 	}
153*4882a593Smuzhiyun 
154*4882a593Smuzhiyun 	return 0;
155*4882a593Smuzhiyun }
156*4882a593Smuzhiyun 
157*4882a593Smuzhiyun U_BOOT_CMD(
158*4882a593Smuzhiyun 	cpld, 4, 1, do_cpld,
159*4882a593Smuzhiyun 	"CPLD access",
160*4882a593Smuzhiyun 	"read addr\n"
161*4882a593Smuzhiyun 	"cpld write addr val\n"
162*4882a593Smuzhiyun );
163*4882a593Smuzhiyun 
reset_cpu(ulong addr)164*4882a593Smuzhiyun void reset_cpu(ulong addr)
165*4882a593Smuzhiyun {
166*4882a593Smuzhiyun 	cpld_write(CPLD_ADDR_RESET, 1);
167*4882a593Smuzhiyun }
168