xref: /OK3568_Linux_fs/u-boot/arch/arm/mach-uniphier/board_init.c (revision 4882a59341e53eb6f0b4789bf948001014eff981)
1*4882a593Smuzhiyun /*
2*4882a593Smuzhiyun  * Copyright (C) 2012-2015 Panasonic Corporation
3*4882a593Smuzhiyun  * Copyright (C) 2015-2016 Socionext Inc.
4*4882a593Smuzhiyun  *   Author: Masahiro Yamada <yamada.masahiro@socionext.com>
5*4882a593Smuzhiyun  *
6*4882a593Smuzhiyun  * SPDX-License-Identifier:	GPL-2.0+
7*4882a593Smuzhiyun  */
8*4882a593Smuzhiyun 
9*4882a593Smuzhiyun #include <common.h>
10*4882a593Smuzhiyun #include <libfdt.h>
11*4882a593Smuzhiyun #include <linux/io.h>
12*4882a593Smuzhiyun 
13*4882a593Smuzhiyun #include "init.h"
14*4882a593Smuzhiyun #include "micro-support-card.h"
15*4882a593Smuzhiyun #include "sg-regs.h"
16*4882a593Smuzhiyun #include "soc-info.h"
17*4882a593Smuzhiyun 
18*4882a593Smuzhiyun DECLARE_GLOBAL_DATA_PTR;
19*4882a593Smuzhiyun 
uniphier_setup_xirq(void)20*4882a593Smuzhiyun static void uniphier_setup_xirq(void)
21*4882a593Smuzhiyun {
22*4882a593Smuzhiyun 	const void *fdt = gd->fdt_blob;
23*4882a593Smuzhiyun 	int soc_node, aidet_node;
24*4882a593Smuzhiyun 	const fdt32_t *val;
25*4882a593Smuzhiyun 	unsigned long aidet_base;
26*4882a593Smuzhiyun 	u32 tmp;
27*4882a593Smuzhiyun 
28*4882a593Smuzhiyun 	soc_node = fdt_path_offset(fdt, "/soc");
29*4882a593Smuzhiyun 	if (soc_node < 0)
30*4882a593Smuzhiyun 		return;
31*4882a593Smuzhiyun 
32*4882a593Smuzhiyun 	aidet_node = fdt_subnode_offset_namelen(fdt, soc_node, "aidet", 5);
33*4882a593Smuzhiyun 	if (aidet_node < 0)
34*4882a593Smuzhiyun 		return;
35*4882a593Smuzhiyun 
36*4882a593Smuzhiyun 	val = fdt_getprop(fdt, aidet_node, "reg", NULL);
37*4882a593Smuzhiyun 	if (!val)
38*4882a593Smuzhiyun 		return;
39*4882a593Smuzhiyun 
40*4882a593Smuzhiyun 	aidet_base = fdt32_to_cpu(*val);
41*4882a593Smuzhiyun 
42*4882a593Smuzhiyun 	tmp = readl(aidet_base + 8);	/* AIDET DETCONFR2 */
43*4882a593Smuzhiyun 	tmp |= 0x00ff0000;		/* Set XIRQ0-7 low active */
44*4882a593Smuzhiyun 	writel(tmp, aidet_base + 8);
45*4882a593Smuzhiyun 
46*4882a593Smuzhiyun 	tmp = readl(0x55000090);	/* IRQCTL */
47*4882a593Smuzhiyun 	tmp |= 0x000000ff;
48*4882a593Smuzhiyun 	writel(tmp, 0x55000090);
49*4882a593Smuzhiyun }
50*4882a593Smuzhiyun 
51*4882a593Smuzhiyun #ifdef CONFIG_ARCH_UNIPHIER_LD11
uniphier_ld11_misc_init(void)52*4882a593Smuzhiyun static void uniphier_ld11_misc_init(void)
53*4882a593Smuzhiyun {
54*4882a593Smuzhiyun 	sg_set_pinsel(149, 14, 8, 4);	/* XIRQ0    -> XIRQ0 */
55*4882a593Smuzhiyun 	sg_set_iectrl(149);
56*4882a593Smuzhiyun 	sg_set_pinsel(153, 14, 8, 4);	/* XIRQ4    -> XIRQ4 */
57*4882a593Smuzhiyun 	sg_set_iectrl(153);
58*4882a593Smuzhiyun }
59*4882a593Smuzhiyun #endif
60*4882a593Smuzhiyun 
61*4882a593Smuzhiyun #ifdef CONFIG_ARCH_UNIPHIER_LD20
uniphier_ld20_misc_init(void)62*4882a593Smuzhiyun static void uniphier_ld20_misc_init(void)
63*4882a593Smuzhiyun {
64*4882a593Smuzhiyun 	sg_set_pinsel(149, 14, 8, 4);	/* XIRQ0    -> XIRQ0 */
65*4882a593Smuzhiyun 	sg_set_iectrl(149);
66*4882a593Smuzhiyun 	sg_set_pinsel(153, 14, 8, 4);	/* XIRQ4    -> XIRQ4 */
67*4882a593Smuzhiyun 	sg_set_iectrl(153);
68*4882a593Smuzhiyun 
69*4882a593Smuzhiyun 	/* ES1 errata: increase VDD09 supply to suppress VBO noise */
70*4882a593Smuzhiyun 	if (uniphier_get_soc_revision() == 1) {
71*4882a593Smuzhiyun 		writel(0x00000003, 0x6184e004);
72*4882a593Smuzhiyun 		writel(0x00000100, 0x6184e040);
73*4882a593Smuzhiyun 		writel(0x0000b500, 0x6184e024);
74*4882a593Smuzhiyun 		writel(0x00000001, 0x6184e000);
75*4882a593Smuzhiyun 	}
76*4882a593Smuzhiyun }
77*4882a593Smuzhiyun #endif
78*4882a593Smuzhiyun 
79*4882a593Smuzhiyun struct uniphier_initdata {
80*4882a593Smuzhiyun 	unsigned int soc_id;
81*4882a593Smuzhiyun 	void (*sbc_init)(void);
82*4882a593Smuzhiyun 	void (*pll_init)(void);
83*4882a593Smuzhiyun 	void (*clk_init)(void);
84*4882a593Smuzhiyun 	void (*misc_init)(void);
85*4882a593Smuzhiyun };
86*4882a593Smuzhiyun 
87*4882a593Smuzhiyun static const struct uniphier_initdata uniphier_initdata[] = {
88*4882a593Smuzhiyun #if defined(CONFIG_ARCH_UNIPHIER_LD4)
89*4882a593Smuzhiyun 	{
90*4882a593Smuzhiyun 		.soc_id = UNIPHIER_LD4_ID,
91*4882a593Smuzhiyun 		.sbc_init = uniphier_ld4_sbc_init,
92*4882a593Smuzhiyun 		.pll_init = uniphier_ld4_pll_init,
93*4882a593Smuzhiyun 		.clk_init = uniphier_ld4_clk_init,
94*4882a593Smuzhiyun 	},
95*4882a593Smuzhiyun #endif
96*4882a593Smuzhiyun #if defined(CONFIG_ARCH_UNIPHIER_PRO4)
97*4882a593Smuzhiyun 	{
98*4882a593Smuzhiyun 		.soc_id = UNIPHIER_PRO4_ID,
99*4882a593Smuzhiyun 		.sbc_init = uniphier_sbc_init_savepin,
100*4882a593Smuzhiyun 		.pll_init = uniphier_pro4_pll_init,
101*4882a593Smuzhiyun 		.clk_init = uniphier_pro4_clk_init,
102*4882a593Smuzhiyun 	},
103*4882a593Smuzhiyun #endif
104*4882a593Smuzhiyun #if defined(CONFIG_ARCH_UNIPHIER_SLD8)
105*4882a593Smuzhiyun 	{
106*4882a593Smuzhiyun 		.soc_id = UNIPHIER_SLD8_ID,
107*4882a593Smuzhiyun 		.sbc_init = uniphier_ld4_sbc_init,
108*4882a593Smuzhiyun 		.pll_init = uniphier_ld4_pll_init,
109*4882a593Smuzhiyun 		.clk_init = uniphier_ld4_clk_init,
110*4882a593Smuzhiyun 	},
111*4882a593Smuzhiyun #endif
112*4882a593Smuzhiyun #if defined(CONFIG_ARCH_UNIPHIER_PRO5)
113*4882a593Smuzhiyun 	{
114*4882a593Smuzhiyun 		.soc_id = UNIPHIER_PRO5_ID,
115*4882a593Smuzhiyun 		.sbc_init = uniphier_sbc_init_savepin,
116*4882a593Smuzhiyun 		.clk_init = uniphier_pro5_clk_init,
117*4882a593Smuzhiyun 	},
118*4882a593Smuzhiyun #endif
119*4882a593Smuzhiyun #if defined(CONFIG_ARCH_UNIPHIER_PXS2)
120*4882a593Smuzhiyun 	{
121*4882a593Smuzhiyun 		.soc_id = UNIPHIER_PXS2_ID,
122*4882a593Smuzhiyun 		.sbc_init = uniphier_pxs2_sbc_init,
123*4882a593Smuzhiyun 		.clk_init = uniphier_pxs2_clk_init,
124*4882a593Smuzhiyun 	},
125*4882a593Smuzhiyun #endif
126*4882a593Smuzhiyun #if defined(CONFIG_ARCH_UNIPHIER_LD6B)
127*4882a593Smuzhiyun 	{
128*4882a593Smuzhiyun 		.soc_id = UNIPHIER_LD6B_ID,
129*4882a593Smuzhiyun 		.sbc_init = uniphier_pxs2_sbc_init,
130*4882a593Smuzhiyun 		.clk_init = uniphier_pxs2_clk_init,
131*4882a593Smuzhiyun 	},
132*4882a593Smuzhiyun #endif
133*4882a593Smuzhiyun #if defined(CONFIG_ARCH_UNIPHIER_LD11)
134*4882a593Smuzhiyun 	{
135*4882a593Smuzhiyun 		.soc_id = UNIPHIER_LD11_ID,
136*4882a593Smuzhiyun 		.sbc_init = uniphier_ld11_sbc_init,
137*4882a593Smuzhiyun 		.pll_init = uniphier_ld11_pll_init,
138*4882a593Smuzhiyun 		.clk_init = uniphier_ld11_clk_init,
139*4882a593Smuzhiyun 		.misc_init = uniphier_ld11_misc_init,
140*4882a593Smuzhiyun 	},
141*4882a593Smuzhiyun #endif
142*4882a593Smuzhiyun #if defined(CONFIG_ARCH_UNIPHIER_LD20)
143*4882a593Smuzhiyun 	{
144*4882a593Smuzhiyun 		.soc_id = UNIPHIER_LD20_ID,
145*4882a593Smuzhiyun 		.sbc_init = uniphier_ld11_sbc_init,
146*4882a593Smuzhiyun 		.pll_init = uniphier_ld20_pll_init,
147*4882a593Smuzhiyun 		.clk_init = uniphier_ld20_clk_init,
148*4882a593Smuzhiyun 		.misc_init = uniphier_ld20_misc_init,
149*4882a593Smuzhiyun 	},
150*4882a593Smuzhiyun #endif
151*4882a593Smuzhiyun #if defined(CONFIG_ARCH_UNIPHIER_PXS3)
152*4882a593Smuzhiyun 	{
153*4882a593Smuzhiyun 		.soc_id = UNIPHIER_PXS3_ID,
154*4882a593Smuzhiyun 		.sbc_init = uniphier_pxs2_sbc_init,
155*4882a593Smuzhiyun 		.pll_init = uniphier_pxs3_pll_init,
156*4882a593Smuzhiyun 		.clk_init = uniphier_pxs3_clk_init,
157*4882a593Smuzhiyun 	},
158*4882a593Smuzhiyun #endif
159*4882a593Smuzhiyun };
UNIPHIER_DEFINE_SOCDATA_FUNC(uniphier_get_initdata,uniphier_initdata)160*4882a593Smuzhiyun UNIPHIER_DEFINE_SOCDATA_FUNC(uniphier_get_initdata, uniphier_initdata)
161*4882a593Smuzhiyun 
162*4882a593Smuzhiyun int board_init(void)
163*4882a593Smuzhiyun {
164*4882a593Smuzhiyun 	const struct uniphier_initdata *initdata;
165*4882a593Smuzhiyun 
166*4882a593Smuzhiyun 	led_puts("U0");
167*4882a593Smuzhiyun 
168*4882a593Smuzhiyun 	initdata = uniphier_get_initdata();
169*4882a593Smuzhiyun 	if (!initdata) {
170*4882a593Smuzhiyun 		pr_err("unsupported SoC\n");
171*4882a593Smuzhiyun 		return -EINVAL;
172*4882a593Smuzhiyun 	}
173*4882a593Smuzhiyun 
174*4882a593Smuzhiyun 	initdata->sbc_init();
175*4882a593Smuzhiyun 
176*4882a593Smuzhiyun 	support_card_init();
177*4882a593Smuzhiyun 
178*4882a593Smuzhiyun 	led_puts("U0");
179*4882a593Smuzhiyun 
180*4882a593Smuzhiyun 	if (initdata->pll_init)
181*4882a593Smuzhiyun 		initdata->pll_init();
182*4882a593Smuzhiyun 
183*4882a593Smuzhiyun 	led_puts("U1");
184*4882a593Smuzhiyun 
185*4882a593Smuzhiyun 	if (initdata->clk_init)
186*4882a593Smuzhiyun 		initdata->clk_init();
187*4882a593Smuzhiyun 
188*4882a593Smuzhiyun 	led_puts("U2");
189*4882a593Smuzhiyun 
190*4882a593Smuzhiyun 	if (initdata->misc_init)
191*4882a593Smuzhiyun 		initdata->misc_init();
192*4882a593Smuzhiyun 
193*4882a593Smuzhiyun 	led_puts("U3");
194*4882a593Smuzhiyun 
195*4882a593Smuzhiyun 	uniphier_setup_xirq();
196*4882a593Smuzhiyun 
197*4882a593Smuzhiyun 	led_puts("U4");
198*4882a593Smuzhiyun 
199*4882a593Smuzhiyun 	support_card_late_init();
200*4882a593Smuzhiyun 
201*4882a593Smuzhiyun 	led_puts("Uboo");
202*4882a593Smuzhiyun 
203*4882a593Smuzhiyun 	return 0;
204*4882a593Smuzhiyun }
205