xref: /OK3568_Linux_fs/kernel/sound/soc/intel/skylake/skl-sst.c (revision 4882a59341e53eb6f0b4789bf948001014eff981)
1*4882a593Smuzhiyun // SPDX-License-Identifier: GPL-2.0-only
2*4882a593Smuzhiyun /*
3*4882a593Smuzhiyun  * skl-sst.c - HDA DSP library functions for SKL platform
4*4882a593Smuzhiyun  *
5*4882a593Smuzhiyun  * Copyright (C) 2014-15, Intel Corporation.
6*4882a593Smuzhiyun  * Author:Rafal Redzimski <rafal.f.redzimski@intel.com>
7*4882a593Smuzhiyun  *	Jeeja KP <jeeja.kp@intel.com>
8*4882a593Smuzhiyun  * ~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~
9*4882a593Smuzhiyun  */
10*4882a593Smuzhiyun 
11*4882a593Smuzhiyun #include <linux/module.h>
12*4882a593Smuzhiyun #include <linux/delay.h>
13*4882a593Smuzhiyun #include <linux/device.h>
14*4882a593Smuzhiyun #include <linux/err.h>
15*4882a593Smuzhiyun #include <linux/uuid.h>
16*4882a593Smuzhiyun #include "../common/sst-dsp.h"
17*4882a593Smuzhiyun #include "../common/sst-dsp-priv.h"
18*4882a593Smuzhiyun #include "../common/sst-ipc.h"
19*4882a593Smuzhiyun #include "skl.h"
20*4882a593Smuzhiyun 
21*4882a593Smuzhiyun #define SKL_BASEFW_TIMEOUT	300
22*4882a593Smuzhiyun #define SKL_INIT_TIMEOUT	1000
23*4882a593Smuzhiyun 
24*4882a593Smuzhiyun /* Intel HD Audio SRAM Window 0*/
25*4882a593Smuzhiyun #define SKL_ADSP_SRAM0_BASE	0x8000
26*4882a593Smuzhiyun 
27*4882a593Smuzhiyun /* Firmware status window */
28*4882a593Smuzhiyun #define SKL_ADSP_FW_STATUS	SKL_ADSP_SRAM0_BASE
29*4882a593Smuzhiyun #define SKL_ADSP_ERROR_CODE	(SKL_ADSP_FW_STATUS + 0x4)
30*4882a593Smuzhiyun 
31*4882a593Smuzhiyun #define SKL_NUM_MODULES		1
32*4882a593Smuzhiyun 
skl_check_fw_status(struct sst_dsp * ctx,u32 status)33*4882a593Smuzhiyun static bool skl_check_fw_status(struct sst_dsp *ctx, u32 status)
34*4882a593Smuzhiyun {
35*4882a593Smuzhiyun 	u32 cur_sts;
36*4882a593Smuzhiyun 
37*4882a593Smuzhiyun 	cur_sts = sst_dsp_shim_read(ctx, SKL_ADSP_FW_STATUS) & SKL_FW_STS_MASK;
38*4882a593Smuzhiyun 
39*4882a593Smuzhiyun 	return (cur_sts == status);
40*4882a593Smuzhiyun }
41*4882a593Smuzhiyun 
skl_transfer_firmware(struct sst_dsp * ctx,const void * basefw,u32 base_fw_size)42*4882a593Smuzhiyun static int skl_transfer_firmware(struct sst_dsp *ctx,
43*4882a593Smuzhiyun 		const void *basefw, u32 base_fw_size)
44*4882a593Smuzhiyun {
45*4882a593Smuzhiyun 	int ret = 0;
46*4882a593Smuzhiyun 
47*4882a593Smuzhiyun 	ret = ctx->cl_dev.ops.cl_copy_to_dmabuf(ctx, basefw, base_fw_size,
48*4882a593Smuzhiyun 								true);
49*4882a593Smuzhiyun 	if (ret < 0)
50*4882a593Smuzhiyun 		return ret;
51*4882a593Smuzhiyun 
52*4882a593Smuzhiyun 	ret = sst_dsp_register_poll(ctx,
53*4882a593Smuzhiyun 			SKL_ADSP_FW_STATUS,
54*4882a593Smuzhiyun 			SKL_FW_STS_MASK,
55*4882a593Smuzhiyun 			SKL_FW_RFW_START,
56*4882a593Smuzhiyun 			SKL_BASEFW_TIMEOUT,
57*4882a593Smuzhiyun 			"Firmware boot");
58*4882a593Smuzhiyun 
59*4882a593Smuzhiyun 	ctx->cl_dev.ops.cl_stop_dma(ctx);
60*4882a593Smuzhiyun 
61*4882a593Smuzhiyun 	return ret;
62*4882a593Smuzhiyun }
63*4882a593Smuzhiyun 
64*4882a593Smuzhiyun #define SKL_ADSP_FW_BIN_HDR_OFFSET 0x284
65*4882a593Smuzhiyun 
skl_load_base_firmware(struct sst_dsp * ctx)66*4882a593Smuzhiyun static int skl_load_base_firmware(struct sst_dsp *ctx)
67*4882a593Smuzhiyun {
68*4882a593Smuzhiyun 	int ret = 0, i;
69*4882a593Smuzhiyun 	struct skl_dev *skl = ctx->thread_context;
70*4882a593Smuzhiyun 	struct firmware stripped_fw;
71*4882a593Smuzhiyun 	u32 reg;
72*4882a593Smuzhiyun 
73*4882a593Smuzhiyun 	skl->boot_complete = false;
74*4882a593Smuzhiyun 	init_waitqueue_head(&skl->boot_wait);
75*4882a593Smuzhiyun 
76*4882a593Smuzhiyun 	if (ctx->fw == NULL) {
77*4882a593Smuzhiyun 		ret = request_firmware(&ctx->fw, ctx->fw_name, ctx->dev);
78*4882a593Smuzhiyun 		if (ret < 0) {
79*4882a593Smuzhiyun 			dev_err(ctx->dev, "Request firmware failed %d\n", ret);
80*4882a593Smuzhiyun 			return -EIO;
81*4882a593Smuzhiyun 		}
82*4882a593Smuzhiyun 	}
83*4882a593Smuzhiyun 
84*4882a593Smuzhiyun 	/* prase uuids on first boot */
85*4882a593Smuzhiyun 	if (skl->is_first_boot) {
86*4882a593Smuzhiyun 		ret = snd_skl_parse_uuids(ctx, ctx->fw, SKL_ADSP_FW_BIN_HDR_OFFSET, 0);
87*4882a593Smuzhiyun 		if (ret < 0) {
88*4882a593Smuzhiyun 			dev_err(ctx->dev, "UUID parsing err: %d\n", ret);
89*4882a593Smuzhiyun 			release_firmware(ctx->fw);
90*4882a593Smuzhiyun 			skl_dsp_disable_core(ctx, SKL_DSP_CORE0_MASK);
91*4882a593Smuzhiyun 			return ret;
92*4882a593Smuzhiyun 		}
93*4882a593Smuzhiyun 	}
94*4882a593Smuzhiyun 
95*4882a593Smuzhiyun 	/* check for extended manifest */
96*4882a593Smuzhiyun 	stripped_fw.data = ctx->fw->data;
97*4882a593Smuzhiyun 	stripped_fw.size = ctx->fw->size;
98*4882a593Smuzhiyun 
99*4882a593Smuzhiyun 	skl_dsp_strip_extended_manifest(&stripped_fw);
100*4882a593Smuzhiyun 
101*4882a593Smuzhiyun 	ret = skl_dsp_boot(ctx);
102*4882a593Smuzhiyun 	if (ret < 0) {
103*4882a593Smuzhiyun 		dev_err(ctx->dev, "Boot dsp core failed ret: %d\n", ret);
104*4882a593Smuzhiyun 		goto skl_load_base_firmware_failed;
105*4882a593Smuzhiyun 	}
106*4882a593Smuzhiyun 
107*4882a593Smuzhiyun 	ret = skl_cldma_prepare(ctx);
108*4882a593Smuzhiyun 	if (ret < 0) {
109*4882a593Smuzhiyun 		dev_err(ctx->dev, "CL dma prepare failed : %d\n", ret);
110*4882a593Smuzhiyun 		goto skl_load_base_firmware_failed;
111*4882a593Smuzhiyun 	}
112*4882a593Smuzhiyun 
113*4882a593Smuzhiyun 	/* enable Interrupt */
114*4882a593Smuzhiyun 	skl_ipc_int_enable(ctx);
115*4882a593Smuzhiyun 	skl_ipc_op_int_enable(ctx);
116*4882a593Smuzhiyun 
117*4882a593Smuzhiyun 	/* check ROM Status */
118*4882a593Smuzhiyun 	for (i = SKL_INIT_TIMEOUT; i > 0; --i) {
119*4882a593Smuzhiyun 		if (skl_check_fw_status(ctx, SKL_FW_INIT)) {
120*4882a593Smuzhiyun 			dev_dbg(ctx->dev,
121*4882a593Smuzhiyun 				"ROM loaded, we can continue with FW loading\n");
122*4882a593Smuzhiyun 			break;
123*4882a593Smuzhiyun 		}
124*4882a593Smuzhiyun 		mdelay(1);
125*4882a593Smuzhiyun 	}
126*4882a593Smuzhiyun 	if (!i) {
127*4882a593Smuzhiyun 		reg = sst_dsp_shim_read(ctx, SKL_ADSP_FW_STATUS);
128*4882a593Smuzhiyun 		dev_err(ctx->dev,
129*4882a593Smuzhiyun 			"Timeout waiting for ROM init done, reg:0x%x\n", reg);
130*4882a593Smuzhiyun 		ret = -EIO;
131*4882a593Smuzhiyun 		goto transfer_firmware_failed;
132*4882a593Smuzhiyun 	}
133*4882a593Smuzhiyun 
134*4882a593Smuzhiyun 	ret = skl_transfer_firmware(ctx, stripped_fw.data, stripped_fw.size);
135*4882a593Smuzhiyun 	if (ret < 0) {
136*4882a593Smuzhiyun 		dev_err(ctx->dev, "Transfer firmware failed%d\n", ret);
137*4882a593Smuzhiyun 		goto transfer_firmware_failed;
138*4882a593Smuzhiyun 	} else {
139*4882a593Smuzhiyun 		ret = wait_event_timeout(skl->boot_wait, skl->boot_complete,
140*4882a593Smuzhiyun 					msecs_to_jiffies(SKL_IPC_BOOT_MSECS));
141*4882a593Smuzhiyun 		if (ret == 0) {
142*4882a593Smuzhiyun 			dev_err(ctx->dev, "DSP boot failed, FW Ready timed-out\n");
143*4882a593Smuzhiyun 			ret = -EIO;
144*4882a593Smuzhiyun 			goto transfer_firmware_failed;
145*4882a593Smuzhiyun 		}
146*4882a593Smuzhiyun 
147*4882a593Smuzhiyun 		dev_dbg(ctx->dev, "Download firmware successful%d\n", ret);
148*4882a593Smuzhiyun 		skl->fw_loaded = true;
149*4882a593Smuzhiyun 	}
150*4882a593Smuzhiyun 	return 0;
151*4882a593Smuzhiyun transfer_firmware_failed:
152*4882a593Smuzhiyun 	ctx->cl_dev.ops.cl_cleanup_controller(ctx);
153*4882a593Smuzhiyun skl_load_base_firmware_failed:
154*4882a593Smuzhiyun 	skl_dsp_disable_core(ctx, SKL_DSP_CORE0_MASK);
155*4882a593Smuzhiyun 	release_firmware(ctx->fw);
156*4882a593Smuzhiyun 	ctx->fw = NULL;
157*4882a593Smuzhiyun 	return ret;
158*4882a593Smuzhiyun }
159*4882a593Smuzhiyun 
skl_set_dsp_D0(struct sst_dsp * ctx,unsigned int core_id)160*4882a593Smuzhiyun static int skl_set_dsp_D0(struct sst_dsp *ctx, unsigned int core_id)
161*4882a593Smuzhiyun {
162*4882a593Smuzhiyun 	int ret;
163*4882a593Smuzhiyun 	struct skl_ipc_dxstate_info dx;
164*4882a593Smuzhiyun 	struct skl_dev *skl = ctx->thread_context;
165*4882a593Smuzhiyun 	unsigned int core_mask = SKL_DSP_CORE_MASK(core_id);
166*4882a593Smuzhiyun 
167*4882a593Smuzhiyun 	/* If core0 is being turned on, we need to load the FW */
168*4882a593Smuzhiyun 	if (core_id == SKL_DSP_CORE0_ID) {
169*4882a593Smuzhiyun 		ret = skl_load_base_firmware(ctx);
170*4882a593Smuzhiyun 		if (ret < 0) {
171*4882a593Smuzhiyun 			dev_err(ctx->dev, "unable to load firmware\n");
172*4882a593Smuzhiyun 			return ret;
173*4882a593Smuzhiyun 		}
174*4882a593Smuzhiyun 
175*4882a593Smuzhiyun 		/* load libs as they are also lost on D3 */
176*4882a593Smuzhiyun 		if (skl->lib_count > 1) {
177*4882a593Smuzhiyun 			ret = ctx->fw_ops.load_library(ctx, skl->lib_info,
178*4882a593Smuzhiyun 							skl->lib_count);
179*4882a593Smuzhiyun 			if (ret < 0) {
180*4882a593Smuzhiyun 				dev_err(ctx->dev, "reload libs failed: %d\n",
181*4882a593Smuzhiyun 						ret);
182*4882a593Smuzhiyun 				return ret;
183*4882a593Smuzhiyun 			}
184*4882a593Smuzhiyun 
185*4882a593Smuzhiyun 		}
186*4882a593Smuzhiyun 	}
187*4882a593Smuzhiyun 
188*4882a593Smuzhiyun 	/*
189*4882a593Smuzhiyun 	 * If any core other than core 0 is being moved to D0, enable the
190*4882a593Smuzhiyun 	 * core and send the set dx IPC for the core.
191*4882a593Smuzhiyun 	 */
192*4882a593Smuzhiyun 	if (core_id != SKL_DSP_CORE0_ID) {
193*4882a593Smuzhiyun 		ret = skl_dsp_enable_core(ctx, core_mask);
194*4882a593Smuzhiyun 		if (ret < 0)
195*4882a593Smuzhiyun 			return ret;
196*4882a593Smuzhiyun 
197*4882a593Smuzhiyun 		dx.core_mask = core_mask;
198*4882a593Smuzhiyun 		dx.dx_mask = core_mask;
199*4882a593Smuzhiyun 
200*4882a593Smuzhiyun 		ret = skl_ipc_set_dx(&skl->ipc, SKL_INSTANCE_ID,
201*4882a593Smuzhiyun 					SKL_BASE_FW_MODULE_ID, &dx);
202*4882a593Smuzhiyun 		if (ret < 0) {
203*4882a593Smuzhiyun 			dev_err(ctx->dev, "Failed to set dsp to D0:core id= %d\n",
204*4882a593Smuzhiyun 					core_id);
205*4882a593Smuzhiyun 			skl_dsp_disable_core(ctx, core_mask);
206*4882a593Smuzhiyun 		}
207*4882a593Smuzhiyun 	}
208*4882a593Smuzhiyun 
209*4882a593Smuzhiyun 	skl->cores.state[core_id] = SKL_DSP_RUNNING;
210*4882a593Smuzhiyun 
211*4882a593Smuzhiyun 	return 0;
212*4882a593Smuzhiyun }
213*4882a593Smuzhiyun 
skl_set_dsp_D3(struct sst_dsp * ctx,unsigned int core_id)214*4882a593Smuzhiyun static int skl_set_dsp_D3(struct sst_dsp *ctx, unsigned int core_id)
215*4882a593Smuzhiyun {
216*4882a593Smuzhiyun 	int ret;
217*4882a593Smuzhiyun 	struct skl_ipc_dxstate_info dx;
218*4882a593Smuzhiyun 	struct skl_dev *skl = ctx->thread_context;
219*4882a593Smuzhiyun 	unsigned int core_mask = SKL_DSP_CORE_MASK(core_id);
220*4882a593Smuzhiyun 
221*4882a593Smuzhiyun 	dx.core_mask = core_mask;
222*4882a593Smuzhiyun 	dx.dx_mask = SKL_IPC_D3_MASK;
223*4882a593Smuzhiyun 
224*4882a593Smuzhiyun 	ret = skl_ipc_set_dx(&skl->ipc, SKL_INSTANCE_ID, SKL_BASE_FW_MODULE_ID, &dx);
225*4882a593Smuzhiyun 	if (ret < 0)
226*4882a593Smuzhiyun 		dev_err(ctx->dev, "set Dx core %d fail: %d\n", core_id, ret);
227*4882a593Smuzhiyun 
228*4882a593Smuzhiyun 	if (core_id == SKL_DSP_CORE0_ID) {
229*4882a593Smuzhiyun 		/* disable Interrupt */
230*4882a593Smuzhiyun 		ctx->cl_dev.ops.cl_cleanup_controller(ctx);
231*4882a593Smuzhiyun 		skl_cldma_int_disable(ctx);
232*4882a593Smuzhiyun 		skl_ipc_op_int_disable(ctx);
233*4882a593Smuzhiyun 		skl_ipc_int_disable(ctx);
234*4882a593Smuzhiyun 	}
235*4882a593Smuzhiyun 
236*4882a593Smuzhiyun 	ret = skl_dsp_disable_core(ctx, core_mask);
237*4882a593Smuzhiyun 	if (ret < 0)
238*4882a593Smuzhiyun 		return ret;
239*4882a593Smuzhiyun 
240*4882a593Smuzhiyun 	skl->cores.state[core_id] = SKL_DSP_RESET;
241*4882a593Smuzhiyun 	return ret;
242*4882a593Smuzhiyun }
243*4882a593Smuzhiyun 
skl_get_errorcode(struct sst_dsp * ctx)244*4882a593Smuzhiyun static unsigned int skl_get_errorcode(struct sst_dsp *ctx)
245*4882a593Smuzhiyun {
246*4882a593Smuzhiyun 	 return sst_dsp_shim_read(ctx, SKL_ADSP_ERROR_CODE);
247*4882a593Smuzhiyun }
248*4882a593Smuzhiyun 
249*4882a593Smuzhiyun /*
250*4882a593Smuzhiyun  * since get/set_module are called from DAPM context,
251*4882a593Smuzhiyun  * we don't need lock for usage count
252*4882a593Smuzhiyun  */
skl_get_module(struct sst_dsp * ctx,u16 mod_id)253*4882a593Smuzhiyun static int skl_get_module(struct sst_dsp *ctx, u16 mod_id)
254*4882a593Smuzhiyun {
255*4882a593Smuzhiyun 	struct skl_module_table *module;
256*4882a593Smuzhiyun 
257*4882a593Smuzhiyun 	list_for_each_entry(module, &ctx->module_list, list) {
258*4882a593Smuzhiyun 		if (module->mod_info->mod_id == mod_id)
259*4882a593Smuzhiyun 			return ++module->usage_cnt;
260*4882a593Smuzhiyun 	}
261*4882a593Smuzhiyun 
262*4882a593Smuzhiyun 	return -EINVAL;
263*4882a593Smuzhiyun }
264*4882a593Smuzhiyun 
skl_put_module(struct sst_dsp * ctx,u16 mod_id)265*4882a593Smuzhiyun static int skl_put_module(struct sst_dsp *ctx, u16 mod_id)
266*4882a593Smuzhiyun {
267*4882a593Smuzhiyun 	struct skl_module_table *module;
268*4882a593Smuzhiyun 
269*4882a593Smuzhiyun 	list_for_each_entry(module, &ctx->module_list, list) {
270*4882a593Smuzhiyun 		if (module->mod_info->mod_id == mod_id)
271*4882a593Smuzhiyun 			return --module->usage_cnt;
272*4882a593Smuzhiyun 	}
273*4882a593Smuzhiyun 
274*4882a593Smuzhiyun 	return -EINVAL;
275*4882a593Smuzhiyun }
276*4882a593Smuzhiyun 
skl_fill_module_table(struct sst_dsp * ctx,char * mod_name,int mod_id)277*4882a593Smuzhiyun static struct skl_module_table *skl_fill_module_table(struct sst_dsp *ctx,
278*4882a593Smuzhiyun 						char *mod_name, int mod_id)
279*4882a593Smuzhiyun {
280*4882a593Smuzhiyun 	const struct firmware *fw;
281*4882a593Smuzhiyun 	struct skl_module_table *skl_module;
282*4882a593Smuzhiyun 	unsigned int size;
283*4882a593Smuzhiyun 	int ret;
284*4882a593Smuzhiyun 
285*4882a593Smuzhiyun 	ret = request_firmware(&fw, mod_name, ctx->dev);
286*4882a593Smuzhiyun 	if (ret < 0) {
287*4882a593Smuzhiyun 		dev_err(ctx->dev, "Request Module %s failed :%d\n",
288*4882a593Smuzhiyun 							mod_name, ret);
289*4882a593Smuzhiyun 		return NULL;
290*4882a593Smuzhiyun 	}
291*4882a593Smuzhiyun 
292*4882a593Smuzhiyun 	skl_module = devm_kzalloc(ctx->dev, sizeof(*skl_module), GFP_KERNEL);
293*4882a593Smuzhiyun 	if (skl_module == NULL) {
294*4882a593Smuzhiyun 		release_firmware(fw);
295*4882a593Smuzhiyun 		return NULL;
296*4882a593Smuzhiyun 	}
297*4882a593Smuzhiyun 
298*4882a593Smuzhiyun 	size = sizeof(*skl_module->mod_info);
299*4882a593Smuzhiyun 	skl_module->mod_info = devm_kzalloc(ctx->dev, size, GFP_KERNEL);
300*4882a593Smuzhiyun 	if (skl_module->mod_info == NULL) {
301*4882a593Smuzhiyun 		release_firmware(fw);
302*4882a593Smuzhiyun 		return NULL;
303*4882a593Smuzhiyun 	}
304*4882a593Smuzhiyun 
305*4882a593Smuzhiyun 	skl_module->mod_info->mod_id = mod_id;
306*4882a593Smuzhiyun 	skl_module->mod_info->fw = fw;
307*4882a593Smuzhiyun 	list_add(&skl_module->list, &ctx->module_list);
308*4882a593Smuzhiyun 
309*4882a593Smuzhiyun 	return skl_module;
310*4882a593Smuzhiyun }
311*4882a593Smuzhiyun 
312*4882a593Smuzhiyun /* get a module from it's unique ID */
skl_module_get_from_id(struct sst_dsp * ctx,u16 mod_id)313*4882a593Smuzhiyun static struct skl_module_table *skl_module_get_from_id(
314*4882a593Smuzhiyun 			struct sst_dsp *ctx, u16 mod_id)
315*4882a593Smuzhiyun {
316*4882a593Smuzhiyun 	struct skl_module_table *module;
317*4882a593Smuzhiyun 
318*4882a593Smuzhiyun 	if (list_empty(&ctx->module_list)) {
319*4882a593Smuzhiyun 		dev_err(ctx->dev, "Module list is empty\n");
320*4882a593Smuzhiyun 		return NULL;
321*4882a593Smuzhiyun 	}
322*4882a593Smuzhiyun 
323*4882a593Smuzhiyun 	list_for_each_entry(module, &ctx->module_list, list) {
324*4882a593Smuzhiyun 		if (module->mod_info->mod_id == mod_id)
325*4882a593Smuzhiyun 			return module;
326*4882a593Smuzhiyun 	}
327*4882a593Smuzhiyun 
328*4882a593Smuzhiyun 	return NULL;
329*4882a593Smuzhiyun }
330*4882a593Smuzhiyun 
skl_transfer_module(struct sst_dsp * ctx,const void * data,u32 size,u16 mod_id,u8 table_id,bool is_module)331*4882a593Smuzhiyun static int skl_transfer_module(struct sst_dsp *ctx, const void *data,
332*4882a593Smuzhiyun 			u32 size, u16 mod_id, u8 table_id, bool is_module)
333*4882a593Smuzhiyun {
334*4882a593Smuzhiyun 	int ret, bytes_left, curr_pos;
335*4882a593Smuzhiyun 	struct skl_dev *skl = ctx->thread_context;
336*4882a593Smuzhiyun 	skl->mod_load_complete = false;
337*4882a593Smuzhiyun 
338*4882a593Smuzhiyun 	bytes_left = ctx->cl_dev.ops.cl_copy_to_dmabuf(ctx, data, size, false);
339*4882a593Smuzhiyun 	if (bytes_left < 0)
340*4882a593Smuzhiyun 		return bytes_left;
341*4882a593Smuzhiyun 
342*4882a593Smuzhiyun 	/* check is_module flag to load module or library */
343*4882a593Smuzhiyun 	if (is_module)
344*4882a593Smuzhiyun 		ret = skl_ipc_load_modules(&skl->ipc, SKL_NUM_MODULES, &mod_id);
345*4882a593Smuzhiyun 	else
346*4882a593Smuzhiyun 		ret = skl_sst_ipc_load_library(&skl->ipc, 0, table_id, false);
347*4882a593Smuzhiyun 
348*4882a593Smuzhiyun 	if (ret < 0) {
349*4882a593Smuzhiyun 		dev_err(ctx->dev, "Failed to Load %s with err %d\n",
350*4882a593Smuzhiyun 				is_module ? "module" : "lib", ret);
351*4882a593Smuzhiyun 		goto out;
352*4882a593Smuzhiyun 	}
353*4882a593Smuzhiyun 
354*4882a593Smuzhiyun 	/*
355*4882a593Smuzhiyun 	 * if bytes_left > 0 then wait for BDL complete interrupt and
356*4882a593Smuzhiyun 	 * copy the next chunk till bytes_left is 0. if bytes_left is
357*4882a593Smuzhiyun 	 * zero, then wait for load module IPC reply
358*4882a593Smuzhiyun 	 */
359*4882a593Smuzhiyun 	while (bytes_left > 0) {
360*4882a593Smuzhiyun 		curr_pos = size - bytes_left;
361*4882a593Smuzhiyun 
362*4882a593Smuzhiyun 		ret = skl_cldma_wait_interruptible(ctx);
363*4882a593Smuzhiyun 		if (ret < 0)
364*4882a593Smuzhiyun 			goto out;
365*4882a593Smuzhiyun 
366*4882a593Smuzhiyun 		bytes_left = ctx->cl_dev.ops.cl_copy_to_dmabuf(ctx,
367*4882a593Smuzhiyun 							data + curr_pos,
368*4882a593Smuzhiyun 							bytes_left, false);
369*4882a593Smuzhiyun 	}
370*4882a593Smuzhiyun 
371*4882a593Smuzhiyun 	ret = wait_event_timeout(skl->mod_load_wait, skl->mod_load_complete,
372*4882a593Smuzhiyun 				msecs_to_jiffies(SKL_IPC_BOOT_MSECS));
373*4882a593Smuzhiyun 	if (ret == 0 || !skl->mod_load_status) {
374*4882a593Smuzhiyun 		dev_err(ctx->dev, "Module Load failed\n");
375*4882a593Smuzhiyun 		ret = -EIO;
376*4882a593Smuzhiyun 	}
377*4882a593Smuzhiyun 
378*4882a593Smuzhiyun out:
379*4882a593Smuzhiyun 	ctx->cl_dev.ops.cl_stop_dma(ctx);
380*4882a593Smuzhiyun 
381*4882a593Smuzhiyun 	return ret;
382*4882a593Smuzhiyun }
383*4882a593Smuzhiyun 
384*4882a593Smuzhiyun static int
skl_load_library(struct sst_dsp * ctx,struct skl_lib_info * linfo,int lib_count)385*4882a593Smuzhiyun skl_load_library(struct sst_dsp *ctx, struct skl_lib_info *linfo, int lib_count)
386*4882a593Smuzhiyun {
387*4882a593Smuzhiyun 	struct skl_dev *skl = ctx->thread_context;
388*4882a593Smuzhiyun 	struct firmware stripped_fw;
389*4882a593Smuzhiyun 	int ret, i;
390*4882a593Smuzhiyun 
391*4882a593Smuzhiyun 	/* library indices start from 1 to N. 0 represents base FW */
392*4882a593Smuzhiyun 	for (i = 1; i < lib_count; i++) {
393*4882a593Smuzhiyun 		ret = skl_prepare_lib_load(skl, &skl->lib_info[i], &stripped_fw,
394*4882a593Smuzhiyun 					SKL_ADSP_FW_BIN_HDR_OFFSET, i);
395*4882a593Smuzhiyun 		if (ret < 0)
396*4882a593Smuzhiyun 			goto load_library_failed;
397*4882a593Smuzhiyun 		ret = skl_transfer_module(ctx, stripped_fw.data,
398*4882a593Smuzhiyun 				stripped_fw.size, 0, i, false);
399*4882a593Smuzhiyun 		if (ret < 0)
400*4882a593Smuzhiyun 			goto load_library_failed;
401*4882a593Smuzhiyun 	}
402*4882a593Smuzhiyun 
403*4882a593Smuzhiyun 	return 0;
404*4882a593Smuzhiyun 
405*4882a593Smuzhiyun load_library_failed:
406*4882a593Smuzhiyun 	skl_release_library(linfo, lib_count);
407*4882a593Smuzhiyun 	return ret;
408*4882a593Smuzhiyun }
409*4882a593Smuzhiyun 
skl_load_module(struct sst_dsp * ctx,u16 mod_id,u8 * guid)410*4882a593Smuzhiyun static int skl_load_module(struct sst_dsp *ctx, u16 mod_id, u8 *guid)
411*4882a593Smuzhiyun {
412*4882a593Smuzhiyun 	struct skl_module_table *module_entry = NULL;
413*4882a593Smuzhiyun 	int ret = 0;
414*4882a593Smuzhiyun 	char mod_name[64]; /* guid str = 32 chars + 4 hyphens */
415*4882a593Smuzhiyun 
416*4882a593Smuzhiyun 	snprintf(mod_name, sizeof(mod_name), "intel/dsp_fw_%pUL.bin", guid);
417*4882a593Smuzhiyun 
418*4882a593Smuzhiyun 	module_entry = skl_module_get_from_id(ctx, mod_id);
419*4882a593Smuzhiyun 	if (module_entry == NULL) {
420*4882a593Smuzhiyun 		module_entry = skl_fill_module_table(ctx, mod_name, mod_id);
421*4882a593Smuzhiyun 		if (module_entry == NULL) {
422*4882a593Smuzhiyun 			dev_err(ctx->dev, "Failed to Load module\n");
423*4882a593Smuzhiyun 			return -EINVAL;
424*4882a593Smuzhiyun 		}
425*4882a593Smuzhiyun 	}
426*4882a593Smuzhiyun 
427*4882a593Smuzhiyun 	if (!module_entry->usage_cnt) {
428*4882a593Smuzhiyun 		ret = skl_transfer_module(ctx, module_entry->mod_info->fw->data,
429*4882a593Smuzhiyun 				module_entry->mod_info->fw->size,
430*4882a593Smuzhiyun 				mod_id, 0, true);
431*4882a593Smuzhiyun 		if (ret < 0) {
432*4882a593Smuzhiyun 			dev_err(ctx->dev, "Failed to Load module\n");
433*4882a593Smuzhiyun 			return ret;
434*4882a593Smuzhiyun 		}
435*4882a593Smuzhiyun 	}
436*4882a593Smuzhiyun 
437*4882a593Smuzhiyun 	ret = skl_get_module(ctx, mod_id);
438*4882a593Smuzhiyun 
439*4882a593Smuzhiyun 	return ret;
440*4882a593Smuzhiyun }
441*4882a593Smuzhiyun 
skl_unload_module(struct sst_dsp * ctx,u16 mod_id)442*4882a593Smuzhiyun static int skl_unload_module(struct sst_dsp *ctx, u16 mod_id)
443*4882a593Smuzhiyun {
444*4882a593Smuzhiyun 	int usage_cnt;
445*4882a593Smuzhiyun 	struct skl_dev *skl = ctx->thread_context;
446*4882a593Smuzhiyun 	int ret = 0;
447*4882a593Smuzhiyun 
448*4882a593Smuzhiyun 	usage_cnt = skl_put_module(ctx, mod_id);
449*4882a593Smuzhiyun 	if (usage_cnt < 0) {
450*4882a593Smuzhiyun 		dev_err(ctx->dev, "Module bad usage cnt!:%d\n", usage_cnt);
451*4882a593Smuzhiyun 		return -EIO;
452*4882a593Smuzhiyun 	}
453*4882a593Smuzhiyun 
454*4882a593Smuzhiyun 	/* if module is used by others return, no need to unload */
455*4882a593Smuzhiyun 	if (usage_cnt > 0)
456*4882a593Smuzhiyun 		return 0;
457*4882a593Smuzhiyun 
458*4882a593Smuzhiyun 	ret = skl_ipc_unload_modules(&skl->ipc,
459*4882a593Smuzhiyun 			SKL_NUM_MODULES, &mod_id);
460*4882a593Smuzhiyun 	if (ret < 0) {
461*4882a593Smuzhiyun 		dev_err(ctx->dev, "Failed to UnLoad module\n");
462*4882a593Smuzhiyun 		skl_get_module(ctx, mod_id);
463*4882a593Smuzhiyun 		return ret;
464*4882a593Smuzhiyun 	}
465*4882a593Smuzhiyun 
466*4882a593Smuzhiyun 	return ret;
467*4882a593Smuzhiyun }
468*4882a593Smuzhiyun 
skl_clear_module_cnt(struct sst_dsp * ctx)469*4882a593Smuzhiyun void skl_clear_module_cnt(struct sst_dsp *ctx)
470*4882a593Smuzhiyun {
471*4882a593Smuzhiyun 	struct skl_module_table *module;
472*4882a593Smuzhiyun 
473*4882a593Smuzhiyun 	if (list_empty(&ctx->module_list))
474*4882a593Smuzhiyun 		return;
475*4882a593Smuzhiyun 
476*4882a593Smuzhiyun 	list_for_each_entry(module, &ctx->module_list, list) {
477*4882a593Smuzhiyun 		module->usage_cnt = 0;
478*4882a593Smuzhiyun 	}
479*4882a593Smuzhiyun }
480*4882a593Smuzhiyun EXPORT_SYMBOL_GPL(skl_clear_module_cnt);
481*4882a593Smuzhiyun 
skl_clear_module_table(struct sst_dsp * ctx)482*4882a593Smuzhiyun static void skl_clear_module_table(struct sst_dsp *ctx)
483*4882a593Smuzhiyun {
484*4882a593Smuzhiyun 	struct skl_module_table *module, *tmp;
485*4882a593Smuzhiyun 
486*4882a593Smuzhiyun 	if (list_empty(&ctx->module_list))
487*4882a593Smuzhiyun 		return;
488*4882a593Smuzhiyun 
489*4882a593Smuzhiyun 	list_for_each_entry_safe(module, tmp, &ctx->module_list, list) {
490*4882a593Smuzhiyun 		list_del(&module->list);
491*4882a593Smuzhiyun 		release_firmware(module->mod_info->fw);
492*4882a593Smuzhiyun 	}
493*4882a593Smuzhiyun }
494*4882a593Smuzhiyun 
495*4882a593Smuzhiyun static const struct skl_dsp_fw_ops skl_fw_ops = {
496*4882a593Smuzhiyun 	.set_state_D0 = skl_set_dsp_D0,
497*4882a593Smuzhiyun 	.set_state_D3 = skl_set_dsp_D3,
498*4882a593Smuzhiyun 	.load_fw = skl_load_base_firmware,
499*4882a593Smuzhiyun 	.get_fw_errcode = skl_get_errorcode,
500*4882a593Smuzhiyun 	.load_library = skl_load_library,
501*4882a593Smuzhiyun 	.load_mod = skl_load_module,
502*4882a593Smuzhiyun 	.unload_mod = skl_unload_module,
503*4882a593Smuzhiyun };
504*4882a593Smuzhiyun 
505*4882a593Smuzhiyun static struct sst_ops skl_ops = {
506*4882a593Smuzhiyun 	.irq_handler = skl_dsp_sst_interrupt,
507*4882a593Smuzhiyun 	.write = sst_shim32_write,
508*4882a593Smuzhiyun 	.read = sst_shim32_read,
509*4882a593Smuzhiyun 	.free = skl_dsp_free,
510*4882a593Smuzhiyun };
511*4882a593Smuzhiyun 
512*4882a593Smuzhiyun static struct sst_dsp_device skl_dev = {
513*4882a593Smuzhiyun 	.thread = skl_dsp_irq_thread_handler,
514*4882a593Smuzhiyun 	.ops = &skl_ops,
515*4882a593Smuzhiyun };
516*4882a593Smuzhiyun 
skl_sst_dsp_init(struct device * dev,void __iomem * mmio_base,int irq,const char * fw_name,struct skl_dsp_loader_ops dsp_ops,struct skl_dev ** dsp)517*4882a593Smuzhiyun int skl_sst_dsp_init(struct device *dev, void __iomem *mmio_base, int irq,
518*4882a593Smuzhiyun 		const char *fw_name, struct skl_dsp_loader_ops dsp_ops,
519*4882a593Smuzhiyun 		struct skl_dev **dsp)
520*4882a593Smuzhiyun {
521*4882a593Smuzhiyun 	struct skl_dev *skl;
522*4882a593Smuzhiyun 	struct sst_dsp *sst;
523*4882a593Smuzhiyun 	int ret;
524*4882a593Smuzhiyun 
525*4882a593Smuzhiyun 	ret = skl_sst_ctx_init(dev, irq, fw_name, dsp_ops, dsp, &skl_dev);
526*4882a593Smuzhiyun 	if (ret < 0) {
527*4882a593Smuzhiyun 		dev_err(dev, "%s: no device\n", __func__);
528*4882a593Smuzhiyun 		return ret;
529*4882a593Smuzhiyun 	}
530*4882a593Smuzhiyun 
531*4882a593Smuzhiyun 	skl = *dsp;
532*4882a593Smuzhiyun 	sst = skl->dsp;
533*4882a593Smuzhiyun 	sst->addr.lpe = mmio_base;
534*4882a593Smuzhiyun 	sst->addr.shim = mmio_base;
535*4882a593Smuzhiyun 	sst->addr.sram0_base = SKL_ADSP_SRAM0_BASE;
536*4882a593Smuzhiyun 	sst->addr.sram1_base = SKL_ADSP_SRAM1_BASE;
537*4882a593Smuzhiyun 	sst->addr.w0_stat_sz = SKL_ADSP_W0_STAT_SZ;
538*4882a593Smuzhiyun 	sst->addr.w0_up_sz = SKL_ADSP_W0_UP_SZ;
539*4882a593Smuzhiyun 
540*4882a593Smuzhiyun 	sst_dsp_mailbox_init(sst, (SKL_ADSP_SRAM0_BASE + SKL_ADSP_W0_STAT_SZ),
541*4882a593Smuzhiyun 			SKL_ADSP_W0_UP_SZ, SKL_ADSP_SRAM1_BASE, SKL_ADSP_W1_SZ);
542*4882a593Smuzhiyun 
543*4882a593Smuzhiyun 	ret = skl_ipc_init(dev, skl);
544*4882a593Smuzhiyun 	if (ret) {
545*4882a593Smuzhiyun 		skl_dsp_free(sst);
546*4882a593Smuzhiyun 		return ret;
547*4882a593Smuzhiyun 	}
548*4882a593Smuzhiyun 
549*4882a593Smuzhiyun 	sst->fw_ops = skl_fw_ops;
550*4882a593Smuzhiyun 
551*4882a593Smuzhiyun 	return skl_dsp_acquire_irq(sst);
552*4882a593Smuzhiyun }
553*4882a593Smuzhiyun EXPORT_SYMBOL_GPL(skl_sst_dsp_init);
554*4882a593Smuzhiyun 
skl_sst_init_fw(struct device * dev,struct skl_dev * skl)555*4882a593Smuzhiyun int skl_sst_init_fw(struct device *dev, struct skl_dev *skl)
556*4882a593Smuzhiyun {
557*4882a593Smuzhiyun 	int ret;
558*4882a593Smuzhiyun 	struct sst_dsp *sst = skl->dsp;
559*4882a593Smuzhiyun 
560*4882a593Smuzhiyun 	ret = sst->fw_ops.load_fw(sst);
561*4882a593Smuzhiyun 	if (ret < 0) {
562*4882a593Smuzhiyun 		dev_err(dev, "Load base fw failed : %d\n", ret);
563*4882a593Smuzhiyun 		return ret;
564*4882a593Smuzhiyun 	}
565*4882a593Smuzhiyun 
566*4882a593Smuzhiyun 	skl_dsp_init_core_state(sst);
567*4882a593Smuzhiyun 
568*4882a593Smuzhiyun 	if (skl->lib_count > 1) {
569*4882a593Smuzhiyun 		ret = sst->fw_ops.load_library(sst, skl->lib_info,
570*4882a593Smuzhiyun 						skl->lib_count);
571*4882a593Smuzhiyun 		if (ret < 0) {
572*4882a593Smuzhiyun 			dev_err(dev, "Load Library failed : %x\n", ret);
573*4882a593Smuzhiyun 			return ret;
574*4882a593Smuzhiyun 		}
575*4882a593Smuzhiyun 	}
576*4882a593Smuzhiyun 	skl->is_first_boot = false;
577*4882a593Smuzhiyun 
578*4882a593Smuzhiyun 	return 0;
579*4882a593Smuzhiyun }
580*4882a593Smuzhiyun EXPORT_SYMBOL_GPL(skl_sst_init_fw);
581*4882a593Smuzhiyun 
skl_sst_dsp_cleanup(struct device * dev,struct skl_dev * skl)582*4882a593Smuzhiyun void skl_sst_dsp_cleanup(struct device *dev, struct skl_dev *skl)
583*4882a593Smuzhiyun {
584*4882a593Smuzhiyun 
585*4882a593Smuzhiyun 	if (skl->dsp->fw)
586*4882a593Smuzhiyun 		release_firmware(skl->dsp->fw);
587*4882a593Smuzhiyun 	skl_clear_module_table(skl->dsp);
588*4882a593Smuzhiyun 	skl_freeup_uuid_list(skl);
589*4882a593Smuzhiyun 	skl_ipc_free(&skl->ipc);
590*4882a593Smuzhiyun 	skl->dsp->ops->free(skl->dsp);
591*4882a593Smuzhiyun 	if (skl->boot_complete) {
592*4882a593Smuzhiyun 		skl->dsp->cl_dev.ops.cl_cleanup_controller(skl->dsp);
593*4882a593Smuzhiyun 		skl_cldma_int_disable(skl->dsp);
594*4882a593Smuzhiyun 	}
595*4882a593Smuzhiyun }
596*4882a593Smuzhiyun EXPORT_SYMBOL_GPL(skl_sst_dsp_cleanup);
597*4882a593Smuzhiyun 
598*4882a593Smuzhiyun MODULE_LICENSE("GPL v2");
599*4882a593Smuzhiyun MODULE_DESCRIPTION("Intel Skylake IPC driver");
600