xref: /OK3568_Linux_fs/kernel/drivers/power/supply/sc8551_charger.c (revision 4882a59341e53eb6f0b4789bf948001014eff981)
1*4882a593Smuzhiyun // SPDX-License-Identifier: GPL-2.0
2*4882a593Smuzhiyun /*
3*4882a593Smuzhiyun  * Chrager driver for Sc8551
4*4882a593Smuzhiyun  *
5*4882a593Smuzhiyun  * Copyright (c) 2022 Rockchip Electronics Co., Ltd.
6*4882a593Smuzhiyun  *
7*4882a593Smuzhiyun  * Author: Xu Shengfei <xsf@rock-chips.com>
8*4882a593Smuzhiyun  */
9*4882a593Smuzhiyun #include <linux/gpio.h>
10*4882a593Smuzhiyun #include <linux/i2c.h>
11*4882a593Smuzhiyun #include <linux/init.h>
12*4882a593Smuzhiyun #include <linux/interrupt.h>
13*4882a593Smuzhiyun #include <linux/module.h>
14*4882a593Smuzhiyun #include <linux/power_supply.h>
15*4882a593Smuzhiyun #include <linux/slab.h>
16*4882a593Smuzhiyun #include <linux/kernel.h>
17*4882a593Smuzhiyun #include <linux/sched.h>
18*4882a593Smuzhiyun #include <linux/kthread.h>
19*4882a593Smuzhiyun #include <linux/delay.h>
20*4882a593Smuzhiyun #include <linux/of.h>
21*4882a593Smuzhiyun #include <linux/of_device.h>
22*4882a593Smuzhiyun #include <linux/of_gpio.h>
23*4882a593Smuzhiyun #include <linux/err.h>
24*4882a593Smuzhiyun #include <linux/debugfs.h>
25*4882a593Smuzhiyun #include <linux/bitops.h>
26*4882a593Smuzhiyun 
27*4882a593Smuzhiyun static int dbg_enable;
28*4882a593Smuzhiyun 
29*4882a593Smuzhiyun module_param_named(dbg_level, dbg_enable, int, 0644);
30*4882a593Smuzhiyun 
31*4882a593Smuzhiyun #define SC_DBG(args...) \
32*4882a593Smuzhiyun 	do { \
33*4882a593Smuzhiyun 		if (dbg_enable) { \
34*4882a593Smuzhiyun 			pr_info(args); \
35*4882a593Smuzhiyun 		} \
36*4882a593Smuzhiyun 	} while (0)
37*4882a593Smuzhiyun 
38*4882a593Smuzhiyun /* Register 00h */
39*4882a593Smuzhiyun #define SC8551_REG_00				0x00
40*4882a593Smuzhiyun #define SC8551_BAT_OVP_DIS_MASK			0x80
41*4882a593Smuzhiyun #define SC8551_BAT_OVP_DIS_SHIFT		7
42*4882a593Smuzhiyun #define SC8551_BAT_OVP_ENABLE			0
43*4882a593Smuzhiyun #define SC8551_BAT_OVP_DISABLE			1
44*4882a593Smuzhiyun 
45*4882a593Smuzhiyun #define SC8551_BAT_OVP_MASK			0x3F
46*4882a593Smuzhiyun #define SC8551_BAT_OVP_SHIFT			0
47*4882a593Smuzhiyun #define SC8551_BAT_OVP_BASE			3500
48*4882a593Smuzhiyun #define SC8551_BAT_OVP_LSB			25
49*4882a593Smuzhiyun 
50*4882a593Smuzhiyun /* Register 02h */
51*4882a593Smuzhiyun #define SC8551_REG_02				0x02
52*4882a593Smuzhiyun #define SC8551_BAT_OCP_DIS_MASK			0x80
53*4882a593Smuzhiyun #define SC8551_BAT_OCP_DIS_SHIFT		7
54*4882a593Smuzhiyun #define SC8551_BAT_OCP_ENABLE			0
55*4882a593Smuzhiyun #define SC8551_BAT_OCP_DISABLE			1
56*4882a593Smuzhiyun 
57*4882a593Smuzhiyun #define SC8551_BAT_OCP_MASK			0x7F
58*4882a593Smuzhiyun #define SC8551_BAT_OCP_SHIFT			0
59*4882a593Smuzhiyun #define SC8551_BAT_OCP_BASE			2000
60*4882a593Smuzhiyun #define SC8551_BAT_OCP_LSB			100
61*4882a593Smuzhiyun 
62*4882a593Smuzhiyun /* Register 05h */
63*4882a593Smuzhiyun #define SC8551_REG_05				0x05
64*4882a593Smuzhiyun #define SC8551_AC_OVP_STAT_MASK			0x80
65*4882a593Smuzhiyun #define SC8551_AC_OVP_STAT_SHIFT		7
66*4882a593Smuzhiyun 
67*4882a593Smuzhiyun #define SC8551_AC_OVP_FLAG_MASK			0x40
68*4882a593Smuzhiyun #define SC8551_AC_OVP_FLAG_SHIFT		6
69*4882a593Smuzhiyun 
70*4882a593Smuzhiyun #define SC8551_AC_OVP_MASK_MASK			0x20
71*4882a593Smuzhiyun #define SC8551_AC_OVP_MASK_SHIFT		5
72*4882a593Smuzhiyun 
73*4882a593Smuzhiyun #define SC8551_VDROP_THRESHOLD_SET_MASK		0x10
74*4882a593Smuzhiyun #define SC8551_VDROP_THRESHOLD_SET_SHIFT	4
75*4882a593Smuzhiyun #define SC8551_VDROP_THRESHOLD_300MV		0
76*4882a593Smuzhiyun #define SC8551_VDROP_THRESHOLD_400MV		1
77*4882a593Smuzhiyun 
78*4882a593Smuzhiyun #define SC8551_VDROP_DEGLITCH_SET_MASK		0x08
79*4882a593Smuzhiyun #define SC8551_VDROP_DEGLITCH_SET_SHIFT		3
80*4882a593Smuzhiyun #define SC8551_VDROP_DEGLITCH_8US		0
81*4882a593Smuzhiyun #define SC8551_VDROP_DEGLITCH_5MS		1
82*4882a593Smuzhiyun 
83*4882a593Smuzhiyun #define SC8551_AC_OVP_MASK			0x07
84*4882a593Smuzhiyun #define SC8551_AC_OVP_SHIFT			0
85*4882a593Smuzhiyun #define SC8551_AC_OVP_BASE			11
86*4882a593Smuzhiyun #define SC8551_AC_OVP_LSB			1
87*4882a593Smuzhiyun #define SC8551_AC_OVP_6P5V			65
88*4882a593Smuzhiyun 
89*4882a593Smuzhiyun /* Register 06h */
90*4882a593Smuzhiyun #define SC8551_REG_06				0x06
91*4882a593Smuzhiyun #define SC8551_VBUS_PD_EN_MASK			0x80
92*4882a593Smuzhiyun #define SC8551_VBUS_PD_EN_SHIFT			7
93*4882a593Smuzhiyun #define SC8551_VBUS_PD_ENABLE			1
94*4882a593Smuzhiyun #define SC8551_VBUS_PD_DISABLE			0
95*4882a593Smuzhiyun 
96*4882a593Smuzhiyun #define SC8551_BUS_OVP_MASK			0x7F
97*4882a593Smuzhiyun #define SC8551_BUS_OVP_SHIFT			0
98*4882a593Smuzhiyun #define SC8551_BUS_OVP_BASE			6000
99*4882a593Smuzhiyun #define SC8551_BUS_OVP_LSB			50
100*4882a593Smuzhiyun 
101*4882a593Smuzhiyun /* Register 08h */
102*4882a593Smuzhiyun #define SC8551_REG_08				0x08
103*4882a593Smuzhiyun #define SC8551_BUS_OCP_DIS_MASK			0x80
104*4882a593Smuzhiyun #define SC8551_BUS_OCP_DIS_SHIFT		7
105*4882a593Smuzhiyun #define SC8551_BUS_OCP_ENABLE			0
106*4882a593Smuzhiyun #define SC8551_BUS_OCP_DISABLE			1
107*4882a593Smuzhiyun 
108*4882a593Smuzhiyun #define SC8551_IBUS_UCP_RISE_FLAG_MASK		0x40
109*4882a593Smuzhiyun #define SC8551_IBUS_UCP_RISE_FLAG_SHIFT		6
110*4882a593Smuzhiyun 
111*4882a593Smuzhiyun #define SC8551_IBUS_UCP_RISE_MASK_MASK		0x20
112*4882a593Smuzhiyun #define SC8551_IBUS_UCP_RISE_MASK_SHIFT		5
113*4882a593Smuzhiyun #define SC8551_IBUS_UCP_RISE_MASK_ENABLE	1
114*4882a593Smuzhiyun #define SC8551_IBUS_UCP_RISE_MASK_DISABLE	0
115*4882a593Smuzhiyun 
116*4882a593Smuzhiyun #define SC8551_IBUS_UCP_FALL_FLAG_MASK		0x10
117*4882a593Smuzhiyun #define SC8551_IBUS_UCP_FALL_FLAG_SHIFT		4
118*4882a593Smuzhiyun 
119*4882a593Smuzhiyun #define SC8551_BUS_OCP_MASK			0x0F
120*4882a593Smuzhiyun #define SC8551_BUS_OCP_SHIFT			0
121*4882a593Smuzhiyun #define SC8551_BUS_OCP_BASE			1000
122*4882a593Smuzhiyun #define SC8551_BUS_OCP_LSB			250
123*4882a593Smuzhiyun 
124*4882a593Smuzhiyun /* Register 0Ah */
125*4882a593Smuzhiyun #define SC8551_REG_0A				0x0A
126*4882a593Smuzhiyun #define SC8551_TSHUT_FLAG_MASK			0x80
127*4882a593Smuzhiyun #define SC8551_TSHUT_FLAG_SHIFT			7
128*4882a593Smuzhiyun 
129*4882a593Smuzhiyun #define SC8551_TSHUT_STAT_MASK			0x40
130*4882a593Smuzhiyun #define SC8551_TSHUT_STAT_SHIFT			6
131*4882a593Smuzhiyun 
132*4882a593Smuzhiyun #define SC8551_VBUS_ERRORLO_STAT_MASK		0x20
133*4882a593Smuzhiyun #define SC8551_VBUS_ERRORLO_STAT_SHIFT		5
134*4882a593Smuzhiyun 
135*4882a593Smuzhiyun #define SC8551_VBUS_ERRORHI_STAT_MASK		0x10
136*4882a593Smuzhiyun #define SC8551_VBUS_ERRORHI_STAT_SHIFT		4
137*4882a593Smuzhiyun 
138*4882a593Smuzhiyun #define SC8551_SS_TIMEOUT_FLAG_MASK		0x08
139*4882a593Smuzhiyun #define SC8551_SS_TIMEOUT_FLAG_SHIFT		3
140*4882a593Smuzhiyun 
141*4882a593Smuzhiyun #define SC8551_CONV_SWITCHING_STAT_MASK		0x04
142*4882a593Smuzhiyun #define SC8551_CONV_SWITCHING_STAT_SHIFT	2
143*4882a593Smuzhiyun 
144*4882a593Smuzhiyun #define SC8551_CONV_OCP_FLAG_MASK		0x02
145*4882a593Smuzhiyun #define SC8551_CONV_OCP_FLAG_SHIFT		1
146*4882a593Smuzhiyun 
147*4882a593Smuzhiyun #define SC8551_PIN_DIAG_FALL_FLAG_MASK		0x01
148*4882a593Smuzhiyun #define SC8551_PIN_DIAG_FALL_FLAG_SHIFT		0
149*4882a593Smuzhiyun 
150*4882a593Smuzhiyun /* Register 0Bh */
151*4882a593Smuzhiyun #define SC8551_REG_0B				0x0B
152*4882a593Smuzhiyun #define SC8551_REG_RST_MASK			0x80
153*4882a593Smuzhiyun #define SC8551_REG_RST_SHIFT			7
154*4882a593Smuzhiyun #define SC8551_REG_RST_ENABLE			1
155*4882a593Smuzhiyun #define SC8551_REG_RST_DISABLE			0
156*4882a593Smuzhiyun 
157*4882a593Smuzhiyun #define SC8551_FSW_SET_MASK			0x70
158*4882a593Smuzhiyun #define SC8551_FSW_SET_SHIFT			4
159*4882a593Smuzhiyun #define SC8551_FSW_SET_300KHZ			0
160*4882a593Smuzhiyun #define SC8551_FSW_SET_350KHZ			1
161*4882a593Smuzhiyun #define SC8551_FSW_SET_400KHZ			2
162*4882a593Smuzhiyun #define SC8551_FSW_SET_450KHZ			3
163*4882a593Smuzhiyun #define SC8551_FSW_SET_500KHZ			4
164*4882a593Smuzhiyun #define SC8551_FSW_SET_550KHZ			5
165*4882a593Smuzhiyun #define SC8551_FSW_SET_600KHZ			6
166*4882a593Smuzhiyun #define SC8551_FSW_SET_750KHZ			7
167*4882a593Smuzhiyun 
168*4882a593Smuzhiyun #define SC8551_WD_TIMEOUT_FLAG_MASK		0x08
169*4882a593Smuzhiyun #define SC8551_WD_TIMEOUT_SHIFT			3
170*4882a593Smuzhiyun 
171*4882a593Smuzhiyun #define SC8551_WATCHDOG_DIS_MASK		0x04
172*4882a593Smuzhiyun #define SC8551_WATCHDOG_DIS_SHIFT		2
173*4882a593Smuzhiyun #define SC8551_WATCHDOG_ENABLE			0
174*4882a593Smuzhiyun #define SC8551_WATCHDOG_DISABLE			1
175*4882a593Smuzhiyun 
176*4882a593Smuzhiyun #define SC8551_WATCHDOG_MASK			0x03
177*4882a593Smuzhiyun #define SC8551_WATCHDOG_SHIFT			0
178*4882a593Smuzhiyun #define SC8551_WATCHDOG_0P5S			0
179*4882a593Smuzhiyun #define SC8551_WATCHDOG_1S			1
180*4882a593Smuzhiyun #define SC8551_WATCHDOG_5S			2
181*4882a593Smuzhiyun #define SC8551_WATCHDOG_30S			3
182*4882a593Smuzhiyun 
183*4882a593Smuzhiyun /* Register 0Ch */
184*4882a593Smuzhiyun #define SC8551_REG_0C				0x0C
185*4882a593Smuzhiyun #define SC8551_CHG_EN_MASK			0x80
186*4882a593Smuzhiyun #define SC8551_CHG_EN_SHIFT			7
187*4882a593Smuzhiyun #define SC8551_CHG_ENABLE			1
188*4882a593Smuzhiyun #define SC8551_CHG_DISABLE			0
189*4882a593Smuzhiyun 
190*4882a593Smuzhiyun #define SC8551_MS_MASK				0x60
191*4882a593Smuzhiyun #define SC8551_MS_SHIFT				5
192*4882a593Smuzhiyun #define SC8551_MS_STANDALONE			0
193*4882a593Smuzhiyun #define SC8551_MS_SLAVE				1
194*4882a593Smuzhiyun #define SC8551_MS_MASTER			2
195*4882a593Smuzhiyun #define SC8551_ROLE_STDALONE			0
196*4882a593Smuzhiyun #define SC8551_ROLE_SLAVE			1
197*4882a593Smuzhiyun #define SC8551_ROLE_MASTER			2
198*4882a593Smuzhiyun 
199*4882a593Smuzhiyun #define SC8551_FREQ_SHIFT_MASK			0x18
200*4882a593Smuzhiyun #define SC8551_FREQ_SHIFT_SHIFT			3
201*4882a593Smuzhiyun #define SC8551_FREQ_SHIFT_NORMINAL		0
202*4882a593Smuzhiyun #define SC8551_FREQ_SHIFT_POSITIVE10		1
203*4882a593Smuzhiyun #define SC8551_FREQ_SHIFT_NEGATIVE10		2
204*4882a593Smuzhiyun #define SC8551_FREQ_SHIFT_SPREAD_SPECTRUM	3
205*4882a593Smuzhiyun 
206*4882a593Smuzhiyun #define SC8551_TSBUS_DIS_MASK			0x04
207*4882a593Smuzhiyun #define SC8551_TSBUS_DIS_SHIFT			2
208*4882a593Smuzhiyun #define SC8551_TSBUS_ENABLE			0
209*4882a593Smuzhiyun #define SC8551_TSBUS_DISABLE			1
210*4882a593Smuzhiyun 
211*4882a593Smuzhiyun #define SC8551_TSBAT_DIS_MASK			0x02
212*4882a593Smuzhiyun #define SC8551_TSBAT_DIS_SHIFT			1
213*4882a593Smuzhiyun #define SC8551_TSBAT_ENABLE			0
214*4882a593Smuzhiyun #define SC8551_TSBAT_DISABLE			1
215*4882a593Smuzhiyun 
216*4882a593Smuzhiyun /* Register 0Dh */
217*4882a593Smuzhiyun #define SC8551_REG_0D				0x0D
218*4882a593Smuzhiyun #define SC8551_BAT_OVP_ALM_STAT_MASK		0x80
219*4882a593Smuzhiyun #define SC8551_BAT_OVP_ALM_STAT_SHIFT		7
220*4882a593Smuzhiyun 
221*4882a593Smuzhiyun #define SC8551_BAT_OCP_ALM_STAT_MASK		0x40
222*4882a593Smuzhiyun #define SC8551_BAT_OCP_ALM_STAT_SHIFT		6
223*4882a593Smuzhiyun 
224*4882a593Smuzhiyun #define SC8551_BUS_OVP_ALM_STAT_MASK		0x20
225*4882a593Smuzhiyun #define SC8551_BUS_OVP_ALM_STAT_SHIFT		5
226*4882a593Smuzhiyun 
227*4882a593Smuzhiyun #define SC8551_BUS_OCP_ALM_STAT_MASK		0x10
228*4882a593Smuzhiyun #define SC8551_BUS_OCP_ALM_STAT_SHIFT		4
229*4882a593Smuzhiyun 
230*4882a593Smuzhiyun #define SC8551_BAT_UCP_ALM_STAT_MASK		0x08
231*4882a593Smuzhiyun #define SC8551_BAT_UCP_ALM_STAT_SHIFT		3
232*4882a593Smuzhiyun 
233*4882a593Smuzhiyun #define SC8551_ADAPTER_INSERT_STAT_MASK		0x04
234*4882a593Smuzhiyun #define SC8551_ADAPTER_INSERT_STAT_SHIFT	2
235*4882a593Smuzhiyun 
236*4882a593Smuzhiyun #define SC8551_VBAT_INSERT_STAT_MASK		0x02
237*4882a593Smuzhiyun #define SC8551_VBAT_INSERT_STAT_SHIFT		1
238*4882a593Smuzhiyun 
239*4882a593Smuzhiyun #define SC8551_ADC_DONE_STAT_MASK		0x01
240*4882a593Smuzhiyun #define SC8551_ADC_DONE_STAT_SHIFT		0
241*4882a593Smuzhiyun #define SC8551_ADC_DONE_STAT_COMPLETE		1
242*4882a593Smuzhiyun #define SC8551_ADC_DONE_STAT_NOTCOMPLETE	0
243*4882a593Smuzhiyun 
244*4882a593Smuzhiyun /* Register 0Eh */
245*4882a593Smuzhiyun #define SC8551_REG_0E				0x0E
246*4882a593Smuzhiyun #define SC8551_BAT_OVP_ALM_FLAG_MASK		0x80
247*4882a593Smuzhiyun #define SC8551_BAT_OVP_ALM_FLAG_SHIFT		7
248*4882a593Smuzhiyun 
249*4882a593Smuzhiyun #define SC8551_BAT_OCP_ALM_FLAG_MASK		0x40
250*4882a593Smuzhiyun #define SC8551_BAT_OCP_ALM_FLAG_SHIFT		6
251*4882a593Smuzhiyun 
252*4882a593Smuzhiyun #define SC8551_BUS_OVP_ALM_FLAG_MASK		0x20
253*4882a593Smuzhiyun #define SC8551_BUS_OVP_ALM_FLAG_SHIFT		5
254*4882a593Smuzhiyun 
255*4882a593Smuzhiyun #define SC8551_BUS_OCP_ALM_FLAG_MASK		0x10
256*4882a593Smuzhiyun #define SC8551_BUS_OCP_ALM_FLAG_SHIFT		4
257*4882a593Smuzhiyun 
258*4882a593Smuzhiyun #define SC8551_BAT_UCP_ALM_FLAG_MASK		0x08
259*4882a593Smuzhiyun #define SC8551_BAT_UCP_ALM_FLAG_SHIFT		3
260*4882a593Smuzhiyun 
261*4882a593Smuzhiyun #define SC8551_ADAPTER_INSERT_FLAG_MASK		0x04
262*4882a593Smuzhiyun #define SC8551_ADAPTER_INSERT_FLAG_SHIFT	2
263*4882a593Smuzhiyun 
264*4882a593Smuzhiyun #define SC8551_VBAT_INSERT_FLAG_MASK		0x02
265*4882a593Smuzhiyun #define SC8551_VBAT_INSERT_FLAG_SHIFT		1
266*4882a593Smuzhiyun 
267*4882a593Smuzhiyun #define SC8551_ADC_DONE_FLAG_MASK		0x01
268*4882a593Smuzhiyun #define SC8551_ADC_DONE_FLAG_SHIFT		0
269*4882a593Smuzhiyun #define SC8551_ADC_DONE_FLAG_COMPLETE		1
270*4882a593Smuzhiyun #define SC8551_ADC_DONE_FLAG_NOTCOMPLETE	0
271*4882a593Smuzhiyun 
272*4882a593Smuzhiyun /* Register 0Fh */
273*4882a593Smuzhiyun #define SC8551_REG_0F				0x0F
274*4882a593Smuzhiyun #define SC8551_BAT_OVP_ALM_MASK_MASK		0x80
275*4882a593Smuzhiyun #define SC8551_BAT_OVP_ALM_MASK_SHIFT		7
276*4882a593Smuzhiyun #define SC8551_BAT_OVP_ALM_MASK_ENABLE		1
277*4882a593Smuzhiyun #define SC8551_BAT_OVP_ALM_MASK_DISABLE		0
278*4882a593Smuzhiyun 
279*4882a593Smuzhiyun #define SC8551_BAT_OCP_ALM_MASK_MASK		0x40
280*4882a593Smuzhiyun #define SC8551_BAT_OCP_ALM_MASK_SHIFT		6
281*4882a593Smuzhiyun #define SC8551_BAT_OCP_ALM_MASK_ENABLE		1
282*4882a593Smuzhiyun #define SC8551_BAT_OCP_ALM_MASK_DISABLE		0
283*4882a593Smuzhiyun 
284*4882a593Smuzhiyun #define SC8551_BUS_OVP_ALM_MASK_MASK		0x20
285*4882a593Smuzhiyun #define SC8551_BUS_OVP_ALM_MASK_SHIFT		5
286*4882a593Smuzhiyun #define SC8551_BUS_OVP_ALM_MASK_ENABLE		1
287*4882a593Smuzhiyun #define SC8551_BUS_OVP_ALM_MASK_DISABLE		0
288*4882a593Smuzhiyun 
289*4882a593Smuzhiyun #define SC8551_BUS_OCP_ALM_MASK_MASK		0x10
290*4882a593Smuzhiyun #define SC8551_BUS_OCP_ALM_MASK_SHIFT		4
291*4882a593Smuzhiyun #define SC8551_BUS_OCP_ALM_MASK_ENABLE		1
292*4882a593Smuzhiyun #define SC8551_BUS_OCP_ALM_MASK_DISABLE		0
293*4882a593Smuzhiyun 
294*4882a593Smuzhiyun #define SC8551_BAT_UCP_ALM_MASK_MASK		0x08
295*4882a593Smuzhiyun #define SC8551_BAT_UCP_ALM_MASK_SHIFT		3
296*4882a593Smuzhiyun #define SC8551_BAT_UCP_ALM_MASK_ENABLE		1
297*4882a593Smuzhiyun #define SC8551_BAT_UCP_ALM_MASK_DISABLE		0
298*4882a593Smuzhiyun 
299*4882a593Smuzhiyun #define SC8551_ADAPTER_INSERT_MASK_MASK		0x04
300*4882a593Smuzhiyun #define SC8551_ADAPTER_INSERT_MASK_SHIFT	2
301*4882a593Smuzhiyun #define SC8551_ADAPTER_INSERT_MASK_ENABLE	1
302*4882a593Smuzhiyun #define SC8551_ADAPTER_INSERT_MASK_DISABLE	0
303*4882a593Smuzhiyun 
304*4882a593Smuzhiyun #define SC8551_VBAT_INSERT_MASK_MASK		0x02
305*4882a593Smuzhiyun #define SC8551_VBAT_INSERT_MASK_SHIFT		1
306*4882a593Smuzhiyun #define SC8551_VBAT_INSERT_MASK_ENABLE		1
307*4882a593Smuzhiyun #define SC8551_VBAT_INSERT_MASK_DISABLE		0
308*4882a593Smuzhiyun 
309*4882a593Smuzhiyun #define SC8551_ADC_DONE_MASK_MASK		0x01
310*4882a593Smuzhiyun #define SC8551_ADC_DONE_MASK_SHIFT		0
311*4882a593Smuzhiyun #define SC8551_ADC_DONE_MASK_ENABLE		1
312*4882a593Smuzhiyun #define SC8551_ADC_DONE_MASK_DISABLE		0
313*4882a593Smuzhiyun 
314*4882a593Smuzhiyun /* Register 10h */
315*4882a593Smuzhiyun #define SC8551_REG_10				0x10
316*4882a593Smuzhiyun #define SC8551_BAT_OVP_FLT_STAT_MASK		0x80
317*4882a593Smuzhiyun #define SC8551_BAT_OVP_FLT_STAT_SHIFT		7
318*4882a593Smuzhiyun 
319*4882a593Smuzhiyun #define SC8551_BAT_OCP_FLT_STAT_MASK		0x40
320*4882a593Smuzhiyun #define SC8551_BAT_OCP_FLT_STAT_SHIFT		6
321*4882a593Smuzhiyun 
322*4882a593Smuzhiyun #define SC8551_BUS_OVP_FLT_STAT_MASK		0x20
323*4882a593Smuzhiyun #define SC8551_BUS_OVP_FLT_STAT_SHIFT		5
324*4882a593Smuzhiyun 
325*4882a593Smuzhiyun #define SC8551_BUS_OCP_FLT_STAT_MASK		0x10
326*4882a593Smuzhiyun #define SC8551_BUS_OCP_FLT_STAT_SHIFT		4
327*4882a593Smuzhiyun 
328*4882a593Smuzhiyun #define SC8551_TSBUS_TSBAT_ALM_STAT_MASK	0x08
329*4882a593Smuzhiyun #define SC8551_TSBUS_TSBAT_ALM_STAT_SHIFT	3
330*4882a593Smuzhiyun 
331*4882a593Smuzhiyun #define SC8551_TSBAT_FLT_STAT_MASK		0x04
332*4882a593Smuzhiyun #define SC8551_TSBAT_FLT_STAT_SHIFT		2
333*4882a593Smuzhiyun 
334*4882a593Smuzhiyun #define SC8551_TSBUS_FLT_STAT_MASK		0x02
335*4882a593Smuzhiyun #define SC8551_TSBUS_FLT_STAT_SHIFT		1
336*4882a593Smuzhiyun 
337*4882a593Smuzhiyun #define SC8551_TDIE_ALM_STAT_MASK		0x01
338*4882a593Smuzhiyun #define SC8551_TDIE_ALM_STAT_SHIFT		0
339*4882a593Smuzhiyun 
340*4882a593Smuzhiyun /* Register 11h */
341*4882a593Smuzhiyun #define SC8551_REG_11				0x11
342*4882a593Smuzhiyun #define SC8551_BAT_OVP_FLT_FLAG_MASK		0x80
343*4882a593Smuzhiyun #define SC8551_BAT_OVP_FLT_FLAG_SHIFT		7
344*4882a593Smuzhiyun 
345*4882a593Smuzhiyun #define SC8551_BAT_OCP_FLT_FLAG_MASK		0x40
346*4882a593Smuzhiyun #define SC8551_BAT_OCP_FLT_FLAG_SHIFT		6
347*4882a593Smuzhiyun 
348*4882a593Smuzhiyun #define SC8551_BUS_OVP_FLT_FLAG_MASK		0x20
349*4882a593Smuzhiyun #define SC8551_BUS_OVP_FLT_FLAG_SHIFT		5
350*4882a593Smuzhiyun 
351*4882a593Smuzhiyun #define SC8551_BUS_OCP_FLT_FLAG_MASK		0x10
352*4882a593Smuzhiyun #define SC8551_BUS_OCP_FLT_FLAG_SHIFT		4
353*4882a593Smuzhiyun 
354*4882a593Smuzhiyun #define SC8551_TSBUS_TSBAT_ALM_FLAG_MASK	0x08
355*4882a593Smuzhiyun #define SC8551_TSBUS_TSBAT_ALM_FLAG_SHIFT	3
356*4882a593Smuzhiyun 
357*4882a593Smuzhiyun #define SC8551_TSBAT_FLT_FLAG_MASK		0x04
358*4882a593Smuzhiyun #define SC8551_TSBAT_FLT_FLAG_SHIFT		2
359*4882a593Smuzhiyun 
360*4882a593Smuzhiyun #define SC8551_TSBUS_FLT_FLAG_MASK		0x02
361*4882a593Smuzhiyun #define SC8551_TSBUS_FLT_FLAG_SHIFT		1
362*4882a593Smuzhiyun 
363*4882a593Smuzhiyun #define SC8551_TDIE_ALM_FLAG_MASK		0x01
364*4882a593Smuzhiyun #define SC8551_TDIE_ALM_FLAG_SHIFT		0
365*4882a593Smuzhiyun 
366*4882a593Smuzhiyun /* Register 12h */
367*4882a593Smuzhiyun #define SC8551_REG_12				0x12
368*4882a593Smuzhiyun #define SC8551_BAT_OVP_FLT_MASK_MASK		0x80
369*4882a593Smuzhiyun #define SC8551_BAT_OVP_FLT_MASK_SHIFT		7
370*4882a593Smuzhiyun #define SC8551_BAT_OVP_FLT_MASK_ENABLE		1
371*4882a593Smuzhiyun #define SC8551_BAT_OVP_FLT_MASK_DISABLE		0
372*4882a593Smuzhiyun 
373*4882a593Smuzhiyun #define SC8551_BAT_OCP_FLT_MASK_MASK		0x40
374*4882a593Smuzhiyun #define SC8551_BAT_OCP_FLT_MASK_SHIFT		6
375*4882a593Smuzhiyun #define SC8551_BAT_OCP_FLT_MASK_ENABLE		1
376*4882a593Smuzhiyun #define SC8551_BAT_OCP_FLT_MASK_DISABLE		0
377*4882a593Smuzhiyun 
378*4882a593Smuzhiyun #define SC8551_BUS_OVP_FLT_MASK_MASK		0x20
379*4882a593Smuzhiyun #define SC8551_BUS_OVP_FLT_MASK_SHIFT		5
380*4882a593Smuzhiyun #define SC8551_BUS_OVP_FLT_MASK_ENABLE		1
381*4882a593Smuzhiyun #define SC8551_BUS_OVP_FLT_MASK_DISABLE		0
382*4882a593Smuzhiyun 
383*4882a593Smuzhiyun #define SC8551_BUS_OCP_FLT_MASK_MASK		0x10
384*4882a593Smuzhiyun #define SC8551_BUS_OCP_FLT_MASK_SHIFT		4
385*4882a593Smuzhiyun #define SC8551_BUS_OCP_FLT_MASK_ENABLE		1
386*4882a593Smuzhiyun #define SC8551_BUS_OCP_FLT_MASK_DISABLE		0
387*4882a593Smuzhiyun 
388*4882a593Smuzhiyun #define SC8551_TSBUS_TSBAT_ALM_MASK_MASK	0x08
389*4882a593Smuzhiyun #define SC8551_TSBUS_TSBAT_ALM_MASK_SHIFT	3
390*4882a593Smuzhiyun #define SC8551_TSBUS_TSBAT_ALM_MASK_ENABLE	1
391*4882a593Smuzhiyun #define SC8551_TSBUS_TSBAT_ALM_MASK_DISABLE	0
392*4882a593Smuzhiyun 
393*4882a593Smuzhiyun #define SC8551_TSBAT_FLT_MASK_MASK		0x04
394*4882a593Smuzhiyun #define SC8551_TSBAT_FLT_MASK_SHIFT		2
395*4882a593Smuzhiyun #define SC8551_TSBAT_FLT_MASK_ENABLE		1
396*4882a593Smuzhiyun #define SC8551_TSBAT_FLT_MASK_DISABLE		0
397*4882a593Smuzhiyun 
398*4882a593Smuzhiyun #define SC8551_TSBUS_FLT_MASK_MASK		0x02
399*4882a593Smuzhiyun #define SC8551_TSBUS_FLT_MASK_SHIFT		1
400*4882a593Smuzhiyun #define SC8551_TSBUS_FLT_MASK_ENABLE		1
401*4882a593Smuzhiyun #define SC8551_TSBUS_FLT_MASK_DISABLE		0
402*4882a593Smuzhiyun 
403*4882a593Smuzhiyun #define SC8551_TDIE_ALM_MASK_MASK		0x01
404*4882a593Smuzhiyun #define SC8551_TDIE_ALM_MASK_SHIFT		0
405*4882a593Smuzhiyun #define SC8551_TDIE_ALM_MASK_ENABLE		1
406*4882a593Smuzhiyun #define SC8551_TDIE_ALM_MASK_DISABLE		0
407*4882a593Smuzhiyun 
408*4882a593Smuzhiyun /* Register 13h */
409*4882a593Smuzhiyun #define SC8551_REG_13				0x13
410*4882a593Smuzhiyun #define SC8551_DEV_ID_MASK			0xFF
411*4882a593Smuzhiyun #define SC8551_DEV_ID_SHIFT			0
412*4882a593Smuzhiyun 
413*4882a593Smuzhiyun /* Register 14h */
414*4882a593Smuzhiyun #define SC8551_REG_14				0x14
415*4882a593Smuzhiyun #define SC8551_ADC_EN_MASK			0x80
416*4882a593Smuzhiyun #define SC8551_ADC_EN_SHIFT			7
417*4882a593Smuzhiyun #define SC8551_ADC_ENABLE			1
418*4882a593Smuzhiyun #define SC8551_ADC_DISABLE			0
419*4882a593Smuzhiyun 
420*4882a593Smuzhiyun #define SC8551_ADC_RATE_MASK			0x40
421*4882a593Smuzhiyun #define SC8551_ADC_RATE_SHIFT			6
422*4882a593Smuzhiyun #define SC8551_ADC_RATE_CONTINOUS		0
423*4882a593Smuzhiyun #define SC8551_ADC_RATE_ONESHOT			1
424*4882a593Smuzhiyun 
425*4882a593Smuzhiyun #define SC8551_IBUS_ADC_DIS_MASK		0x01
426*4882a593Smuzhiyun #define SC8551_IBUS_ADC_DIS_SHIFT		0
427*4882a593Smuzhiyun #define SC8551_IBUS_ADC_ENABLE			0
428*4882a593Smuzhiyun #define SC8551_IBUS_ADC_DISABLE			1
429*4882a593Smuzhiyun 
430*4882a593Smuzhiyun /* Register 15h */
431*4882a593Smuzhiyun #define SC8551_REG_15				0x15
432*4882a593Smuzhiyun #define SC8551_VBUS_ADC_DIS_MASK		0x80
433*4882a593Smuzhiyun #define SC8551_VBUS_ADC_DIS_SHIFT		7
434*4882a593Smuzhiyun #define SC8551_VBUS_ADC_ENABLE			0
435*4882a593Smuzhiyun #define SC8551_VBUS_ADC_DISABLE			1
436*4882a593Smuzhiyun 
437*4882a593Smuzhiyun #define SC8551_VAC_ADC_DIS_MASK			0x40
438*4882a593Smuzhiyun #define SC8551_VAC_ADC_DIS_SHIFT		6
439*4882a593Smuzhiyun #define SC8551_VAC_ADC_ENABLE			0
440*4882a593Smuzhiyun #define SC8551_VAC_ADC_DISABLE			1
441*4882a593Smuzhiyun 
442*4882a593Smuzhiyun #define SC8551_VOUT_ADC_DIS_MASK		0x20
443*4882a593Smuzhiyun #define SC8551_VOUT_ADC_DIS_SHIFT		5
444*4882a593Smuzhiyun #define SC8551_VOUT_ADC_ENABLE			0
445*4882a593Smuzhiyun #define SC8551_VOUT_ADC_DISABLE			1
446*4882a593Smuzhiyun 
447*4882a593Smuzhiyun #define SC8551_VBAT_ADC_DIS_MASK		0x10
448*4882a593Smuzhiyun #define SC8551_VBAT_ADC_DIS_SHIFT		4
449*4882a593Smuzhiyun #define SC8551_VBAT_ADC_ENABLE			0
450*4882a593Smuzhiyun #define SC8551_VBAT_ADC_DISABLE			1
451*4882a593Smuzhiyun 
452*4882a593Smuzhiyun #define SC8551_IBAT_ADC_DIS_MASK		0x08
453*4882a593Smuzhiyun #define SC8551_IBAT_ADC_DIS_SHIFT		3
454*4882a593Smuzhiyun #define SC8551_IBAT_ADC_ENABLE			0
455*4882a593Smuzhiyun #define SC8551_IBAT_ADC_DISABLE			1
456*4882a593Smuzhiyun 
457*4882a593Smuzhiyun #define SC8551_TSBUS_ADC_DIS_MASK		0x04
458*4882a593Smuzhiyun #define SC8551_TSBUS_ADC_DIS_SHIFT		2
459*4882a593Smuzhiyun #define SC8551_TSBUS_ADC_ENABLE			0
460*4882a593Smuzhiyun #define SC8551_TSBUS_ADC_DISABLE		1
461*4882a593Smuzhiyun 
462*4882a593Smuzhiyun #define SC8551_TSBAT_ADC_DIS_MASK		0x02
463*4882a593Smuzhiyun #define SC8551_TSBAT_ADC_DIS_SHIFT		1
464*4882a593Smuzhiyun #define SC8551_TSBAT_ADC_ENABLE			0
465*4882a593Smuzhiyun #define SC8551_TSBAT_ADC_DISABLE		1
466*4882a593Smuzhiyun 
467*4882a593Smuzhiyun #define SC8551_TDIE_ADC_DIS_MASK		0x01
468*4882a593Smuzhiyun #define SC8551_TDIE_ADC_DIS_SHIFT		0
469*4882a593Smuzhiyun #define SC8551_TDIE_ADC_ENABLE			0
470*4882a593Smuzhiyun #define SC8551_TDIE_ADC_DISABLE			1
471*4882a593Smuzhiyun 
472*4882a593Smuzhiyun /* Register 16h */
473*4882a593Smuzhiyun #define SC8551_REG_16				0x16
474*4882a593Smuzhiyun #define SC8551_IBUS_POL_H_MASK			0x0F
475*4882a593Smuzhiyun 
476*4882a593Smuzhiyun /* Register 17h */
477*4882a593Smuzhiyun #define SC8551_REG_17				0x17
478*4882a593Smuzhiyun #define SC8551_IBUS_POL_L_MASK			0xFF
479*4882a593Smuzhiyun 
480*4882a593Smuzhiyun /* Register 18h */
481*4882a593Smuzhiyun #define SC8551_REG_18				0x18
482*4882a593Smuzhiyun #define SC8551_VBUS_POL_H_MASK			0x0F
483*4882a593Smuzhiyun 
484*4882a593Smuzhiyun /* Register 19h */
485*4882a593Smuzhiyun #define SC8551_REG_19				0x19
486*4882a593Smuzhiyun #define SC8551_VBUS_POL_L_MASK			0xFF
487*4882a593Smuzhiyun 
488*4882a593Smuzhiyun /* Register 1Ah */
489*4882a593Smuzhiyun #define SC8551_REG_1A				0x1A
490*4882a593Smuzhiyun #define SC8551_VAC_POL_H_MASK			0x0F
491*4882a593Smuzhiyun 
492*4882a593Smuzhiyun /* Register 1Bh */
493*4882a593Smuzhiyun #define SC8551_REG_1B				0x1B
494*4882a593Smuzhiyun #define SC8551_VAC_POL_L_MASK			0xFF
495*4882a593Smuzhiyun 
496*4882a593Smuzhiyun /* Register 1Ch */
497*4882a593Smuzhiyun #define SC8551_REG_1C				0x1C
498*4882a593Smuzhiyun #define SC8551_VOUT_POL_H_MASK			0x0F
499*4882a593Smuzhiyun 
500*4882a593Smuzhiyun /* Register 1Dh */
501*4882a593Smuzhiyun #define SC8551_REG_1D				0x1D
502*4882a593Smuzhiyun #define SC8551_VOUT_POL_L_MASK			0x0F
503*4882a593Smuzhiyun 
504*4882a593Smuzhiyun /* Register 1Eh */
505*4882a593Smuzhiyun #define SC8551_REG_1E				0x1E
506*4882a593Smuzhiyun #define SC8551_VBAT_POL_H_MASK			0x0F
507*4882a593Smuzhiyun 
508*4882a593Smuzhiyun /* Register 1Fh */
509*4882a593Smuzhiyun #define SC8551_REG_1F				0x1F
510*4882a593Smuzhiyun #define SC8551_VBAT_POL_L_MASK			0xFF
511*4882a593Smuzhiyun 
512*4882a593Smuzhiyun /* Register 20h */
513*4882a593Smuzhiyun #define SC8551_REG_20				0x20
514*4882a593Smuzhiyun #define SC8551_IBAT_POL_H_MASK			0x0F
515*4882a593Smuzhiyun 
516*4882a593Smuzhiyun /* Register 21h */
517*4882a593Smuzhiyun #define SC8551_REG_21				0x21
518*4882a593Smuzhiyun #define SC8551_IBAT_POL_L_MASK			0xFF
519*4882a593Smuzhiyun 
520*4882a593Smuzhiyun /* Register 26h */
521*4882a593Smuzhiyun #define SC8551_REG_26				0x26
522*4882a593Smuzhiyun #define SC8551_TDIE_POL_H_MASK			0x01
523*4882a593Smuzhiyun 
524*4882a593Smuzhiyun /* Register 2Bh */
525*4882a593Smuzhiyun #define SC8551_REG_2B				0x2B
526*4882a593Smuzhiyun #define SC8551_SS_TIMEOUT_SET_MASK		0xE0
527*4882a593Smuzhiyun #define SC8551_SS_TIMEOUT_SET_SHIFT		5
528*4882a593Smuzhiyun #define SC8551_SS_TIMEOUT_DISABLE		0
529*4882a593Smuzhiyun #define SC8551_SS_TIMEOUT_12P5MS		1
530*4882a593Smuzhiyun #define SC8551_SS_TIMEOUT_25MS			2
531*4882a593Smuzhiyun #define SC8551_SS_TIMEOUT_50MS			3
532*4882a593Smuzhiyun #define SC8551_SS_TIMEOUT_100MS			4
533*4882a593Smuzhiyun #define SC8551_SS_TIMEOUT_400MS			5
534*4882a593Smuzhiyun #define SC8551_SS_TIMEOUT_1500MS		6
535*4882a593Smuzhiyun #define SC8551_SS_TIMEOUT_100000MS		7
536*4882a593Smuzhiyun 
537*4882a593Smuzhiyun #define SC8551_EN_REGULATION_MASK		0x10
538*4882a593Smuzhiyun #define SC8551_EN_REGULATION_SHIFT		4
539*4882a593Smuzhiyun #define SC8551_EN_REGULATION_ENABLE		1
540*4882a593Smuzhiyun #define SC8551_EN_REGULATION_DISABLE		0
541*4882a593Smuzhiyun 
542*4882a593Smuzhiyun #define SC8551_VOUT_OVP_DIS_MASK		0x08
543*4882a593Smuzhiyun #define SC8551_VOUT_OVP_DIS_SHIFT		3
544*4882a593Smuzhiyun #define SC8551_VOUT_OVP_ENABLE			1
545*4882a593Smuzhiyun #define SC8551_VOUT_OVP_DISABLE			0
546*4882a593Smuzhiyun 
547*4882a593Smuzhiyun #define SC8551_IBUS_UCP_RISE_TH_MASK		0x04
548*4882a593Smuzhiyun #define SC8551_IBUS_UCP_RISE_TH_SHIFT		2
549*4882a593Smuzhiyun #define SC8551_IBUS_UCP_RISE_150MA		0
550*4882a593Smuzhiyun #define SC8551_IBUS_UCP_RISE_250MA		1
551*4882a593Smuzhiyun 
552*4882a593Smuzhiyun #define SC8551_SET_IBAT_SNS_RES_MASK		0x02
553*4882a593Smuzhiyun #define SC8551_SET_IBAT_SNS_RES_SHIFT		1
554*4882a593Smuzhiyun #define SC8551_SET_IBAT_SNS_RES_2MHM		0
555*4882a593Smuzhiyun #define SC8551_SET_IBAT_SNS_RES_5MHM		1
556*4882a593Smuzhiyun 
557*4882a593Smuzhiyun #define SC8551_VAC_PD_EN_MASK			0x01
558*4882a593Smuzhiyun #define SC8551_VAC_PD_EN_SHIFT			0
559*4882a593Smuzhiyun #define SC8551_VAC_PD_ENABLE			1
560*4882a593Smuzhiyun #define SC8551_VAC_PD_DISABLE			0
561*4882a593Smuzhiyun 
562*4882a593Smuzhiyun /* Register 2Ch */
563*4882a593Smuzhiyun #define SC8551_REG_2C				0x2C
564*4882a593Smuzhiyun #define SC8551_IBAT_REG_MASK			0xC0
565*4882a593Smuzhiyun #define SC8551_IBAT_REG_SHIFT			6
566*4882a593Smuzhiyun #define SC8551_IBAT_REG_200MA			0
567*4882a593Smuzhiyun #define SC8551_IBAT_REG_300MA			1
568*4882a593Smuzhiyun #define SC8551_IBAT_REG_400MA			2
569*4882a593Smuzhiyun #define SC8551_IBAT_REG_500MA			3
570*4882a593Smuzhiyun #define SC8551_VBAT_REG_MASK			0x30
571*4882a593Smuzhiyun #define SC8551_VBAT_REG_SHIFT			4
572*4882a593Smuzhiyun #define SC8551_VBAT_REG_50MV			0
573*4882a593Smuzhiyun #define SC8551_VBAT_REG_100MV			1
574*4882a593Smuzhiyun #define SC8551_VBAT_REG_150MV			2
575*4882a593Smuzhiyun #define SC8551_VBAT_REG_200MV			3
576*4882a593Smuzhiyun 
577*4882a593Smuzhiyun #define SC8551_VBAT_REG_ACTIVE_STAT_MASK	0x08
578*4882a593Smuzhiyun #define SC8551_IBAT_REG_ACTIVE_STAT_MASK	0x04
579*4882a593Smuzhiyun #define SC8551_VDROP_OVP_ACTIVE_STAT_MASK	0x02
580*4882a593Smuzhiyun #define SC8551_VOUT_OVP_ACTIVE_STAT_MASK	0x01
581*4882a593Smuzhiyun 
582*4882a593Smuzhiyun #define SC8551_REG_2D				0x2D
583*4882a593Smuzhiyun #define SC8551_VBAT_REG_ACTIVE_FLAG_MASK	0x80
584*4882a593Smuzhiyun #define SC8551_IBAT_REG_ACTIVE_FLAG_MASK	0x40
585*4882a593Smuzhiyun #define SC8551_VDROP_OVP_FLAG_MASK		0x20
586*4882a593Smuzhiyun #define SC8551_VOUT_OVP_FLAG_MASK		0x10
587*4882a593Smuzhiyun #define SC8551_VBAT_REG_ACTIVE_MASK_MASK	0x08
588*4882a593Smuzhiyun #define SC8551_IBAT_REG_ACTIVE_MASK_MASK	0x04
589*4882a593Smuzhiyun #define SC8551_VDROP_OVP_MASK_MASK		0x02
590*4882a593Smuzhiyun #define SC8551_VOUT_OVP_MASK_MASK		0x01
591*4882a593Smuzhiyun 
592*4882a593Smuzhiyun #define SC8551_REG_2E				0x2E
593*4882a593Smuzhiyun #define SC8551_IBUS_LOW_DG_MASK			0x08
594*4882a593Smuzhiyun #define SC8551_IBUS_LOW_DG_SHIFT		3
595*4882a593Smuzhiyun #define SC8551_IBUS_LOW_DG_10US			0
596*4882a593Smuzhiyun #define SC8551_IBUS_LOW_DG_5MS			1
597*4882a593Smuzhiyun 
598*4882a593Smuzhiyun #define SC8551_REG_2F				0x2F
599*4882a593Smuzhiyun #define SC8551_PMID2OUT_UVP_FLAG_MASK		0x08
600*4882a593Smuzhiyun #define SC8551_PMID2OUT_OVP_FLAG_MASK		0x04
601*4882a593Smuzhiyun #define SC8551_PMID2OUT_UVP_STAT_MASK		0x02
602*4882a593Smuzhiyun #define SC8551_PMID2OUT_OVP_STAT_MASK		0x01
603*4882a593Smuzhiyun 
604*4882a593Smuzhiyun #define SC8551_REG_30				0x30
605*4882a593Smuzhiyun #define SC8551_IBUS_REG_EN_MASK			0x80
606*4882a593Smuzhiyun #define SC8551_IBUS_REG_EN_SHIFT		7
607*4882a593Smuzhiyun #define SC8551_IBUS_REG_ENABLE			1
608*4882a593Smuzhiyun #define SC8551_IBUS_REG_DISABLE			0
609*4882a593Smuzhiyun #define SC8551_IBUS_REG_ACTIVE_STAT_MASK	0x40
610*4882a593Smuzhiyun #define SC8551_IBUS_REG_ACTIVE_FLAG_MASK	0x20
611*4882a593Smuzhiyun #define SC8551_IBUS_REG_ACTIVE_MASK_MASK	0x10
612*4882a593Smuzhiyun #define SC8551_IBUS_REG_ACTIVE_MASK_SHIFT	4
613*4882a593Smuzhiyun #define SC8551_IBUS_REG_ACTIVE_NOT_MASK		0
614*4882a593Smuzhiyun #define SC8551_IBUS_REG_ACTIVE_MASK		1
615*4882a593Smuzhiyun #define SC8551_IBUS_REG_MASK			0x0F
616*4882a593Smuzhiyun #define SC8551_IBUS_REG_SHIFT			0
617*4882a593Smuzhiyun #define SC8551_IBUS_REG_BASE			1000
618*4882a593Smuzhiyun #define SC8551_IBUS_REG_LSB			250
619*4882a593Smuzhiyun 
620*4882a593Smuzhiyun #define SC8551_REG_31				0x31
621*4882a593Smuzhiyun #define SC8551_CHARGE_MODE_MASK			0x01
622*4882a593Smuzhiyun #define SC8551_CHARGE_MODE_SHIFT		0
623*4882a593Smuzhiyun #define SC8551_CHARGE_MODE_2_1			0
624*4882a593Smuzhiyun #define SC8551_CHARGE_MODE_1_1			1
625*4882a593Smuzhiyun 
626*4882a593Smuzhiyun #define SC8551_REG_35				0x35
627*4882a593Smuzhiyun #define SC8551_VBUS_IN_RANGE_MASK		0x01
628*4882a593Smuzhiyun #define SC8551_VBUS_IN_RANGE_SHIFT		6
629*4882a593Smuzhiyun #define SC8551_VBUS_IN_RANGE_ENABLE		0
630*4882a593Smuzhiyun #define SC8551_VBUS_IN_RANGE_DISABLE		1
631*4882a593Smuzhiyun 
632*4882a593Smuzhiyun 
633*4882a593Smuzhiyun #define SC8551_REG_36				0x36
634*4882a593Smuzhiyun #define SC8551_OVPGATE_MASK			0x01
635*4882a593Smuzhiyun #define SC8551_OVPGATE_SHIFT			3
636*4882a593Smuzhiyun #define SC8551_OVPGATE_ENABLE			0
637*4882a593Smuzhiyun #define SC8551_OVPGATE_DISABLE			1
638*4882a593Smuzhiyun 
639*4882a593Smuzhiyun #define VBUS_INSERT				BIT(2)
640*4882a593Smuzhiyun #define VBAT_INSERT				BIT(1)
641*4882a593Smuzhiyun #define ADC_DONE				BIT(0)
642*4882a593Smuzhiyun 
643*4882a593Smuzhiyun #define BAT_OVP_FAULT				BIT(7)
644*4882a593Smuzhiyun #define BAT_OCP_FAULT				BIT(6)
645*4882a593Smuzhiyun #define BUS_OVP_FAULT				BIT(5)
646*4882a593Smuzhiyun #define BUS_OCP_FAULT				BIT(4)
647*4882a593Smuzhiyun 
648*4882a593Smuzhiyun /*below used for comm with other module*/
649*4882a593Smuzhiyun #define BAT_OVP_FAULT_SHIFT			0
650*4882a593Smuzhiyun #define BAT_OCP_FAULT_SHIFT			1
651*4882a593Smuzhiyun #define BUS_OVP_FAULT_SHIFT			2
652*4882a593Smuzhiyun #define BUS_OCP_FAULT_SHIFT			3
653*4882a593Smuzhiyun #define BAT_THERM_FAULT_SHIFT			4
654*4882a593Smuzhiyun #define BUS_THERM_FAULT_SHIFT			5
655*4882a593Smuzhiyun #define DIE_THERM_FAULT_SHIFT			6
656*4882a593Smuzhiyun 
657*4882a593Smuzhiyun #define BAT_OVP_FAULT_MASK			(1 << BAT_OVP_FAULT_SHIFT)
658*4882a593Smuzhiyun #define BAT_OCP_FAULT_MASK			(1 << BAT_OCP_FAULT_SHIFT)
659*4882a593Smuzhiyun #define BUS_OVP_FAULT_MASK			(1 << BUS_OVP_FAULT_SHIFT)
660*4882a593Smuzhiyun #define BUS_OCP_FAULT_MASK			(1 << BUS_OCP_FAULT_SHIFT)
661*4882a593Smuzhiyun #define BAT_THERM_FAULT_MASK			(1 << BAT_THERM_FAULT_SHIFT)
662*4882a593Smuzhiyun #define BUS_THERM_FAULT_MASK			(1 << BUS_THERM_FAULT_SHIFT)
663*4882a593Smuzhiyun #define DIE_THERM_FAULT_MASK			(1 << DIE_THERM_FAULT_SHIFT)
664*4882a593Smuzhiyun 
665*4882a593Smuzhiyun #define BAT_OVP_ALARM_SHIFT			0
666*4882a593Smuzhiyun #define BAT_OCP_ALARM_SHIFT			1
667*4882a593Smuzhiyun #define BUS_OVP_ALARM_SHIFT			2
668*4882a593Smuzhiyun #define BUS_OCP_ALARM_SHIFT			3
669*4882a593Smuzhiyun #define BAT_THERM_ALARM_SHIFT			4
670*4882a593Smuzhiyun #define BUS_THERM_ALARM_SHIFT			5
671*4882a593Smuzhiyun #define DIE_THERM_ALARM_SHIFT			6
672*4882a593Smuzhiyun #define BAT_UCP_ALARM_SHIFT			7
673*4882a593Smuzhiyun #define BAT_OVP_ALARM_MASK			(1 << BAT_OVP_ALARM_SHIFT)
674*4882a593Smuzhiyun #define BAT_OCP_ALARM_MASK			(1 << BAT_OCP_ALARM_SHIFT)
675*4882a593Smuzhiyun #define BUS_OVP_ALARM_MASK			(1 << BUS_OVP_ALARM_SHIFT)
676*4882a593Smuzhiyun #define BUS_OCP_ALARM_MASK			(1 << BUS_OCP_ALARM_SHIFT)
677*4882a593Smuzhiyun #define BAT_THERM_ALARM_MASK			(1 << BAT_THERM_ALARM_SHIFT)
678*4882a593Smuzhiyun #define BUS_THERM_ALARM_MASK			(1 << BUS_THERM_ALARM_SHIFT)
679*4882a593Smuzhiyun #define DIE_THERM_ALARM_MASK			(1 << DIE_THERM_ALARM_SHIFT)
680*4882a593Smuzhiyun #define BAT_UCP_ALARM_MASK			(1 << BAT_UCP_ALARM_SHIFT)
681*4882a593Smuzhiyun 
682*4882a593Smuzhiyun #define VBAT_REG_STATUS_SHIFT			0
683*4882a593Smuzhiyun #define IBAT_REG_STATUS_SHIFT			1
684*4882a593Smuzhiyun 
685*4882a593Smuzhiyun #define VBAT_REG_STATUS_MASK			(1 << VBAT_REG_STATUS_SHIFT)
686*4882a593Smuzhiyun #define IBAT_REG_STATUS_MASK			(1 << VBAT_REG_STATUS_SHIFT)
687*4882a593Smuzhiyun 
688*4882a593Smuzhiyun #define SC8551_DEBUG_BUF_LEN			30
689*4882a593Smuzhiyun 
690*4882a593Smuzhiyun enum {
691*4882a593Smuzhiyun 	ADC_IBUS,
692*4882a593Smuzhiyun 	ADC_VBUS,
693*4882a593Smuzhiyun 	ADC_VAC,
694*4882a593Smuzhiyun 	ADC_VOUT,
695*4882a593Smuzhiyun 	ADC_VBAT,
696*4882a593Smuzhiyun 	ADC_IBAT,
697*4882a593Smuzhiyun 	ADC_TBUS,
698*4882a593Smuzhiyun 	ADC_TBAT,
699*4882a593Smuzhiyun 	ADC_TDIE,
700*4882a593Smuzhiyun 	ADC_MAX_NUM,
701*4882a593Smuzhiyun };
702*4882a593Smuzhiyun 
703*4882a593Smuzhiyun struct sc8551_cfg {
704*4882a593Smuzhiyun 	bool bat_ovp_disable;
705*4882a593Smuzhiyun 	bool bat_ocp_disable;
706*4882a593Smuzhiyun 
707*4882a593Smuzhiyun 	int bat_ovp_th;
708*4882a593Smuzhiyun 	int bat_ovp_alm_th;
709*4882a593Smuzhiyun 	int bat_ocp_th;
710*4882a593Smuzhiyun 
711*4882a593Smuzhiyun 	bool bus_ocp_disable;
712*4882a593Smuzhiyun 
713*4882a593Smuzhiyun 	int bus_ovp_th;
714*4882a593Smuzhiyun 	int bus_ocp_th;
715*4882a593Smuzhiyun 
716*4882a593Smuzhiyun 	int ac_ovp_th;
717*4882a593Smuzhiyun 
718*4882a593Smuzhiyun 	bool bat_therm_disable;
719*4882a593Smuzhiyun 	bool bus_therm_disable;
720*4882a593Smuzhiyun 	bool die_therm_disable;
721*4882a593Smuzhiyun 
722*4882a593Smuzhiyun 	int sense_r_mohm;
723*4882a593Smuzhiyun };
724*4882a593Smuzhiyun 
725*4882a593Smuzhiyun struct sc8551 {
726*4882a593Smuzhiyun 	struct device *dev;
727*4882a593Smuzhiyun 	struct i2c_client *client;
728*4882a593Smuzhiyun 
729*4882a593Smuzhiyun 	int part_no;
730*4882a593Smuzhiyun 	int revision;
731*4882a593Smuzhiyun 
732*4882a593Smuzhiyun 	int mode;
733*4882a593Smuzhiyun 
734*4882a593Smuzhiyun 	struct mutex data_lock;
735*4882a593Smuzhiyun 	struct mutex i2c_rw_lock;
736*4882a593Smuzhiyun 
737*4882a593Smuzhiyun 	int irq;
738*4882a593Smuzhiyun 
739*4882a593Smuzhiyun 	bool batt_present;
740*4882a593Smuzhiyun 	bool vbus_present;
741*4882a593Smuzhiyun 
742*4882a593Smuzhiyun 	bool usb_present;
743*4882a593Smuzhiyun 	bool charge_enabled;
744*4882a593Smuzhiyun 
745*4882a593Smuzhiyun 	int vbus_error;
746*4882a593Smuzhiyun 
747*4882a593Smuzhiyun 	/* ADC reading */
748*4882a593Smuzhiyun 	int vbat_volt;
749*4882a593Smuzhiyun 	int vbus_volt;
750*4882a593Smuzhiyun 	int vout_volt;
751*4882a593Smuzhiyun 	int vac_volt;
752*4882a593Smuzhiyun 
753*4882a593Smuzhiyun 	int ibat_curr;
754*4882a593Smuzhiyun 	int ibus_curr;
755*4882a593Smuzhiyun 
756*4882a593Smuzhiyun 	int die_temp;
757*4882a593Smuzhiyun 
758*4882a593Smuzhiyun 	/* alarm/fault status */
759*4882a593Smuzhiyun 	bool bat_ovp_fault;
760*4882a593Smuzhiyun 	bool bat_ocp_fault;
761*4882a593Smuzhiyun 	bool bus_ovp_fault;
762*4882a593Smuzhiyun 	bool bus_ocp_fault;
763*4882a593Smuzhiyun 
764*4882a593Smuzhiyun 	bool vbat_reg;
765*4882a593Smuzhiyun 	bool ibat_reg;
766*4882a593Smuzhiyun 
767*4882a593Smuzhiyun 	int prev_alarm;
768*4882a593Smuzhiyun 	int prev_fault;
769*4882a593Smuzhiyun 
770*4882a593Smuzhiyun 	struct sc8551_cfg *cfg;
771*4882a593Smuzhiyun 
772*4882a593Smuzhiyun 	struct power_supply_desc psy_desc;
773*4882a593Smuzhiyun 	struct power_supply_config psy_cfg;
774*4882a593Smuzhiyun 	struct power_supply *fc2_psy;
775*4882a593Smuzhiyun };
776*4882a593Smuzhiyun 
__sc8551_read_byte(struct sc8551 * sc,u8 reg,u8 * data)777*4882a593Smuzhiyun static int __sc8551_read_byte(struct sc8551 *sc, u8 reg, u8 *data)
778*4882a593Smuzhiyun {
779*4882a593Smuzhiyun 	s32 ret;
780*4882a593Smuzhiyun 
781*4882a593Smuzhiyun 	ret = i2c_smbus_read_byte_data(sc->client, reg);
782*4882a593Smuzhiyun 	if (ret < 0) {
783*4882a593Smuzhiyun 		dev_err(sc->dev, "i2c read fail: can't read from reg 0x%02X\n", reg);
784*4882a593Smuzhiyun 		return ret;
785*4882a593Smuzhiyun 	}
786*4882a593Smuzhiyun 
787*4882a593Smuzhiyun 	*data = (u8) ret;
788*4882a593Smuzhiyun 
789*4882a593Smuzhiyun 	return 0;
790*4882a593Smuzhiyun }
791*4882a593Smuzhiyun 
__sc8551_write_byte(struct sc8551 * sc,int reg,u8 val)792*4882a593Smuzhiyun static int __sc8551_write_byte(struct sc8551 *sc, int reg, u8 val)
793*4882a593Smuzhiyun {
794*4882a593Smuzhiyun 	s32 ret;
795*4882a593Smuzhiyun 
796*4882a593Smuzhiyun 	ret = i2c_smbus_write_byte_data(sc->client, reg, val);
797*4882a593Smuzhiyun 	if (ret < 0) {
798*4882a593Smuzhiyun 		dev_err(sc->dev, "i2c write fail: can't write 0x%02X to reg 0x%02X: %d\n",
799*4882a593Smuzhiyun 			val, reg, ret);
800*4882a593Smuzhiyun 		return ret;
801*4882a593Smuzhiyun 	}
802*4882a593Smuzhiyun 	return 0;
803*4882a593Smuzhiyun }
804*4882a593Smuzhiyun 
sc8551_read_byte(struct sc8551 * sc,u8 reg,u8 * data)805*4882a593Smuzhiyun static int sc8551_read_byte(struct sc8551 *sc, u8 reg, u8 *data)
806*4882a593Smuzhiyun {
807*4882a593Smuzhiyun 	int ret;
808*4882a593Smuzhiyun 
809*4882a593Smuzhiyun 	mutex_lock(&sc->i2c_rw_lock);
810*4882a593Smuzhiyun 	ret = __sc8551_read_byte(sc, reg, data);
811*4882a593Smuzhiyun 	mutex_unlock(&sc->i2c_rw_lock);
812*4882a593Smuzhiyun 
813*4882a593Smuzhiyun 	return ret;
814*4882a593Smuzhiyun }
815*4882a593Smuzhiyun 
sc8551_write_byte(struct sc8551 * sc,u8 reg,u8 data)816*4882a593Smuzhiyun static int sc8551_write_byte(struct sc8551 *sc, u8 reg, u8 data)
817*4882a593Smuzhiyun {
818*4882a593Smuzhiyun 	int ret;
819*4882a593Smuzhiyun 
820*4882a593Smuzhiyun 	mutex_lock(&sc->i2c_rw_lock);
821*4882a593Smuzhiyun 	ret = __sc8551_write_byte(sc, reg, data);
822*4882a593Smuzhiyun 	mutex_unlock(&sc->i2c_rw_lock);
823*4882a593Smuzhiyun 
824*4882a593Smuzhiyun 	return ret;
825*4882a593Smuzhiyun }
826*4882a593Smuzhiyun 
sc8551_update_bits(struct sc8551 * sc,u8 reg,u8 mask,u8 data)827*4882a593Smuzhiyun static int sc8551_update_bits(struct sc8551 *sc,
828*4882a593Smuzhiyun 			      u8 reg,
829*4882a593Smuzhiyun 			      u8 mask,
830*4882a593Smuzhiyun 			      u8 data)
831*4882a593Smuzhiyun {
832*4882a593Smuzhiyun 	int ret;
833*4882a593Smuzhiyun 	u8 tmp;
834*4882a593Smuzhiyun 
835*4882a593Smuzhiyun 	mutex_lock(&sc->i2c_rw_lock);
836*4882a593Smuzhiyun 	ret = __sc8551_read_byte(sc, reg, &tmp);
837*4882a593Smuzhiyun 	if (ret) {
838*4882a593Smuzhiyun 		dev_err(sc->dev, "Failed: reg=%02X, ret=%d\n", reg, ret);
839*4882a593Smuzhiyun 		goto out;
840*4882a593Smuzhiyun 	}
841*4882a593Smuzhiyun 
842*4882a593Smuzhiyun 	tmp &= ~mask;
843*4882a593Smuzhiyun 	tmp |= data & mask;
844*4882a593Smuzhiyun 
845*4882a593Smuzhiyun 	ret = __sc8551_write_byte(sc, reg, tmp);
846*4882a593Smuzhiyun 	if (ret)
847*4882a593Smuzhiyun 		dev_err(sc->dev, "Failed: reg=%02X, ret=%d\n", reg, ret);
848*4882a593Smuzhiyun 
849*4882a593Smuzhiyun out:
850*4882a593Smuzhiyun 	mutex_unlock(&sc->i2c_rw_lock);
851*4882a593Smuzhiyun 	return ret;
852*4882a593Smuzhiyun }
853*4882a593Smuzhiyun 
sc8551_enable_charge(struct sc8551 * sc,bool enable)854*4882a593Smuzhiyun static int sc8551_enable_charge(struct sc8551 *sc, bool enable)
855*4882a593Smuzhiyun {
856*4882a593Smuzhiyun 	int ret;
857*4882a593Smuzhiyun 	u8 val;
858*4882a593Smuzhiyun 
859*4882a593Smuzhiyun 	if (enable)
860*4882a593Smuzhiyun 		val = SC8551_CHG_ENABLE;
861*4882a593Smuzhiyun 	else
862*4882a593Smuzhiyun 		val = SC8551_CHG_DISABLE;
863*4882a593Smuzhiyun 
864*4882a593Smuzhiyun 	val <<= SC8551_CHG_EN_SHIFT;
865*4882a593Smuzhiyun 
866*4882a593Smuzhiyun 	ret = sc8551_update_bits(sc,
867*4882a593Smuzhiyun 				 SC8551_REG_0C,
868*4882a593Smuzhiyun 				 SC8551_CHG_EN_MASK,
869*4882a593Smuzhiyun 				 val);
870*4882a593Smuzhiyun 
871*4882a593Smuzhiyun 	return ret;
872*4882a593Smuzhiyun }
873*4882a593Smuzhiyun 
sc8551_check_charge_enabled(struct sc8551 * sc,bool * enabled)874*4882a593Smuzhiyun static int sc8551_check_charge_enabled(struct sc8551 *sc, bool *enabled)
875*4882a593Smuzhiyun {
876*4882a593Smuzhiyun 	int ret;
877*4882a593Smuzhiyun 	u8 val;
878*4882a593Smuzhiyun 
879*4882a593Smuzhiyun 	ret = sc8551_read_byte(sc, SC8551_REG_0C, &val);
880*4882a593Smuzhiyun 
881*4882a593Smuzhiyun 	if (!ret)
882*4882a593Smuzhiyun 		*enabled = !!(val & SC8551_CHG_EN_MASK);
883*4882a593Smuzhiyun 	return ret;
884*4882a593Smuzhiyun }
885*4882a593Smuzhiyun 
sc8551_enable_wdt(struct sc8551 * sc,bool enable)886*4882a593Smuzhiyun static int sc8551_enable_wdt(struct sc8551 *sc, bool enable)
887*4882a593Smuzhiyun {
888*4882a593Smuzhiyun 	int ret;
889*4882a593Smuzhiyun 	u8 val;
890*4882a593Smuzhiyun 
891*4882a593Smuzhiyun 	if (enable)
892*4882a593Smuzhiyun 		val = SC8551_WATCHDOG_ENABLE;
893*4882a593Smuzhiyun 	else
894*4882a593Smuzhiyun 		val = SC8551_WATCHDOG_DISABLE;
895*4882a593Smuzhiyun 
896*4882a593Smuzhiyun 	val <<= SC8551_WATCHDOG_DIS_SHIFT;
897*4882a593Smuzhiyun 
898*4882a593Smuzhiyun 	ret = sc8551_update_bits(sc,
899*4882a593Smuzhiyun 				 SC8551_REG_0B,
900*4882a593Smuzhiyun 				 SC8551_WATCHDOG_DIS_MASK,
901*4882a593Smuzhiyun 				 val);
902*4882a593Smuzhiyun 	return ret;
903*4882a593Smuzhiyun }
904*4882a593Smuzhiyun 
sc8551_set_wdt(struct sc8551 * sc,int ms)905*4882a593Smuzhiyun static int sc8551_set_wdt(struct sc8551 *sc, int ms)
906*4882a593Smuzhiyun {
907*4882a593Smuzhiyun 	int ret;
908*4882a593Smuzhiyun 	u8 val;
909*4882a593Smuzhiyun 
910*4882a593Smuzhiyun 	if (ms == 500)
911*4882a593Smuzhiyun 		val = SC8551_WATCHDOG_0P5S;
912*4882a593Smuzhiyun 	else if (ms == 1000)
913*4882a593Smuzhiyun 		val = SC8551_WATCHDOG_1S;
914*4882a593Smuzhiyun 	else if (ms == 5000)
915*4882a593Smuzhiyun 		val = SC8551_WATCHDOG_5S;
916*4882a593Smuzhiyun 	else if (ms == 30000)
917*4882a593Smuzhiyun 		val = SC8551_WATCHDOG_30S;
918*4882a593Smuzhiyun 	else
919*4882a593Smuzhiyun 		val = SC8551_WATCHDOG_30S;
920*4882a593Smuzhiyun 
921*4882a593Smuzhiyun 	val <<= SC8551_WATCHDOG_SHIFT;
922*4882a593Smuzhiyun 
923*4882a593Smuzhiyun 	ret = sc8551_update_bits(sc,
924*4882a593Smuzhiyun 				 SC8551_REG_0B,
925*4882a593Smuzhiyun 				 SC8551_WATCHDOG_MASK,
926*4882a593Smuzhiyun 				 val);
927*4882a593Smuzhiyun 	return ret;
928*4882a593Smuzhiyun }
929*4882a593Smuzhiyun 
sc8551_enable_batovp(struct sc8551 * sc,bool enable)930*4882a593Smuzhiyun static int sc8551_enable_batovp(struct sc8551 *sc, bool enable)
931*4882a593Smuzhiyun {
932*4882a593Smuzhiyun 	int ret;
933*4882a593Smuzhiyun 	u8 val;
934*4882a593Smuzhiyun 
935*4882a593Smuzhiyun 	if (enable)
936*4882a593Smuzhiyun 		val = SC8551_BAT_OVP_ENABLE;
937*4882a593Smuzhiyun 	else
938*4882a593Smuzhiyun 		val = SC8551_BAT_OVP_DISABLE;
939*4882a593Smuzhiyun 
940*4882a593Smuzhiyun 	val <<= SC8551_BAT_OVP_DIS_SHIFT;
941*4882a593Smuzhiyun 
942*4882a593Smuzhiyun 	ret = sc8551_update_bits(sc,
943*4882a593Smuzhiyun 				 SC8551_REG_00,
944*4882a593Smuzhiyun 				 SC8551_BAT_OVP_DIS_MASK,
945*4882a593Smuzhiyun 				 val);
946*4882a593Smuzhiyun 	return ret;
947*4882a593Smuzhiyun }
948*4882a593Smuzhiyun 
sc8551_set_batovp_th(struct sc8551 * sc,int threshold)949*4882a593Smuzhiyun static int sc8551_set_batovp_th(struct sc8551 *sc, int threshold)
950*4882a593Smuzhiyun {
951*4882a593Smuzhiyun 	int ret;
952*4882a593Smuzhiyun 	u8 val;
953*4882a593Smuzhiyun 
954*4882a593Smuzhiyun 	if (threshold < SC8551_BAT_OVP_BASE)
955*4882a593Smuzhiyun 		threshold = SC8551_BAT_OVP_BASE;
956*4882a593Smuzhiyun 
957*4882a593Smuzhiyun 	val = (threshold - SC8551_BAT_OVP_BASE) / SC8551_BAT_OVP_LSB;
958*4882a593Smuzhiyun 
959*4882a593Smuzhiyun 	val <<= SC8551_BAT_OVP_SHIFT;
960*4882a593Smuzhiyun 
961*4882a593Smuzhiyun 	ret = sc8551_update_bits(sc,
962*4882a593Smuzhiyun 				 SC8551_REG_00,
963*4882a593Smuzhiyun 				 SC8551_BAT_OVP_MASK,
964*4882a593Smuzhiyun 				 val);
965*4882a593Smuzhiyun 	return ret;
966*4882a593Smuzhiyun }
967*4882a593Smuzhiyun 
sc8551_enable_batocp(struct sc8551 * sc,bool enable)968*4882a593Smuzhiyun static int sc8551_enable_batocp(struct sc8551 *sc, bool enable)
969*4882a593Smuzhiyun {
970*4882a593Smuzhiyun 	int ret;
971*4882a593Smuzhiyun 	u8 val;
972*4882a593Smuzhiyun 
973*4882a593Smuzhiyun 	if (enable)
974*4882a593Smuzhiyun 		val = SC8551_BAT_OCP_ENABLE;
975*4882a593Smuzhiyun 	else
976*4882a593Smuzhiyun 		val = SC8551_BAT_OCP_DISABLE;
977*4882a593Smuzhiyun 
978*4882a593Smuzhiyun 	val <<= SC8551_BAT_OCP_DIS_SHIFT;
979*4882a593Smuzhiyun 
980*4882a593Smuzhiyun 	ret = sc8551_update_bits(sc,
981*4882a593Smuzhiyun 				 SC8551_REG_02,
982*4882a593Smuzhiyun 				 SC8551_BAT_OCP_DIS_MASK,
983*4882a593Smuzhiyun 				 val);
984*4882a593Smuzhiyun 	return ret;
985*4882a593Smuzhiyun }
986*4882a593Smuzhiyun 
sc8551_set_batocp_th(struct sc8551 * sc,int threshold)987*4882a593Smuzhiyun static int sc8551_set_batocp_th(struct sc8551 *sc, int threshold)
988*4882a593Smuzhiyun {
989*4882a593Smuzhiyun 	int ret;
990*4882a593Smuzhiyun 	u8 val;
991*4882a593Smuzhiyun 
992*4882a593Smuzhiyun 	if (threshold < SC8551_BAT_OCP_BASE)
993*4882a593Smuzhiyun 		threshold = SC8551_BAT_OCP_BASE;
994*4882a593Smuzhiyun 
995*4882a593Smuzhiyun 	val = (threshold - SC8551_BAT_OCP_BASE) / SC8551_BAT_OCP_LSB;
996*4882a593Smuzhiyun 
997*4882a593Smuzhiyun 	val <<= SC8551_BAT_OCP_SHIFT;
998*4882a593Smuzhiyun 
999*4882a593Smuzhiyun 	ret = sc8551_update_bits(sc,
1000*4882a593Smuzhiyun 				 SC8551_REG_02,
1001*4882a593Smuzhiyun 				 SC8551_BAT_OCP_MASK,
1002*4882a593Smuzhiyun 				 val);
1003*4882a593Smuzhiyun 	return ret;
1004*4882a593Smuzhiyun }
1005*4882a593Smuzhiyun 
sc8551_set_busovp_th(struct sc8551 * sc,int threshold)1006*4882a593Smuzhiyun static int sc8551_set_busovp_th(struct sc8551 *sc, int threshold)
1007*4882a593Smuzhiyun {
1008*4882a593Smuzhiyun 	int ret;
1009*4882a593Smuzhiyun 	u8 val;
1010*4882a593Smuzhiyun 
1011*4882a593Smuzhiyun 	if (threshold < SC8551_BUS_OVP_BASE)
1012*4882a593Smuzhiyun 		threshold = SC8551_BUS_OVP_BASE;
1013*4882a593Smuzhiyun 
1014*4882a593Smuzhiyun 	val = (threshold - SC8551_BUS_OVP_BASE) / SC8551_BUS_OVP_LSB;
1015*4882a593Smuzhiyun 
1016*4882a593Smuzhiyun 	val <<= SC8551_BUS_OVP_SHIFT;
1017*4882a593Smuzhiyun 
1018*4882a593Smuzhiyun 	ret = sc8551_update_bits(sc,
1019*4882a593Smuzhiyun 				 SC8551_REG_06,
1020*4882a593Smuzhiyun 				 SC8551_BUS_OVP_MASK,
1021*4882a593Smuzhiyun 				 val);
1022*4882a593Smuzhiyun 	return ret;
1023*4882a593Smuzhiyun }
1024*4882a593Smuzhiyun 
sc8551_enable_busocp(struct sc8551 * sc,bool enable)1025*4882a593Smuzhiyun static int sc8551_enable_busocp(struct sc8551 *sc, bool enable)
1026*4882a593Smuzhiyun {
1027*4882a593Smuzhiyun 	int ret;
1028*4882a593Smuzhiyun 	u8 val;
1029*4882a593Smuzhiyun 
1030*4882a593Smuzhiyun 	if (enable)
1031*4882a593Smuzhiyun 		val = SC8551_BUS_OCP_ENABLE;
1032*4882a593Smuzhiyun 	else
1033*4882a593Smuzhiyun 		val = SC8551_BUS_OCP_DISABLE;
1034*4882a593Smuzhiyun 
1035*4882a593Smuzhiyun 	val <<= SC8551_BUS_OCP_DIS_SHIFT;
1036*4882a593Smuzhiyun 
1037*4882a593Smuzhiyun 	ret = sc8551_update_bits(sc,
1038*4882a593Smuzhiyun 				 SC8551_REG_08,
1039*4882a593Smuzhiyun 				 SC8551_BUS_OCP_DIS_MASK,
1040*4882a593Smuzhiyun 				 val);
1041*4882a593Smuzhiyun 	return ret;
1042*4882a593Smuzhiyun }
1043*4882a593Smuzhiyun 
sc8551_set_busocp_th(struct sc8551 * sc,int threshold)1044*4882a593Smuzhiyun static int sc8551_set_busocp_th(struct sc8551 *sc, int threshold)
1045*4882a593Smuzhiyun {
1046*4882a593Smuzhiyun 	int ret;
1047*4882a593Smuzhiyun 	u8 val;
1048*4882a593Smuzhiyun 
1049*4882a593Smuzhiyun 	if (threshold < SC8551_BUS_OCP_BASE)
1050*4882a593Smuzhiyun 		threshold = SC8551_BUS_OCP_BASE;
1051*4882a593Smuzhiyun 
1052*4882a593Smuzhiyun 	val = (threshold - SC8551_BUS_OCP_BASE) / SC8551_BUS_OCP_LSB;
1053*4882a593Smuzhiyun 
1054*4882a593Smuzhiyun 	val <<= SC8551_BUS_OCP_SHIFT;
1055*4882a593Smuzhiyun 
1056*4882a593Smuzhiyun 	ret = sc8551_update_bits(sc,
1057*4882a593Smuzhiyun 				 SC8551_REG_08,
1058*4882a593Smuzhiyun 				 SC8551_BUS_OCP_MASK,
1059*4882a593Smuzhiyun 				 val);
1060*4882a593Smuzhiyun 	return ret;
1061*4882a593Smuzhiyun }
1062*4882a593Smuzhiyun 
sc8551_set_acovp_th(struct sc8551 * sc,int threshold)1063*4882a593Smuzhiyun static int sc8551_set_acovp_th(struct sc8551 *sc, int threshold)
1064*4882a593Smuzhiyun {
1065*4882a593Smuzhiyun 	int ret;
1066*4882a593Smuzhiyun 	u8 val;
1067*4882a593Smuzhiyun 
1068*4882a593Smuzhiyun 	if (threshold < SC8551_AC_OVP_BASE)
1069*4882a593Smuzhiyun 		threshold = SC8551_AC_OVP_BASE;
1070*4882a593Smuzhiyun 
1071*4882a593Smuzhiyun 	if (threshold == SC8551_AC_OVP_6P5V)
1072*4882a593Smuzhiyun 		val = 0x07;
1073*4882a593Smuzhiyun 	else
1074*4882a593Smuzhiyun 		val = (threshold - SC8551_AC_OVP_BASE) / SC8551_AC_OVP_LSB;
1075*4882a593Smuzhiyun 
1076*4882a593Smuzhiyun 	val <<= SC8551_AC_OVP_SHIFT;
1077*4882a593Smuzhiyun 
1078*4882a593Smuzhiyun 	ret = sc8551_update_bits(sc, SC8551_REG_05,
1079*4882a593Smuzhiyun 				 SC8551_AC_OVP_MASK, val);
1080*4882a593Smuzhiyun 
1081*4882a593Smuzhiyun 	return ret;
1082*4882a593Smuzhiyun 
1083*4882a593Smuzhiyun }
1084*4882a593Smuzhiyun 
sc8551_set_vdrop_th(struct sc8551 * sc,int threshold)1085*4882a593Smuzhiyun static int sc8551_set_vdrop_th(struct sc8551 *sc, int threshold)
1086*4882a593Smuzhiyun {
1087*4882a593Smuzhiyun 	int ret;
1088*4882a593Smuzhiyun 	u8 val;
1089*4882a593Smuzhiyun 
1090*4882a593Smuzhiyun 	if (threshold == 300)
1091*4882a593Smuzhiyun 		val = SC8551_VDROP_THRESHOLD_300MV;
1092*4882a593Smuzhiyun 	else
1093*4882a593Smuzhiyun 		val = SC8551_VDROP_THRESHOLD_400MV;
1094*4882a593Smuzhiyun 
1095*4882a593Smuzhiyun 	val <<= SC8551_VDROP_THRESHOLD_SET_SHIFT;
1096*4882a593Smuzhiyun 
1097*4882a593Smuzhiyun 	ret = sc8551_update_bits(sc, SC8551_REG_05,
1098*4882a593Smuzhiyun 				 SC8551_VDROP_THRESHOLD_SET_MASK,
1099*4882a593Smuzhiyun 				 val);
1100*4882a593Smuzhiyun 
1101*4882a593Smuzhiyun 	return ret;
1102*4882a593Smuzhiyun }
1103*4882a593Smuzhiyun 
sc8551_set_vdrop_deglitch(struct sc8551 * sc,int us)1104*4882a593Smuzhiyun static int sc8551_set_vdrop_deglitch(struct sc8551 *sc, int us)
1105*4882a593Smuzhiyun {
1106*4882a593Smuzhiyun 	int ret;
1107*4882a593Smuzhiyun 	u8 val;
1108*4882a593Smuzhiyun 
1109*4882a593Smuzhiyun 	if (us == 8)
1110*4882a593Smuzhiyun 		val = SC8551_VDROP_DEGLITCH_8US;
1111*4882a593Smuzhiyun 	else
1112*4882a593Smuzhiyun 		val = SC8551_VDROP_DEGLITCH_5MS;
1113*4882a593Smuzhiyun 
1114*4882a593Smuzhiyun 	val <<= SC8551_VDROP_DEGLITCH_SET_SHIFT;
1115*4882a593Smuzhiyun 
1116*4882a593Smuzhiyun 	ret = sc8551_update_bits(sc,
1117*4882a593Smuzhiyun 				 SC8551_REG_05,
1118*4882a593Smuzhiyun 				 SC8551_VDROP_DEGLITCH_SET_MASK,
1119*4882a593Smuzhiyun 				 val);
1120*4882a593Smuzhiyun 	return ret;
1121*4882a593Smuzhiyun }
1122*4882a593Smuzhiyun 
sc8551_enable_bat_therm(struct sc8551 * sc,bool enable)1123*4882a593Smuzhiyun static int sc8551_enable_bat_therm(struct sc8551 *sc, bool enable)
1124*4882a593Smuzhiyun {
1125*4882a593Smuzhiyun 	int ret;
1126*4882a593Smuzhiyun 	u8 val;
1127*4882a593Smuzhiyun 
1128*4882a593Smuzhiyun 	if (enable)
1129*4882a593Smuzhiyun 		val = SC8551_TSBAT_ENABLE;
1130*4882a593Smuzhiyun 	else
1131*4882a593Smuzhiyun 		val = SC8551_TSBAT_DISABLE;
1132*4882a593Smuzhiyun 
1133*4882a593Smuzhiyun 	val <<= SC8551_TSBAT_DIS_SHIFT;
1134*4882a593Smuzhiyun 
1135*4882a593Smuzhiyun 	ret = sc8551_update_bits(sc, SC8551_REG_0C,
1136*4882a593Smuzhiyun 				 SC8551_TSBAT_DIS_MASK, val);
1137*4882a593Smuzhiyun 	return ret;
1138*4882a593Smuzhiyun }
1139*4882a593Smuzhiyun 
sc8551_enable_bus_therm(struct sc8551 * sc,bool enable)1140*4882a593Smuzhiyun static int sc8551_enable_bus_therm(struct sc8551 *sc, bool enable)
1141*4882a593Smuzhiyun {
1142*4882a593Smuzhiyun 	int ret;
1143*4882a593Smuzhiyun 	u8 val;
1144*4882a593Smuzhiyun 
1145*4882a593Smuzhiyun 	if (enable)
1146*4882a593Smuzhiyun 		val = SC8551_TSBUS_ENABLE;
1147*4882a593Smuzhiyun 	else
1148*4882a593Smuzhiyun 		val = SC8551_TSBUS_DISABLE;
1149*4882a593Smuzhiyun 
1150*4882a593Smuzhiyun 	val <<= SC8551_TSBUS_DIS_SHIFT;
1151*4882a593Smuzhiyun 
1152*4882a593Smuzhiyun 	ret = sc8551_update_bits(sc, SC8551_REG_0C,
1153*4882a593Smuzhiyun 				 SC8551_TSBUS_DIS_MASK, val);
1154*4882a593Smuzhiyun 	return ret;
1155*4882a593Smuzhiyun }
1156*4882a593Smuzhiyun 
sc8551_enable_adc(struct sc8551 * sc,bool enable)1157*4882a593Smuzhiyun static int sc8551_enable_adc(struct sc8551 *sc, bool enable)
1158*4882a593Smuzhiyun {
1159*4882a593Smuzhiyun 	int ret;
1160*4882a593Smuzhiyun 	u8 val;
1161*4882a593Smuzhiyun 
1162*4882a593Smuzhiyun 	if (enable)
1163*4882a593Smuzhiyun 		val = SC8551_ADC_ENABLE;
1164*4882a593Smuzhiyun 	else
1165*4882a593Smuzhiyun 		val = SC8551_ADC_DISABLE;
1166*4882a593Smuzhiyun 
1167*4882a593Smuzhiyun 	val <<= SC8551_ADC_EN_SHIFT;
1168*4882a593Smuzhiyun 
1169*4882a593Smuzhiyun 	ret = sc8551_update_bits(sc, SC8551_REG_14,
1170*4882a593Smuzhiyun 				 SC8551_ADC_EN_MASK, val);
1171*4882a593Smuzhiyun 	return ret;
1172*4882a593Smuzhiyun }
1173*4882a593Smuzhiyun 
sc8551_set_adc_scanrate(struct sc8551 * sc,bool oneshot)1174*4882a593Smuzhiyun static int sc8551_set_adc_scanrate(struct sc8551 *sc, bool oneshot)
1175*4882a593Smuzhiyun {
1176*4882a593Smuzhiyun 	int ret;
1177*4882a593Smuzhiyun 	u8 val;
1178*4882a593Smuzhiyun 
1179*4882a593Smuzhiyun 	if (oneshot)
1180*4882a593Smuzhiyun 		val = SC8551_ADC_RATE_ONESHOT;
1181*4882a593Smuzhiyun 	else
1182*4882a593Smuzhiyun 		val = SC8551_ADC_RATE_CONTINOUS;
1183*4882a593Smuzhiyun 
1184*4882a593Smuzhiyun 	val <<= SC8551_ADC_RATE_SHIFT;
1185*4882a593Smuzhiyun 
1186*4882a593Smuzhiyun 	ret = sc8551_update_bits(sc, SC8551_REG_14,
1187*4882a593Smuzhiyun 				 SC8551_ADC_RATE_MASK, val);
1188*4882a593Smuzhiyun 	return ret;
1189*4882a593Smuzhiyun }
1190*4882a593Smuzhiyun 
sc8551_get_adc_data(struct sc8551 * sc,int channel,int * result)1191*4882a593Smuzhiyun static int sc8551_get_adc_data(struct sc8551 *sc, int channel,  int *result)
1192*4882a593Smuzhiyun {
1193*4882a593Smuzhiyun 	u8 val_l = 0, val_h = 0;
1194*4882a593Smuzhiyun 	u16 val = 0;
1195*4882a593Smuzhiyun 	int ret = 0;
1196*4882a593Smuzhiyun 
1197*4882a593Smuzhiyun 	if (channel >= ADC_MAX_NUM)
1198*4882a593Smuzhiyun 		return 0;
1199*4882a593Smuzhiyun 
1200*4882a593Smuzhiyun 	ret = sc8551_read_byte(sc, SC8551_REG_16 + (channel << 1), &val_h);
1201*4882a593Smuzhiyun 	if (ret < 0)
1202*4882a593Smuzhiyun 		return ret;
1203*4882a593Smuzhiyun 
1204*4882a593Smuzhiyun 	ret = sc8551_read_byte(sc, SC8551_REG_16 + (channel << 1) + 1, &val_l);
1205*4882a593Smuzhiyun 	if (ret < 0)
1206*4882a593Smuzhiyun 		return ret;
1207*4882a593Smuzhiyun 
1208*4882a593Smuzhiyun 	val = (val_h << 8) | val_l;
1209*4882a593Smuzhiyun 
1210*4882a593Smuzhiyun 	if (channel == ADC_IBUS)
1211*4882a593Smuzhiyun 		val = val * 15625 / 10000;
1212*4882a593Smuzhiyun 	else if (channel == ADC_VBUS)
1213*4882a593Smuzhiyun 		val = val * 375 / 100;
1214*4882a593Smuzhiyun 	else if (channel == ADC_VAC)
1215*4882a593Smuzhiyun 		val = val * 5;
1216*4882a593Smuzhiyun 	else if (channel == ADC_VOUT)
1217*4882a593Smuzhiyun 		val = val * 125 / 100;
1218*4882a593Smuzhiyun 	else if (channel == ADC_VBAT)
1219*4882a593Smuzhiyun 		val = val * 125 / 100;
1220*4882a593Smuzhiyun 	else if (channel == ADC_IBAT)
1221*4882a593Smuzhiyun 		val = val * 3125 / 1000;
1222*4882a593Smuzhiyun 	else if (channel == ADC_TDIE)
1223*4882a593Smuzhiyun 		val = val * 5 / 10;
1224*4882a593Smuzhiyun 
1225*4882a593Smuzhiyun 	*result = val;
1226*4882a593Smuzhiyun 
1227*4882a593Smuzhiyun 	return ret;
1228*4882a593Smuzhiyun }
1229*4882a593Smuzhiyun 
sc8551_set_adc_scan(struct sc8551 * sc,int channel,bool enable)1230*4882a593Smuzhiyun static int sc8551_set_adc_scan(struct sc8551 *sc, int channel, bool enable)
1231*4882a593Smuzhiyun {
1232*4882a593Smuzhiyun 	int ret;
1233*4882a593Smuzhiyun 	u8 reg;
1234*4882a593Smuzhiyun 	u8 mask;
1235*4882a593Smuzhiyun 	u8 shift;
1236*4882a593Smuzhiyun 	u8 val;
1237*4882a593Smuzhiyun 
1238*4882a593Smuzhiyun 	if (channel > ADC_MAX_NUM)
1239*4882a593Smuzhiyun 		return -EINVAL;
1240*4882a593Smuzhiyun 
1241*4882a593Smuzhiyun 	if (channel == ADC_IBUS) {
1242*4882a593Smuzhiyun 		reg = SC8551_REG_14;
1243*4882a593Smuzhiyun 		shift = SC8551_IBUS_ADC_DIS_SHIFT;
1244*4882a593Smuzhiyun 		mask = SC8551_IBUS_ADC_DIS_MASK;
1245*4882a593Smuzhiyun 	} else {
1246*4882a593Smuzhiyun 		reg = SC8551_REG_15;
1247*4882a593Smuzhiyun 		shift = 8 - channel;
1248*4882a593Smuzhiyun 		mask = 1 << shift;
1249*4882a593Smuzhiyun 	}
1250*4882a593Smuzhiyun 
1251*4882a593Smuzhiyun 	if (enable)
1252*4882a593Smuzhiyun 		val = 0 << shift;
1253*4882a593Smuzhiyun 	else
1254*4882a593Smuzhiyun 		val = 1 << shift;
1255*4882a593Smuzhiyun 
1256*4882a593Smuzhiyun 	ret = sc8551_update_bits(sc, reg, mask, val);
1257*4882a593Smuzhiyun 
1258*4882a593Smuzhiyun 	return ret;
1259*4882a593Smuzhiyun }
1260*4882a593Smuzhiyun 
sc8551_set_alarm_int_mask(struct sc8551 * sc,u8 mask)1261*4882a593Smuzhiyun static int sc8551_set_alarm_int_mask(struct sc8551 *sc, u8 mask)
1262*4882a593Smuzhiyun {
1263*4882a593Smuzhiyun 	int ret;
1264*4882a593Smuzhiyun 	u8 val;
1265*4882a593Smuzhiyun 
1266*4882a593Smuzhiyun 	ret = sc8551_read_byte(sc, SC8551_REG_0F, &val);
1267*4882a593Smuzhiyun 	if (ret)
1268*4882a593Smuzhiyun 		return ret;
1269*4882a593Smuzhiyun 
1270*4882a593Smuzhiyun 	val |= mask;
1271*4882a593Smuzhiyun 
1272*4882a593Smuzhiyun 	ret = sc8551_write_byte(sc, SC8551_REG_0F, val);
1273*4882a593Smuzhiyun 
1274*4882a593Smuzhiyun 	return ret;
1275*4882a593Smuzhiyun }
1276*4882a593Smuzhiyun 
sc8551_set_sense_resistor(struct sc8551 * sc,int r_mohm)1277*4882a593Smuzhiyun static int sc8551_set_sense_resistor(struct sc8551 *sc, int r_mohm)
1278*4882a593Smuzhiyun {
1279*4882a593Smuzhiyun 	int ret;
1280*4882a593Smuzhiyun 	u8 val;
1281*4882a593Smuzhiyun 
1282*4882a593Smuzhiyun 	if (r_mohm == 2)
1283*4882a593Smuzhiyun 		val = SC8551_SET_IBAT_SNS_RES_2MHM;
1284*4882a593Smuzhiyun 	else if (r_mohm == 5)
1285*4882a593Smuzhiyun 		val = SC8551_SET_IBAT_SNS_RES_5MHM;
1286*4882a593Smuzhiyun 	else
1287*4882a593Smuzhiyun 		return -EINVAL;
1288*4882a593Smuzhiyun 
1289*4882a593Smuzhiyun 	val <<= SC8551_SET_IBAT_SNS_RES_SHIFT;
1290*4882a593Smuzhiyun 
1291*4882a593Smuzhiyun 	ret = sc8551_update_bits(sc,
1292*4882a593Smuzhiyun 				 SC8551_REG_2B,
1293*4882a593Smuzhiyun 				 SC8551_SET_IBAT_SNS_RES_MASK,
1294*4882a593Smuzhiyun 				 val);
1295*4882a593Smuzhiyun 	return ret;
1296*4882a593Smuzhiyun }
1297*4882a593Smuzhiyun 
sc8551_enable_regulation(struct sc8551 * sc,bool enable)1298*4882a593Smuzhiyun static int sc8551_enable_regulation(struct sc8551 *sc, bool enable)
1299*4882a593Smuzhiyun {
1300*4882a593Smuzhiyun 	int ret;
1301*4882a593Smuzhiyun 	u8 val;
1302*4882a593Smuzhiyun 
1303*4882a593Smuzhiyun 	if (enable)
1304*4882a593Smuzhiyun 		val = SC8551_EN_REGULATION_ENABLE;
1305*4882a593Smuzhiyun 	else
1306*4882a593Smuzhiyun 		val = SC8551_EN_REGULATION_DISABLE;
1307*4882a593Smuzhiyun 
1308*4882a593Smuzhiyun 	val <<= SC8551_EN_REGULATION_SHIFT;
1309*4882a593Smuzhiyun 
1310*4882a593Smuzhiyun 	ret = sc8551_update_bits(sc,
1311*4882a593Smuzhiyun 				 SC8551_REG_2B,
1312*4882a593Smuzhiyun 				 SC8551_EN_REGULATION_MASK,
1313*4882a593Smuzhiyun 				 val);
1314*4882a593Smuzhiyun 
1315*4882a593Smuzhiyun 	return ret;
1316*4882a593Smuzhiyun 
1317*4882a593Smuzhiyun }
1318*4882a593Smuzhiyun 
sc8551_set_ss_timeout(struct sc8551 * sc,int timeout)1319*4882a593Smuzhiyun static int sc8551_set_ss_timeout(struct sc8551 *sc, int timeout)
1320*4882a593Smuzhiyun {
1321*4882a593Smuzhiyun 	int ret;
1322*4882a593Smuzhiyun 	u8 val;
1323*4882a593Smuzhiyun 
1324*4882a593Smuzhiyun 	switch (timeout) {
1325*4882a593Smuzhiyun 	case 0:
1326*4882a593Smuzhiyun 		val = SC8551_SS_TIMEOUT_DISABLE;
1327*4882a593Smuzhiyun 		break;
1328*4882a593Smuzhiyun 	case 12:
1329*4882a593Smuzhiyun 		val = SC8551_SS_TIMEOUT_12P5MS;
1330*4882a593Smuzhiyun 		break;
1331*4882a593Smuzhiyun 	case 25:
1332*4882a593Smuzhiyun 		val = SC8551_SS_TIMEOUT_25MS;
1333*4882a593Smuzhiyun 		break;
1334*4882a593Smuzhiyun 	case 50:
1335*4882a593Smuzhiyun 		val = SC8551_SS_TIMEOUT_50MS;
1336*4882a593Smuzhiyun 		break;
1337*4882a593Smuzhiyun 	case 100:
1338*4882a593Smuzhiyun 		val = SC8551_SS_TIMEOUT_100MS;
1339*4882a593Smuzhiyun 		break;
1340*4882a593Smuzhiyun 	case 400:
1341*4882a593Smuzhiyun 		val = SC8551_SS_TIMEOUT_400MS;
1342*4882a593Smuzhiyun 		break;
1343*4882a593Smuzhiyun 	case 1500:
1344*4882a593Smuzhiyun 		val = SC8551_SS_TIMEOUT_1500MS;
1345*4882a593Smuzhiyun 		break;
1346*4882a593Smuzhiyun 	case 100000:
1347*4882a593Smuzhiyun 		val = SC8551_SS_TIMEOUT_100000MS;
1348*4882a593Smuzhiyun 		break;
1349*4882a593Smuzhiyun 	default:
1350*4882a593Smuzhiyun 		val = SC8551_SS_TIMEOUT_DISABLE;
1351*4882a593Smuzhiyun 		break;
1352*4882a593Smuzhiyun 	}
1353*4882a593Smuzhiyun 
1354*4882a593Smuzhiyun 	val <<= SC8551_SS_TIMEOUT_SET_SHIFT;
1355*4882a593Smuzhiyun 
1356*4882a593Smuzhiyun 	ret = sc8551_update_bits(sc,
1357*4882a593Smuzhiyun 				 SC8551_REG_2B,
1358*4882a593Smuzhiyun 				 SC8551_SS_TIMEOUT_SET_MASK,
1359*4882a593Smuzhiyun 				 val);
1360*4882a593Smuzhiyun 
1361*4882a593Smuzhiyun 	return ret;
1362*4882a593Smuzhiyun }
1363*4882a593Smuzhiyun 
sc8551_set_ibat_reg_th(struct sc8551 * sc,int th_ma)1364*4882a593Smuzhiyun static int sc8551_set_ibat_reg_th(struct sc8551 *sc, int th_ma)
1365*4882a593Smuzhiyun {
1366*4882a593Smuzhiyun 	int ret;
1367*4882a593Smuzhiyun 	u8 val;
1368*4882a593Smuzhiyun 
1369*4882a593Smuzhiyun 	if (th_ma == 200)
1370*4882a593Smuzhiyun 		val = SC8551_IBAT_REG_200MA;
1371*4882a593Smuzhiyun 	else if (th_ma == 300)
1372*4882a593Smuzhiyun 		val = SC8551_IBAT_REG_300MA;
1373*4882a593Smuzhiyun 	else if (th_ma == 400)
1374*4882a593Smuzhiyun 		val = SC8551_IBAT_REG_400MA;
1375*4882a593Smuzhiyun 	else if (th_ma == 500)
1376*4882a593Smuzhiyun 		val = SC8551_IBAT_REG_500MA;
1377*4882a593Smuzhiyun 	else
1378*4882a593Smuzhiyun 		val = SC8551_IBAT_REG_500MA;
1379*4882a593Smuzhiyun 
1380*4882a593Smuzhiyun 	val <<= SC8551_IBAT_REG_SHIFT;
1381*4882a593Smuzhiyun 	ret = sc8551_update_bits(sc,
1382*4882a593Smuzhiyun 				 SC8551_REG_2C,
1383*4882a593Smuzhiyun 				 SC8551_IBAT_REG_MASK,
1384*4882a593Smuzhiyun 				 val);
1385*4882a593Smuzhiyun 
1386*4882a593Smuzhiyun 	return ret;
1387*4882a593Smuzhiyun }
1388*4882a593Smuzhiyun 
sc8551_set_vbat_reg_th(struct sc8551 * sc,int th_mv)1389*4882a593Smuzhiyun static int sc8551_set_vbat_reg_th(struct sc8551 *sc, int th_mv)
1390*4882a593Smuzhiyun {
1391*4882a593Smuzhiyun 	int ret;
1392*4882a593Smuzhiyun 	u8 val;
1393*4882a593Smuzhiyun 
1394*4882a593Smuzhiyun 	if (th_mv == 50)
1395*4882a593Smuzhiyun 		val = SC8551_VBAT_REG_50MV;
1396*4882a593Smuzhiyun 	else if (th_mv == 100)
1397*4882a593Smuzhiyun 		val = SC8551_VBAT_REG_100MV;
1398*4882a593Smuzhiyun 	else if (th_mv == 150)
1399*4882a593Smuzhiyun 		val = SC8551_VBAT_REG_150MV;
1400*4882a593Smuzhiyun 	else
1401*4882a593Smuzhiyun 		val = SC8551_VBAT_REG_200MV;
1402*4882a593Smuzhiyun 
1403*4882a593Smuzhiyun 	val <<= SC8551_VBAT_REG_SHIFT;
1404*4882a593Smuzhiyun 
1405*4882a593Smuzhiyun 	ret = sc8551_update_bits(sc, SC8551_REG_2C,
1406*4882a593Smuzhiyun 				SC8551_VBAT_REG_MASK,
1407*4882a593Smuzhiyun 				val);
1408*4882a593Smuzhiyun 
1409*4882a593Smuzhiyun 	return ret;
1410*4882a593Smuzhiyun }
1411*4882a593Smuzhiyun 
sc8551_get_work_mode(struct sc8551 * sc,int * mode)1412*4882a593Smuzhiyun static int sc8551_get_work_mode(struct sc8551 *sc, int *mode)
1413*4882a593Smuzhiyun {
1414*4882a593Smuzhiyun 	int ret;
1415*4882a593Smuzhiyun 	u8 val;
1416*4882a593Smuzhiyun 
1417*4882a593Smuzhiyun 	ret = sc8551_read_byte(sc, SC8551_REG_0C, &val);
1418*4882a593Smuzhiyun 
1419*4882a593Smuzhiyun 	if (ret) {
1420*4882a593Smuzhiyun 		dev_err(sc->dev, "Failed to read operation mode register\n");
1421*4882a593Smuzhiyun 		return ret;
1422*4882a593Smuzhiyun 	}
1423*4882a593Smuzhiyun 
1424*4882a593Smuzhiyun 	val = (val & SC8551_MS_MASK) >> SC8551_MS_SHIFT;
1425*4882a593Smuzhiyun 	if (val == SC8551_MS_MASTER)
1426*4882a593Smuzhiyun 		*mode = SC8551_ROLE_MASTER;
1427*4882a593Smuzhiyun 	else if (val == SC8551_MS_SLAVE)
1428*4882a593Smuzhiyun 		*mode = SC8551_ROLE_SLAVE;
1429*4882a593Smuzhiyun 	else
1430*4882a593Smuzhiyun 		*mode = SC8551_ROLE_STDALONE;
1431*4882a593Smuzhiyun 
1432*4882a593Smuzhiyun 	pr_debug("work mode:%s\n", *mode == SC8551_ROLE_STDALONE ? "Standalone" :
1433*4882a593Smuzhiyun 		(*mode == SC8551_ROLE_SLAVE ? "Slave" : "Master"));
1434*4882a593Smuzhiyun 	return ret;
1435*4882a593Smuzhiyun }
1436*4882a593Smuzhiyun 
sc8551_check_vbus_error_status(struct sc8551 * sc)1437*4882a593Smuzhiyun static int sc8551_check_vbus_error_status(struct sc8551 *sc)
1438*4882a593Smuzhiyun {
1439*4882a593Smuzhiyun 	int ret;
1440*4882a593Smuzhiyun 	u8 data;
1441*4882a593Smuzhiyun 
1442*4882a593Smuzhiyun 	ret = sc8551_read_byte(sc, SC8551_REG_0A, &data);
1443*4882a593Smuzhiyun 	if (!ret)
1444*4882a593Smuzhiyun 		sc->vbus_error = data;
1445*4882a593Smuzhiyun 
1446*4882a593Smuzhiyun 	return ret;
1447*4882a593Smuzhiyun }
1448*4882a593Smuzhiyun 
sc8551_check_alarm_status(struct sc8551 * sc)1449*4882a593Smuzhiyun static void sc8551_check_alarm_status(struct sc8551 *sc)
1450*4882a593Smuzhiyun {
1451*4882a593Smuzhiyun 	u8 flag = 0;
1452*4882a593Smuzhiyun 	u8 stat = 0;
1453*4882a593Smuzhiyun 	int ret;
1454*4882a593Smuzhiyun 
1455*4882a593Smuzhiyun 	mutex_lock(&sc->data_lock);
1456*4882a593Smuzhiyun 
1457*4882a593Smuzhiyun 	ret = sc8551_read_byte(sc, SC8551_REG_08, &flag);
1458*4882a593Smuzhiyun 	if (!ret && (flag & SC8551_IBUS_UCP_FALL_FLAG_MASK))
1459*4882a593Smuzhiyun 		pr_debug("UCP_FLAG =0x%02X\n",
1460*4882a593Smuzhiyun 			 !!(flag & SC8551_IBUS_UCP_FALL_FLAG_MASK));
1461*4882a593Smuzhiyun 
1462*4882a593Smuzhiyun 	ret = sc8551_read_byte(sc, SC8551_REG_2D, &flag);
1463*4882a593Smuzhiyun 	if (!ret && (flag & SC8551_VDROP_OVP_FLAG_MASK))
1464*4882a593Smuzhiyun 		pr_debug("VDROP_OVP_FLAG =0x%02X\n",
1465*4882a593Smuzhiyun 			 !!(flag & SC8551_VDROP_OVP_FLAG_MASK));
1466*4882a593Smuzhiyun 
1467*4882a593Smuzhiyun 	/*read to clear alarm flag*/
1468*4882a593Smuzhiyun 	ret = sc8551_read_byte(sc, SC8551_REG_0E, &flag);
1469*4882a593Smuzhiyun 	if (!ret && flag)
1470*4882a593Smuzhiyun 		pr_debug("INT_FLAG =0x%02X\n", flag);
1471*4882a593Smuzhiyun 
1472*4882a593Smuzhiyun 	ret = sc8551_read_byte(sc, SC8551_REG_0D, &stat);
1473*4882a593Smuzhiyun 	if (!ret && stat != sc->prev_alarm) {
1474*4882a593Smuzhiyun 		pr_debug("INT_STAT = 0X%02x\n", stat);
1475*4882a593Smuzhiyun 		sc->prev_alarm = stat;
1476*4882a593Smuzhiyun 		sc->batt_present = !!(stat & VBAT_INSERT);
1477*4882a593Smuzhiyun 		sc->vbus_present = !!(stat & VBUS_INSERT);
1478*4882a593Smuzhiyun 	}
1479*4882a593Smuzhiyun 
1480*4882a593Smuzhiyun 	ret = sc8551_read_byte(sc, SC8551_REG_08, &stat);
1481*4882a593Smuzhiyun 	if (!ret && (stat & 0x50))
1482*4882a593Smuzhiyun 		dev_err(sc->dev, "Reg[05]BUS_UCPOVP = 0x%02X\n", stat);
1483*4882a593Smuzhiyun 
1484*4882a593Smuzhiyun 	ret = sc8551_read_byte(sc, SC8551_REG_0A, &stat);
1485*4882a593Smuzhiyun 	if (!ret && (stat & 0x02))
1486*4882a593Smuzhiyun 		dev_err(sc->dev, "Reg[0A]CONV_OCP = 0x%02X\n", stat);
1487*4882a593Smuzhiyun 
1488*4882a593Smuzhiyun 	mutex_unlock(&sc->data_lock);
1489*4882a593Smuzhiyun }
1490*4882a593Smuzhiyun 
sc8551_check_fault_status(struct sc8551 * sc)1491*4882a593Smuzhiyun static void sc8551_check_fault_status(struct sc8551 *sc)
1492*4882a593Smuzhiyun {
1493*4882a593Smuzhiyun 	u8 flag = 0;
1494*4882a593Smuzhiyun 	u8 stat = 0;
1495*4882a593Smuzhiyun 	int ret;
1496*4882a593Smuzhiyun 
1497*4882a593Smuzhiyun 	mutex_lock(&sc->data_lock);
1498*4882a593Smuzhiyun 
1499*4882a593Smuzhiyun 	ret = sc8551_read_byte(sc, SC8551_REG_10, &stat);
1500*4882a593Smuzhiyun 	if (!ret && stat)
1501*4882a593Smuzhiyun 		dev_err(sc->dev, "FAULT_STAT = 0x%02X\n", stat);
1502*4882a593Smuzhiyun 
1503*4882a593Smuzhiyun 	ret = sc8551_read_byte(sc, SC8551_REG_11, &flag);
1504*4882a593Smuzhiyun 	if (!ret && flag)
1505*4882a593Smuzhiyun 		dev_err(sc->dev, "FAULT_FLAG = 0x%02X\n", flag);
1506*4882a593Smuzhiyun 
1507*4882a593Smuzhiyun 	if (!ret && flag != sc->prev_fault) {
1508*4882a593Smuzhiyun 		sc->prev_fault = flag;
1509*4882a593Smuzhiyun 		sc->bat_ovp_fault = !!(flag & BAT_OVP_FAULT);
1510*4882a593Smuzhiyun 		sc->bat_ocp_fault = !!(flag & BAT_OCP_FAULT);
1511*4882a593Smuzhiyun 		sc->bus_ovp_fault = !!(flag & BUS_OVP_FAULT);
1512*4882a593Smuzhiyun 		sc->bus_ocp_fault = !!(flag & BUS_OCP_FAULT);
1513*4882a593Smuzhiyun 	}
1514*4882a593Smuzhiyun 
1515*4882a593Smuzhiyun 	mutex_unlock(&sc->data_lock);
1516*4882a593Smuzhiyun }
1517*4882a593Smuzhiyun 
sc8551_detect_device(struct sc8551 * sc)1518*4882a593Smuzhiyun static int sc8551_detect_device(struct sc8551 *sc)
1519*4882a593Smuzhiyun {
1520*4882a593Smuzhiyun 	int ret;
1521*4882a593Smuzhiyun 	u8 data;
1522*4882a593Smuzhiyun 
1523*4882a593Smuzhiyun 	ret = sc8551_read_byte(sc, SC8551_REG_13, &data);
1524*4882a593Smuzhiyun 	if (ret == 0) {
1525*4882a593Smuzhiyun 		sc->part_no = (data & SC8551_DEV_ID_MASK);
1526*4882a593Smuzhiyun 		sc->part_no >>= SC8551_DEV_ID_SHIFT;
1527*4882a593Smuzhiyun 	}
1528*4882a593Smuzhiyun 	return ret;
1529*4882a593Smuzhiyun }
1530*4882a593Smuzhiyun 
sc8551_parse_dt(struct sc8551 * sc,struct device * dev)1531*4882a593Smuzhiyun static int sc8551_parse_dt(struct sc8551 *sc, struct device *dev)
1532*4882a593Smuzhiyun {
1533*4882a593Smuzhiyun 	int ret;
1534*4882a593Smuzhiyun 	struct device_node *np = dev->of_node;
1535*4882a593Smuzhiyun 
1536*4882a593Smuzhiyun 	sc->cfg = devm_kzalloc(dev,
1537*4882a593Smuzhiyun 			       sizeof(struct sc8551_cfg),
1538*4882a593Smuzhiyun 			       GFP_KERNEL);
1539*4882a593Smuzhiyun 
1540*4882a593Smuzhiyun 	if (!sc->cfg)
1541*4882a593Smuzhiyun 		return -ENOMEM;
1542*4882a593Smuzhiyun 
1543*4882a593Smuzhiyun 	sc->cfg->bat_ovp_disable = of_property_read_bool(np,
1544*4882a593Smuzhiyun 			"sc,sc8551,bat-ovp-disable");
1545*4882a593Smuzhiyun 	sc->cfg->bat_ocp_disable = of_property_read_bool(np,
1546*4882a593Smuzhiyun 			"sc,sc8551,bat-ocp-disable");
1547*4882a593Smuzhiyun 	sc->cfg->bus_ocp_disable = of_property_read_bool(np,
1548*4882a593Smuzhiyun 			"sc,sc8551,bus-ocp-disable");
1549*4882a593Smuzhiyun 	sc->cfg->bat_therm_disable = of_property_read_bool(np,
1550*4882a593Smuzhiyun 			"sc,sc8551,bat-therm-disable");
1551*4882a593Smuzhiyun 	sc->cfg->bus_therm_disable = of_property_read_bool(np,
1552*4882a593Smuzhiyun 			"sc,sc8551,bus-therm-disable");
1553*4882a593Smuzhiyun 
1554*4882a593Smuzhiyun 	ret = of_property_read_u32(np, "sc,sc8551,bat-ovp-threshold",
1555*4882a593Smuzhiyun 				   &sc->cfg->bat_ovp_th);
1556*4882a593Smuzhiyun 	if (ret) {
1557*4882a593Smuzhiyun 		dev_err(sc->dev, "failed to read bat-ovp-threshold\n");
1558*4882a593Smuzhiyun 		return ret;
1559*4882a593Smuzhiyun 	}
1560*4882a593Smuzhiyun 	ret = of_property_read_u32(np, "sc,sc8551,bat-ocp-threshold",
1561*4882a593Smuzhiyun 				   &sc->cfg->bat_ocp_th);
1562*4882a593Smuzhiyun 	if (ret) {
1563*4882a593Smuzhiyun 		dev_err(sc->dev, "failed to read bat-ocp-threshold\n");
1564*4882a593Smuzhiyun 		return ret;
1565*4882a593Smuzhiyun 	}
1566*4882a593Smuzhiyun 	ret = of_property_read_u32(np, "sc,sc8551,bus-ovp-threshold",
1567*4882a593Smuzhiyun 				   &sc->cfg->bus_ovp_th);
1568*4882a593Smuzhiyun 	if (ret) {
1569*4882a593Smuzhiyun 		dev_err(sc->dev, "failed to read bus-ovp-threshold\n");
1570*4882a593Smuzhiyun 		return ret;
1571*4882a593Smuzhiyun 	}
1572*4882a593Smuzhiyun 	ret = of_property_read_u32(np, "sc,sc8551,bus-ocp-threshold",
1573*4882a593Smuzhiyun 				   &sc->cfg->bus_ocp_th);
1574*4882a593Smuzhiyun 	if (ret) {
1575*4882a593Smuzhiyun 		dev_err(sc->dev, "failed to read bus-ocp-threshold\n");
1576*4882a593Smuzhiyun 		return ret;
1577*4882a593Smuzhiyun 	}
1578*4882a593Smuzhiyun 
1579*4882a593Smuzhiyun 	ret = of_property_read_u32(np, "sc,sc8551,ac-ovp-threshold",
1580*4882a593Smuzhiyun 				   &sc->cfg->ac_ovp_th);
1581*4882a593Smuzhiyun 	if (ret) {
1582*4882a593Smuzhiyun 		dev_err(sc->dev, "failed to read ac-ovp-threshold\n");
1583*4882a593Smuzhiyun 		return ret;
1584*4882a593Smuzhiyun 	}
1585*4882a593Smuzhiyun 
1586*4882a593Smuzhiyun 	ret = of_property_read_u32(np, "sc,sc8551,sense-resistor-mohm",
1587*4882a593Smuzhiyun 				   &sc->cfg->sense_r_mohm);
1588*4882a593Smuzhiyun 	if (ret) {
1589*4882a593Smuzhiyun 		dev_err(sc->dev, "failed to read sense-resistor-mohm\n");
1590*4882a593Smuzhiyun 		return ret;
1591*4882a593Smuzhiyun 	}
1592*4882a593Smuzhiyun 
1593*4882a593Smuzhiyun 	return 0;
1594*4882a593Smuzhiyun }
1595*4882a593Smuzhiyun 
sc8551_init_protection(struct sc8551 * sc)1596*4882a593Smuzhiyun static int sc8551_init_protection(struct sc8551 *sc)
1597*4882a593Smuzhiyun {
1598*4882a593Smuzhiyun 	int ret;
1599*4882a593Smuzhiyun 
1600*4882a593Smuzhiyun 	ret = sc8551_enable_batovp(sc, !sc->cfg->bat_ovp_disable);
1601*4882a593Smuzhiyun 	pr_debug("%s bat ovp %s\n",
1602*4882a593Smuzhiyun 		sc->cfg->bat_ovp_disable ? "disable" : "enable",
1603*4882a593Smuzhiyun 		!ret ? "successfully" : "failed");
1604*4882a593Smuzhiyun 
1605*4882a593Smuzhiyun 	ret = sc8551_enable_batocp(sc, !sc->cfg->bat_ocp_disable);
1606*4882a593Smuzhiyun 	pr_debug("%s bat ocp %s\n",
1607*4882a593Smuzhiyun 		sc->cfg->bat_ocp_disable ? "disable" : "enable",
1608*4882a593Smuzhiyun 		!ret ? "successfully" : "failed");
1609*4882a593Smuzhiyun 
1610*4882a593Smuzhiyun 	ret = sc8551_enable_busocp(sc, !sc->cfg->bus_ocp_disable);
1611*4882a593Smuzhiyun 	pr_debug("%s bus ocp %s\n",
1612*4882a593Smuzhiyun 		sc->cfg->bus_ocp_disable ? "disable" : "enable",
1613*4882a593Smuzhiyun 		!ret ? "successfully" : "failed");
1614*4882a593Smuzhiyun 
1615*4882a593Smuzhiyun 	ret = sc8551_enable_bat_therm(sc, !sc->cfg->bat_therm_disable);
1616*4882a593Smuzhiyun 	pr_debug("%s bat therm %s\n",
1617*4882a593Smuzhiyun 		sc->cfg->bat_therm_disable ? "disable" : "enable",
1618*4882a593Smuzhiyun 		!ret ? "successfully" : "failed");
1619*4882a593Smuzhiyun 
1620*4882a593Smuzhiyun 	ret = sc8551_enable_bus_therm(sc, !sc->cfg->bus_therm_disable);
1621*4882a593Smuzhiyun 	pr_debug("%s bus therm %s\n",
1622*4882a593Smuzhiyun 		sc->cfg->bus_therm_disable ? "disable" : "enable",
1623*4882a593Smuzhiyun 		!ret ? "successfully" : "failed");
1624*4882a593Smuzhiyun 
1625*4882a593Smuzhiyun 	ret = sc8551_set_batovp_th(sc, sc->cfg->bat_ovp_th);
1626*4882a593Smuzhiyun 	pr_debug("set bat ovp th %d %s\n", sc->cfg->bat_ovp_th,
1627*4882a593Smuzhiyun 		!ret ? "successfully" : "failed");
1628*4882a593Smuzhiyun 
1629*4882a593Smuzhiyun 	ret = sc8551_set_batocp_th(sc, sc->cfg->bat_ocp_th);
1630*4882a593Smuzhiyun 	pr_debug("set bat ocp threshold %d %s\n", sc->cfg->bat_ocp_th,
1631*4882a593Smuzhiyun 		!ret ? "successfully" : "failed");
1632*4882a593Smuzhiyun 
1633*4882a593Smuzhiyun 	ret = sc8551_set_busovp_th(sc, sc->cfg->bus_ovp_th);
1634*4882a593Smuzhiyun 	pr_debug("set bus ovp threshold %d %s\n", sc->cfg->bus_ovp_th,
1635*4882a593Smuzhiyun 		!ret ? "successfully" : "failed");
1636*4882a593Smuzhiyun 
1637*4882a593Smuzhiyun 	ret = sc8551_set_busocp_th(sc, sc->cfg->bus_ocp_th);
1638*4882a593Smuzhiyun 	pr_debug("set bus ocp threshold %d %s\n", sc->cfg->bus_ocp_th,
1639*4882a593Smuzhiyun 		!ret ? "successfully" : "failed");
1640*4882a593Smuzhiyun 
1641*4882a593Smuzhiyun 	ret = sc8551_set_acovp_th(sc, sc->cfg->ac_ovp_th);
1642*4882a593Smuzhiyun 	pr_debug("set ac ovp threshold %d %s\n", sc->cfg->ac_ovp_th,
1643*4882a593Smuzhiyun 		!ret ? "successfully" : "failed");
1644*4882a593Smuzhiyun 
1645*4882a593Smuzhiyun 	return 0;
1646*4882a593Smuzhiyun }
1647*4882a593Smuzhiyun 
sc8551_init_adc(struct sc8551 * sc)1648*4882a593Smuzhiyun static int sc8551_init_adc(struct sc8551 *sc)
1649*4882a593Smuzhiyun {
1650*4882a593Smuzhiyun 	int ret;
1651*4882a593Smuzhiyun 
1652*4882a593Smuzhiyun 	ret = sc8551_set_adc_scanrate(sc, false);
1653*4882a593Smuzhiyun 	if (ret)
1654*4882a593Smuzhiyun 		return ret;
1655*4882a593Smuzhiyun 	ret = sc8551_set_adc_scan(sc, ADC_IBUS, true);
1656*4882a593Smuzhiyun 	if (ret)
1657*4882a593Smuzhiyun 		return ret;
1658*4882a593Smuzhiyun 	ret = sc8551_set_adc_scan(sc, ADC_VBUS, true);
1659*4882a593Smuzhiyun 	if (ret)
1660*4882a593Smuzhiyun 		return ret;
1661*4882a593Smuzhiyun 	ret = sc8551_set_adc_scan(sc, ADC_VOUT, true);
1662*4882a593Smuzhiyun 	if (ret)
1663*4882a593Smuzhiyun 		return ret;
1664*4882a593Smuzhiyun 	ret = sc8551_set_adc_scan(sc, ADC_VBAT, true);
1665*4882a593Smuzhiyun 	if (ret)
1666*4882a593Smuzhiyun 		return ret;
1667*4882a593Smuzhiyun 	ret = sc8551_set_adc_scan(sc, ADC_IBAT, true);
1668*4882a593Smuzhiyun 	if (ret)
1669*4882a593Smuzhiyun 		return ret;
1670*4882a593Smuzhiyun 	ret = sc8551_set_adc_scan(sc, ADC_TBUS, true);
1671*4882a593Smuzhiyun 	if (ret)
1672*4882a593Smuzhiyun 		return ret;
1673*4882a593Smuzhiyun 	ret = sc8551_set_adc_scan(sc, ADC_TBAT, true);
1674*4882a593Smuzhiyun 	if (ret)
1675*4882a593Smuzhiyun 		return ret;
1676*4882a593Smuzhiyun 	ret = sc8551_set_adc_scan(sc, ADC_TDIE, true);
1677*4882a593Smuzhiyun 	if (ret)
1678*4882a593Smuzhiyun 		return ret;
1679*4882a593Smuzhiyun 	ret = sc8551_set_adc_scan(sc, ADC_VAC, true);
1680*4882a593Smuzhiyun 	if (ret)
1681*4882a593Smuzhiyun 		return ret;
1682*4882a593Smuzhiyun 
1683*4882a593Smuzhiyun 	ret = sc8551_enable_adc(sc, true);
1684*4882a593Smuzhiyun 	if (ret)
1685*4882a593Smuzhiyun 		return ret;
1686*4882a593Smuzhiyun 
1687*4882a593Smuzhiyun 	return 0;
1688*4882a593Smuzhiyun }
1689*4882a593Smuzhiyun 
sc8551_init_int_src(struct sc8551 * sc)1690*4882a593Smuzhiyun static int sc8551_init_int_src(struct sc8551 *sc)
1691*4882a593Smuzhiyun {
1692*4882a593Smuzhiyun 	int ret;
1693*4882a593Smuzhiyun 
1694*4882a593Smuzhiyun 	/*TODO:be careful ts bus and ts bat alarm bit mask is in
1695*4882a593Smuzhiyun 	 *	fault mask register.
1696*4882a593Smuzhiyun 	 */
1697*4882a593Smuzhiyun 	ret = sc8551_set_alarm_int_mask(sc, ADC_DONE);
1698*4882a593Smuzhiyun 	if (ret)
1699*4882a593Smuzhiyun 		dev_err(sc->dev, "failed to set alarm mask:%d\n", ret);
1700*4882a593Smuzhiyun 
1701*4882a593Smuzhiyun 	return ret;
1702*4882a593Smuzhiyun }
1703*4882a593Smuzhiyun 
sc8551_init_regulation(struct sc8551 * sc)1704*4882a593Smuzhiyun static int sc8551_init_regulation(struct sc8551 *sc)
1705*4882a593Smuzhiyun {
1706*4882a593Smuzhiyun 	int ret;
1707*4882a593Smuzhiyun 
1708*4882a593Smuzhiyun 	ret = sc8551_set_ibat_reg_th(sc, 300);
1709*4882a593Smuzhiyun 	if (ret)
1710*4882a593Smuzhiyun 		return ret;
1711*4882a593Smuzhiyun 	ret = sc8551_set_vbat_reg_th(sc, 100);
1712*4882a593Smuzhiyun 	if (ret)
1713*4882a593Smuzhiyun 		return ret;
1714*4882a593Smuzhiyun 
1715*4882a593Smuzhiyun 	ret = sc8551_set_vdrop_deglitch(sc, 5000);
1716*4882a593Smuzhiyun 	if (ret)
1717*4882a593Smuzhiyun 		return ret;
1718*4882a593Smuzhiyun 	ret = sc8551_set_vdrop_th(sc, 400);
1719*4882a593Smuzhiyun 	if (ret)
1720*4882a593Smuzhiyun 		return ret;
1721*4882a593Smuzhiyun 
1722*4882a593Smuzhiyun 	ret = sc8551_enable_regulation(sc, false);
1723*4882a593Smuzhiyun 	if (ret)
1724*4882a593Smuzhiyun 		return ret;
1725*4882a593Smuzhiyun 
1726*4882a593Smuzhiyun 	ret = sc8551_write_byte(sc, SC8551_REG_2E, 0x08);
1727*4882a593Smuzhiyun 	if (ret)
1728*4882a593Smuzhiyun 		return ret;
1729*4882a593Smuzhiyun 
1730*4882a593Smuzhiyun 	return 0;
1731*4882a593Smuzhiyun }
1732*4882a593Smuzhiyun 
sc8551_init_device(struct sc8551 * sc)1733*4882a593Smuzhiyun static int sc8551_init_device(struct sc8551 *sc)
1734*4882a593Smuzhiyun {
1735*4882a593Smuzhiyun 	int ret;
1736*4882a593Smuzhiyun 
1737*4882a593Smuzhiyun 	ret = sc8551_enable_wdt(sc, false);
1738*4882a593Smuzhiyun 	if (ret)
1739*4882a593Smuzhiyun 		return ret;
1740*4882a593Smuzhiyun 	ret = sc8551_set_wdt(sc, 30000);
1741*4882a593Smuzhiyun 	if (ret)
1742*4882a593Smuzhiyun 		return ret;
1743*4882a593Smuzhiyun 	ret = sc8551_set_ss_timeout(sc, 100000);
1744*4882a593Smuzhiyun 	if (ret)
1745*4882a593Smuzhiyun 		return ret;
1746*4882a593Smuzhiyun 	ret = sc8551_set_sense_resistor(sc, sc->cfg->sense_r_mohm);
1747*4882a593Smuzhiyun 	if (ret)
1748*4882a593Smuzhiyun 		return ret;
1749*4882a593Smuzhiyun 	ret = sc8551_init_protection(sc);
1750*4882a593Smuzhiyun 	if (ret)
1751*4882a593Smuzhiyun 		return ret;
1752*4882a593Smuzhiyun 	ret = sc8551_init_adc(sc);
1753*4882a593Smuzhiyun 	if (ret)
1754*4882a593Smuzhiyun 		return ret;
1755*4882a593Smuzhiyun 	ret = sc8551_init_int_src(sc);
1756*4882a593Smuzhiyun 	if (ret)
1757*4882a593Smuzhiyun 		return ret;
1758*4882a593Smuzhiyun 	ret = sc8551_init_regulation(sc);
1759*4882a593Smuzhiyun 	if (ret)
1760*4882a593Smuzhiyun 		return ret;
1761*4882a593Smuzhiyun 
1762*4882a593Smuzhiyun 	return 0;
1763*4882a593Smuzhiyun }
1764*4882a593Smuzhiyun 
sc8551_set_present(struct sc8551 * sc,bool present)1765*4882a593Smuzhiyun static int sc8551_set_present(struct sc8551 *sc, bool present)
1766*4882a593Smuzhiyun {
1767*4882a593Smuzhiyun 	sc->usb_present = present;
1768*4882a593Smuzhiyun 
1769*4882a593Smuzhiyun 	if (present)
1770*4882a593Smuzhiyun 		sc8551_init_device(sc);
1771*4882a593Smuzhiyun 	return 0;
1772*4882a593Smuzhiyun }
1773*4882a593Smuzhiyun 
registers_show(struct device * dev,struct device_attribute * attr,char * buf)1774*4882a593Smuzhiyun static ssize_t registers_show(struct device *dev,
1775*4882a593Smuzhiyun 			      struct device_attribute *attr,
1776*4882a593Smuzhiyun 			      char *buf)
1777*4882a593Smuzhiyun {
1778*4882a593Smuzhiyun 	struct sc8551 *sc = dev_get_drvdata(dev);
1779*4882a593Smuzhiyun 	u8 tmpbuf[SC8551_DEBUG_BUF_LEN];
1780*4882a593Smuzhiyun 	int idx = 0;
1781*4882a593Smuzhiyun 	int result;
1782*4882a593Smuzhiyun 	u8 addr, val;
1783*4882a593Smuzhiyun 	int len, ret;
1784*4882a593Smuzhiyun 
1785*4882a593Smuzhiyun 	ret = sc8551_get_adc_data(sc, ADC_VBAT, &result);
1786*4882a593Smuzhiyun 	if (!ret)
1787*4882a593Smuzhiyun 		sc->vbat_volt = result;
1788*4882a593Smuzhiyun 
1789*4882a593Smuzhiyun 	ret = sc8551_get_adc_data(sc, ADC_VAC, &result);
1790*4882a593Smuzhiyun 	if (!ret)
1791*4882a593Smuzhiyun 		sc->vac_volt = result;
1792*4882a593Smuzhiyun 
1793*4882a593Smuzhiyun 	ret = sc8551_get_adc_data(sc, ADC_VBUS, &result);
1794*4882a593Smuzhiyun 	if (!ret)
1795*4882a593Smuzhiyun 		sc->vbus_volt = result;
1796*4882a593Smuzhiyun 
1797*4882a593Smuzhiyun 	ret = sc8551_get_adc_data(sc, ADC_VOUT, &result);
1798*4882a593Smuzhiyun 	if (!ret)
1799*4882a593Smuzhiyun 		sc->vout_volt = result;
1800*4882a593Smuzhiyun 
1801*4882a593Smuzhiyun 	ret = sc8551_get_adc_data(sc, ADC_IBUS, &result);
1802*4882a593Smuzhiyun 	if (!ret)
1803*4882a593Smuzhiyun 		sc->ibus_curr = result;
1804*4882a593Smuzhiyun 
1805*4882a593Smuzhiyun 	ret = sc8551_get_adc_data(sc, ADC_TDIE, &result);
1806*4882a593Smuzhiyun 	if (!ret)
1807*4882a593Smuzhiyun 		sc->die_temp = result;
1808*4882a593Smuzhiyun 	ret = sc8551_get_adc_data(sc, ADC_IBAT, &result);
1809*4882a593Smuzhiyun 	if (!ret)
1810*4882a593Smuzhiyun 		sc->ibat_curr = result;
1811*4882a593Smuzhiyun 
1812*4882a593Smuzhiyun 	dev_err(sc->dev, "vbus_vol %d vbat_vol(vout) %d vout %d, vac: %d\n",
1813*4882a593Smuzhiyun 		sc->vbus_volt, sc->vbat_volt, sc->vout_volt, sc->vac_volt);
1814*4882a593Smuzhiyun 	dev_err(sc->dev, "ibus_curr %d ibat_curr %d\n", sc->ibus_curr, sc->ibat_curr);
1815*4882a593Smuzhiyun 	dev_err(sc->dev, "die_temp %d\n", sc->die_temp);
1816*4882a593Smuzhiyun 
1817*4882a593Smuzhiyun 	for (addr = SC8551_REG_00; addr <= SC8551_REG_36; addr++) {
1818*4882a593Smuzhiyun 		ret = sc8551_read_byte(sc, addr, &val);
1819*4882a593Smuzhiyun 		if (ret == 0) {
1820*4882a593Smuzhiyun 			len = snprintf(tmpbuf, SC8551_DEBUG_BUF_LEN,
1821*4882a593Smuzhiyun 				       "Reg[%.2X] = 0x%.2x\n",
1822*4882a593Smuzhiyun 				       addr,
1823*4882a593Smuzhiyun 				       val);
1824*4882a593Smuzhiyun 			memcpy(&buf[idx], tmpbuf, len);
1825*4882a593Smuzhiyun 			idx += len;
1826*4882a593Smuzhiyun 		}
1827*4882a593Smuzhiyun 	}
1828*4882a593Smuzhiyun 
1829*4882a593Smuzhiyun 	return idx;
1830*4882a593Smuzhiyun }
1831*4882a593Smuzhiyun 
registers_store(struct device * dev,struct device_attribute * attr,const char * buf,size_t count)1832*4882a593Smuzhiyun static ssize_t registers_store(struct device *dev,
1833*4882a593Smuzhiyun 			       struct device_attribute *attr,
1834*4882a593Smuzhiyun 			       const char *buf,
1835*4882a593Smuzhiyun 			       size_t count)
1836*4882a593Smuzhiyun {
1837*4882a593Smuzhiyun 	struct sc8551 *sc = dev_get_drvdata(dev);
1838*4882a593Smuzhiyun 	unsigned int reg;
1839*4882a593Smuzhiyun 	unsigned int val;
1840*4882a593Smuzhiyun 	int ret;
1841*4882a593Smuzhiyun 
1842*4882a593Smuzhiyun 	ret = sscanf(buf, "%x %x", &reg, &val);
1843*4882a593Smuzhiyun 	if ((ret == 2) && (reg >= SC8551_REG_00) && (reg <= SC8551_REG_36))
1844*4882a593Smuzhiyun 		sc8551_write_byte(sc,
1845*4882a593Smuzhiyun 				  (unsigned char)reg,
1846*4882a593Smuzhiyun 				  (unsigned char)val);
1847*4882a593Smuzhiyun 
1848*4882a593Smuzhiyun 	return count;
1849*4882a593Smuzhiyun }
1850*4882a593Smuzhiyun static DEVICE_ATTR_RW(registers);
1851*4882a593Smuzhiyun 
sc8551_create_device_node(struct device * dev)1852*4882a593Smuzhiyun static void sc8551_create_device_node(struct device *dev)
1853*4882a593Smuzhiyun {
1854*4882a593Smuzhiyun 	device_create_file(dev, &dev_attr_registers);
1855*4882a593Smuzhiyun }
1856*4882a593Smuzhiyun 
1857*4882a593Smuzhiyun static enum power_supply_property sc8551_charger_props[] = {
1858*4882a593Smuzhiyun 	POWER_SUPPLY_PROP_PRESENT,
1859*4882a593Smuzhiyun 	POWER_SUPPLY_PROP_CP_CHARGING_ENABLED,
1860*4882a593Smuzhiyun 	POWER_SUPPLY_PROP_VOLTAGE_NOW,
1861*4882a593Smuzhiyun 	POWER_SUPPLY_PROP_CURRENT_NOW,
1862*4882a593Smuzhiyun 	POWER_SUPPLY_PROP_INPUT_VOLTAGE_LIMIT,
1863*4882a593Smuzhiyun 	POWER_SUPPLY_PROP_INPUT_CURRENT_LIMIT,
1864*4882a593Smuzhiyun 	POWER_SUPPLY_PROP_CP_DIE_TEMPERATURE,
1865*4882a593Smuzhiyun 	POWER_SUPPLY_PROP_CONSTANT_CHARGE_CURRENT_MAX,
1866*4882a593Smuzhiyun 	POWER_SUPPLY_PROP_CP_BAT_OVP_FAULT,
1867*4882a593Smuzhiyun 	POWER_SUPPLY_PROP_CP_BAT_OCP_FAULT,
1868*4882a593Smuzhiyun 	POWER_SUPPLY_PROP_CP_BUS_OVP_FAULT,
1869*4882a593Smuzhiyun 	POWER_SUPPLY_PROP_CP_BUS_OCP_FAULT,
1870*4882a593Smuzhiyun 	POWER_SUPPLY_PROP_CP_VBUS_HERROR_STATUS,
1871*4882a593Smuzhiyun 	POWER_SUPPLY_PROP_CP_VBUS_LERROR_STATUS,
1872*4882a593Smuzhiyun };
1873*4882a593Smuzhiyun 
sc8551_charger_get_property(struct power_supply * psy,enum power_supply_property psp,union power_supply_propval * val)1874*4882a593Smuzhiyun static int sc8551_charger_get_property(struct power_supply *psy,
1875*4882a593Smuzhiyun 				       enum power_supply_property psp,
1876*4882a593Smuzhiyun 				       union power_supply_propval *val)
1877*4882a593Smuzhiyun {
1878*4882a593Smuzhiyun 	struct sc8551 *sc = power_supply_get_drvdata(psy);
1879*4882a593Smuzhiyun 	int result;
1880*4882a593Smuzhiyun 	int ret;
1881*4882a593Smuzhiyun 
1882*4882a593Smuzhiyun 	sc8551_check_alarm_status(sc);
1883*4882a593Smuzhiyun 	sc8551_check_fault_status(sc);
1884*4882a593Smuzhiyun 	sc8551_check_vbus_error_status(sc);
1885*4882a593Smuzhiyun 	switch (psp) {
1886*4882a593Smuzhiyun 	case POWER_SUPPLY_PROP_CP_CHARGING_ENABLED:
1887*4882a593Smuzhiyun 		sc8551_check_charge_enabled(sc, &sc->charge_enabled);
1888*4882a593Smuzhiyun 		val->intval = sc->charge_enabled;
1889*4882a593Smuzhiyun 		break;
1890*4882a593Smuzhiyun 	case POWER_SUPPLY_PROP_PRESENT:
1891*4882a593Smuzhiyun 		val->intval = sc->usb_present;
1892*4882a593Smuzhiyun 		break;
1893*4882a593Smuzhiyun 	case POWER_SUPPLY_PROP_VOLTAGE_NOW:
1894*4882a593Smuzhiyun 		ret = sc8551_get_adc_data(sc, ADC_VBAT, &result);
1895*4882a593Smuzhiyun 		if (!ret)
1896*4882a593Smuzhiyun 			sc->vbat_volt = result;
1897*4882a593Smuzhiyun 		val->intval = sc->vbat_volt * 1000;
1898*4882a593Smuzhiyun 		break;
1899*4882a593Smuzhiyun 	case POWER_SUPPLY_PROP_CURRENT_NOW:
1900*4882a593Smuzhiyun 		ret = sc8551_get_adc_data(sc, ADC_IBAT, &result);
1901*4882a593Smuzhiyun 		if (!ret)
1902*4882a593Smuzhiyun 			sc->ibat_curr = result;
1903*4882a593Smuzhiyun 		val->intval = sc->ibat_curr * 1000;
1904*4882a593Smuzhiyun 		break;
1905*4882a593Smuzhiyun 	case POWER_SUPPLY_PROP_CP_VBUS: /* BUS_VOLTAGE */
1906*4882a593Smuzhiyun 		ret = sc8551_get_adc_data(sc, ADC_VBUS, &result);
1907*4882a593Smuzhiyun 		if (!ret)
1908*4882a593Smuzhiyun 			sc->vbus_volt = result;
1909*4882a593Smuzhiyun 		val->intval = sc->vbus_volt * 1000;
1910*4882a593Smuzhiyun 		break;
1911*4882a593Smuzhiyun 	case POWER_SUPPLY_PROP_CP_IBUS: /* BUS_CURRENT */
1912*4882a593Smuzhiyun 		ret = sc8551_get_adc_data(sc, ADC_IBUS, &result);
1913*4882a593Smuzhiyun 		if (!ret)
1914*4882a593Smuzhiyun 			sc->ibus_curr = result;
1915*4882a593Smuzhiyun 		val->intval = sc->ibus_curr * 1000;
1916*4882a593Smuzhiyun 		break;
1917*4882a593Smuzhiyun 	case POWER_SUPPLY_PROP_INPUT_VOLTAGE_LIMIT: /* BUS_VOLTAGE */
1918*4882a593Smuzhiyun 		val->intval =  12000 * 1000; /* 20V */
1919*4882a593Smuzhiyun 		break;
1920*4882a593Smuzhiyun 	case POWER_SUPPLY_PROP_INPUT_CURRENT_LIMIT: /* BUS_CURRENT */
1921*4882a593Smuzhiyun 		val->intval =  4500 * 1000; /* 4.75A */
1922*4882a593Smuzhiyun 		break;
1923*4882a593Smuzhiyun 	case POWER_SUPPLY_PROP_CP_DIE_TEMPERATURE:/* DIE_TEMPERATURE */
1924*4882a593Smuzhiyun 		ret = sc8551_get_adc_data(sc, ADC_TDIE, &result);
1925*4882a593Smuzhiyun 		if (!ret)
1926*4882a593Smuzhiyun 			sc->die_temp = result;
1927*4882a593Smuzhiyun 		val->intval = sc->die_temp;
1928*4882a593Smuzhiyun 		break;
1929*4882a593Smuzhiyun 	case POWER_SUPPLY_PROP_VOLTAGE_MAX:
1930*4882a593Smuzhiyun 		val->intval = 4300 * 1000;
1931*4882a593Smuzhiyun 		break;
1932*4882a593Smuzhiyun 	case POWER_SUPPLY_PROP_CONSTANT_CHARGE_CURRENT_MAX:
1933*4882a593Smuzhiyun 		val->intval = 8000 * 1000;
1934*4882a593Smuzhiyun 		break;
1935*4882a593Smuzhiyun 
1936*4882a593Smuzhiyun 	case POWER_SUPPLY_PROP_CP_BAT_OVP_FAULT:
1937*4882a593Smuzhiyun 		val->intval = sc->bat_ovp_fault;
1938*4882a593Smuzhiyun 		break;
1939*4882a593Smuzhiyun 	case POWER_SUPPLY_PROP_CP_BAT_OCP_FAULT:
1940*4882a593Smuzhiyun 		val->intval = sc->bat_ocp_fault;
1941*4882a593Smuzhiyun 		break;
1942*4882a593Smuzhiyun 	case POWER_SUPPLY_PROP_CP_BUS_OVP_FAULT:
1943*4882a593Smuzhiyun 		val->intval = sc->bus_ovp_fault;
1944*4882a593Smuzhiyun 		break;
1945*4882a593Smuzhiyun 	case POWER_SUPPLY_PROP_CP_BUS_OCP_FAULT:
1946*4882a593Smuzhiyun 		val->intval = sc->bus_ocp_fault;
1947*4882a593Smuzhiyun 		break;
1948*4882a593Smuzhiyun 	case POWER_SUPPLY_PROP_CP_VBUS_HERROR_STATUS:
1949*4882a593Smuzhiyun 		val->intval = (sc->vbus_error >> 0x04) & 0x01;
1950*4882a593Smuzhiyun 		break;
1951*4882a593Smuzhiyun 	case POWER_SUPPLY_PROP_CP_VBUS_LERROR_STATUS:
1952*4882a593Smuzhiyun 		val->intval = (sc->vbus_error >> 0x05) & 0x01;
1953*4882a593Smuzhiyun 		break;
1954*4882a593Smuzhiyun 	default:
1955*4882a593Smuzhiyun 		return -EINVAL;
1956*4882a593Smuzhiyun 	}
1957*4882a593Smuzhiyun 	return 0;
1958*4882a593Smuzhiyun }
1959*4882a593Smuzhiyun 
sc8551_charger_set_property(struct power_supply * psy,enum power_supply_property prop,const union power_supply_propval * val)1960*4882a593Smuzhiyun static int sc8551_charger_set_property(struct power_supply *psy,
1961*4882a593Smuzhiyun 				       enum power_supply_property prop,
1962*4882a593Smuzhiyun 				       const union power_supply_propval *val)
1963*4882a593Smuzhiyun {
1964*4882a593Smuzhiyun 	struct sc8551 *sc = power_supply_get_drvdata(psy);
1965*4882a593Smuzhiyun 
1966*4882a593Smuzhiyun 	switch (prop) {
1967*4882a593Smuzhiyun 	case POWER_SUPPLY_PROP_CP_CHARGING_ENABLED:
1968*4882a593Smuzhiyun 		sc8551_enable_charge(sc, val->intval);
1969*4882a593Smuzhiyun 		if (val->intval)
1970*4882a593Smuzhiyun 			sc8551_enable_wdt(sc, true);
1971*4882a593Smuzhiyun 		else
1972*4882a593Smuzhiyun 			sc8551_enable_wdt(sc, false);
1973*4882a593Smuzhiyun 		sc8551_check_charge_enabled(sc, &sc->charge_enabled);
1974*4882a593Smuzhiyun 		break;
1975*4882a593Smuzhiyun 	case POWER_SUPPLY_PROP_PRESENT:
1976*4882a593Smuzhiyun 		sc8551_set_present(sc, !!val->intval);
1977*4882a593Smuzhiyun 		break;
1978*4882a593Smuzhiyun 	default:
1979*4882a593Smuzhiyun 		return -EINVAL;
1980*4882a593Smuzhiyun 	}
1981*4882a593Smuzhiyun 
1982*4882a593Smuzhiyun 	return 0;
1983*4882a593Smuzhiyun }
1984*4882a593Smuzhiyun 
sc8551_charger_is_writeable(struct power_supply * psy,enum power_supply_property prop)1985*4882a593Smuzhiyun static int sc8551_charger_is_writeable(struct power_supply *psy,
1986*4882a593Smuzhiyun 				       enum power_supply_property prop)
1987*4882a593Smuzhiyun {
1988*4882a593Smuzhiyun 	int ret;
1989*4882a593Smuzhiyun 
1990*4882a593Smuzhiyun 	switch (prop) {
1991*4882a593Smuzhiyun 	case POWER_SUPPLY_PROP_ONLINE:
1992*4882a593Smuzhiyun 		ret = 1;
1993*4882a593Smuzhiyun 		break;
1994*4882a593Smuzhiyun 	default:
1995*4882a593Smuzhiyun 		ret = 0;
1996*4882a593Smuzhiyun 		break;
1997*4882a593Smuzhiyun 	}
1998*4882a593Smuzhiyun 	return ret;
1999*4882a593Smuzhiyun }
2000*4882a593Smuzhiyun 
sc8551_psy_register(struct sc8551 * sc)2001*4882a593Smuzhiyun static int sc8551_psy_register(struct sc8551 *sc)
2002*4882a593Smuzhiyun {
2003*4882a593Smuzhiyun 	sc->psy_cfg.drv_data = sc;
2004*4882a593Smuzhiyun 	sc->psy_cfg.of_node = sc->dev->of_node;
2005*4882a593Smuzhiyun 
2006*4882a593Smuzhiyun 	sc->psy_desc.name = "sc8551-standalone";
2007*4882a593Smuzhiyun 
2008*4882a593Smuzhiyun 	sc->psy_desc.type = POWER_SUPPLY_TYPE_USB_PD;
2009*4882a593Smuzhiyun 	sc->psy_desc.properties = sc8551_charger_props;
2010*4882a593Smuzhiyun 	sc->psy_desc.num_properties = ARRAY_SIZE(sc8551_charger_props);
2011*4882a593Smuzhiyun 	sc->psy_desc.get_property = sc8551_charger_get_property;
2012*4882a593Smuzhiyun 	sc->psy_desc.set_property = sc8551_charger_set_property;
2013*4882a593Smuzhiyun 	sc->psy_desc.property_is_writeable = sc8551_charger_is_writeable;
2014*4882a593Smuzhiyun 
2015*4882a593Smuzhiyun 	sc->fc2_psy = devm_power_supply_register(sc->dev,
2016*4882a593Smuzhiyun 						 &sc->psy_desc,
2017*4882a593Smuzhiyun 						 &sc->psy_cfg);
2018*4882a593Smuzhiyun 	if (IS_ERR(sc->fc2_psy)) {
2019*4882a593Smuzhiyun 		dev_err(sc->dev, "failed to register fc2_psy\n");
2020*4882a593Smuzhiyun 		return PTR_ERR(sc->fc2_psy);
2021*4882a593Smuzhiyun 	}
2022*4882a593Smuzhiyun 
2023*4882a593Smuzhiyun 	return 0;
2024*4882a593Smuzhiyun }
2025*4882a593Smuzhiyun 
2026*4882a593Smuzhiyun /*
2027*4882a593Smuzhiyun  * interrupt does nothing, just info event change, other module could get info
2028*4882a593Smuzhiyun  * through power supply interface
2029*4882a593Smuzhiyun  */
sc8551_charger_interrupt(int irq,void * dev_id)2030*4882a593Smuzhiyun static irqreturn_t sc8551_charger_interrupt(int irq, void *dev_id)
2031*4882a593Smuzhiyun {
2032*4882a593Smuzhiyun 	struct sc8551 *sc = dev_id;
2033*4882a593Smuzhiyun 	int ret, value;
2034*4882a593Smuzhiyun 
2035*4882a593Smuzhiyun 	ret = sc8551_get_adc_data(sc, ADC_VOUT, &value);
2036*4882a593Smuzhiyun 	if (!ret)
2037*4882a593Smuzhiyun 		sc->vbat_volt = value;
2038*4882a593Smuzhiyun 
2039*4882a593Smuzhiyun 	ret = sc8551_get_adc_data(sc, ADC_IBAT, &value);
2040*4882a593Smuzhiyun 	if (!ret)
2041*4882a593Smuzhiyun 		sc->ibat_curr = value;
2042*4882a593Smuzhiyun 
2043*4882a593Smuzhiyun 	ret = sc8551_get_adc_data(sc, ADC_VBUS, &value);
2044*4882a593Smuzhiyun 	if (!ret)
2045*4882a593Smuzhiyun 		sc->vbus_volt = value;
2046*4882a593Smuzhiyun 
2047*4882a593Smuzhiyun 	ret = sc8551_get_adc_data(sc, ADC_IBUS, &value);
2048*4882a593Smuzhiyun 	if (!ret)
2049*4882a593Smuzhiyun 		sc->ibus_curr = value;
2050*4882a593Smuzhiyun 
2051*4882a593Smuzhiyun 	ret = sc8551_get_adc_data(sc, ADC_TDIE, &value);
2052*4882a593Smuzhiyun 	if (!ret)
2053*4882a593Smuzhiyun 		sc->die_temp = value;
2054*4882a593Smuzhiyun 	ret = sc8551_get_adc_data(sc, ADC_IBAT, &value);
2055*4882a593Smuzhiyun 	if (!ret)
2056*4882a593Smuzhiyun 		sc->ibat_curr = value;
2057*4882a593Smuzhiyun 
2058*4882a593Smuzhiyun 	sc8551_check_alarm_status(sc);
2059*4882a593Smuzhiyun 	sc8551_check_fault_status(sc);
2060*4882a593Smuzhiyun 	sc8551_check_vbus_error_status(sc);
2061*4882a593Smuzhiyun 	power_supply_changed(sc->fc2_psy);
2062*4882a593Smuzhiyun 
2063*4882a593Smuzhiyun 	return IRQ_HANDLED;
2064*4882a593Smuzhiyun }
2065*4882a593Smuzhiyun 
sc8551_init_irq(struct sc8551 * sc)2066*4882a593Smuzhiyun static int sc8551_init_irq(struct sc8551 *sc)
2067*4882a593Smuzhiyun {
2068*4882a593Smuzhiyun 	int ret;
2069*4882a593Smuzhiyun 
2070*4882a593Smuzhiyun 	sc->irq = sc->client->irq;
2071*4882a593Smuzhiyun 	if (sc->irq <= 0) {
2072*4882a593Smuzhiyun 		dev_err(sc->dev, "irq mapping fail\n");
2073*4882a593Smuzhiyun 		return 0;
2074*4882a593Smuzhiyun 	}
2075*4882a593Smuzhiyun 
2076*4882a593Smuzhiyun 	ret = devm_request_threaded_irq(sc->dev,
2077*4882a593Smuzhiyun 					sc->irq,
2078*4882a593Smuzhiyun 					NULL,
2079*4882a593Smuzhiyun 					sc8551_charger_interrupt,
2080*4882a593Smuzhiyun 					IRQF_TRIGGER_FALLING | IRQF_ONESHOT,
2081*4882a593Smuzhiyun 					"sc8551 standalone irq",
2082*4882a593Smuzhiyun 					sc);
2083*4882a593Smuzhiyun 	if (ret < 0)
2084*4882a593Smuzhiyun 		dev_err(sc->dev, "request irq for irq=%d failed, ret =%d\n",
2085*4882a593Smuzhiyun 			sc->irq, ret);
2086*4882a593Smuzhiyun 
2087*4882a593Smuzhiyun 	enable_irq_wake(sc->irq);
2088*4882a593Smuzhiyun 	device_init_wakeup(sc->dev, 1);
2089*4882a593Smuzhiyun 
2090*4882a593Smuzhiyun 	return 0;
2091*4882a593Smuzhiyun }
2092*4882a593Smuzhiyun 
determine_initial_status(struct sc8551 * sc)2093*4882a593Smuzhiyun static void determine_initial_status(struct sc8551 *sc)
2094*4882a593Smuzhiyun {
2095*4882a593Smuzhiyun 	if (sc->client->irq)
2096*4882a593Smuzhiyun 		sc8551_charger_interrupt(sc->client->irq, sc);
2097*4882a593Smuzhiyun }
2098*4882a593Smuzhiyun 
2099*4882a593Smuzhiyun static const struct of_device_id sc8551_charger_match[] = {
2100*4882a593Smuzhiyun 	{ .compatible = "sc,sc8551-standalone", },
2101*4882a593Smuzhiyun 	{},
2102*4882a593Smuzhiyun };
2103*4882a593Smuzhiyun 
sc8551_charger_probe(struct i2c_client * client,const struct i2c_device_id * id)2104*4882a593Smuzhiyun static int sc8551_charger_probe(struct i2c_client *client,
2105*4882a593Smuzhiyun 				const struct i2c_device_id *id)
2106*4882a593Smuzhiyun {
2107*4882a593Smuzhiyun 	struct sc8551 *sc;
2108*4882a593Smuzhiyun 	const struct of_device_id *match;
2109*4882a593Smuzhiyun 	struct device_node *node = client->dev.of_node;
2110*4882a593Smuzhiyun 	int ret;
2111*4882a593Smuzhiyun 
2112*4882a593Smuzhiyun 	sc = devm_kzalloc(&client->dev, sizeof(struct sc8551), GFP_KERNEL);
2113*4882a593Smuzhiyun 	if (!sc)
2114*4882a593Smuzhiyun 		return -ENOMEM;
2115*4882a593Smuzhiyun 
2116*4882a593Smuzhiyun 	sc->dev = &client->dev;
2117*4882a593Smuzhiyun 
2118*4882a593Smuzhiyun 	sc->client = client;
2119*4882a593Smuzhiyun 
2120*4882a593Smuzhiyun 	mutex_init(&sc->i2c_rw_lock);
2121*4882a593Smuzhiyun 	mutex_init(&sc->data_lock);
2122*4882a593Smuzhiyun 
2123*4882a593Smuzhiyun 	ret = sc8551_detect_device(sc);
2124*4882a593Smuzhiyun 	if (ret) {
2125*4882a593Smuzhiyun 		dev_err(sc->dev, "No sc8551 device found!\n");
2126*4882a593Smuzhiyun 		return -ENODEV;
2127*4882a593Smuzhiyun 	}
2128*4882a593Smuzhiyun 
2129*4882a593Smuzhiyun 	i2c_set_clientdata(client, sc);
2130*4882a593Smuzhiyun 
2131*4882a593Smuzhiyun 	match = of_match_node(sc8551_charger_match, node);
2132*4882a593Smuzhiyun 	if (match == NULL) {
2133*4882a593Smuzhiyun 		dev_err(sc->dev, "device tree match not found!\n");
2134*4882a593Smuzhiyun 		return -ENODEV;
2135*4882a593Smuzhiyun 	}
2136*4882a593Smuzhiyun 	sc8551_get_work_mode(sc, &sc->mode);
2137*4882a593Smuzhiyun 	if (sc->mode !=  SC8551_ROLE_STDALONE) {
2138*4882a593Smuzhiyun 		dev_err(sc->dev, "device operation mode mismatch with dts configuration\n");
2139*4882a593Smuzhiyun 		return -EINVAL;
2140*4882a593Smuzhiyun 	}
2141*4882a593Smuzhiyun 
2142*4882a593Smuzhiyun 	ret = sc8551_parse_dt(sc, &client->dev);
2143*4882a593Smuzhiyun 	if (ret)
2144*4882a593Smuzhiyun 		return -EIO;
2145*4882a593Smuzhiyun 
2146*4882a593Smuzhiyun 	ret = sc8551_init_device(sc);
2147*4882a593Smuzhiyun 	if (ret) {
2148*4882a593Smuzhiyun 		dev_err(sc->dev, "Failed to init device\n");
2149*4882a593Smuzhiyun 		return ret;
2150*4882a593Smuzhiyun 	}
2151*4882a593Smuzhiyun 
2152*4882a593Smuzhiyun 	ret = sc8551_psy_register(sc);
2153*4882a593Smuzhiyun 	if (ret)
2154*4882a593Smuzhiyun 		return ret;
2155*4882a593Smuzhiyun 
2156*4882a593Smuzhiyun 	ret = sc8551_init_irq(sc);
2157*4882a593Smuzhiyun 	if (ret)
2158*4882a593Smuzhiyun 		goto err_1;
2159*4882a593Smuzhiyun 
2160*4882a593Smuzhiyun 	determine_initial_status(sc);
2161*4882a593Smuzhiyun 	sc8551_create_device_node(&(client->dev));
2162*4882a593Smuzhiyun 
2163*4882a593Smuzhiyun 	return 0;
2164*4882a593Smuzhiyun 
2165*4882a593Smuzhiyun err_1:
2166*4882a593Smuzhiyun 	power_supply_unregister(sc->fc2_psy);
2167*4882a593Smuzhiyun 	return ret;
2168*4882a593Smuzhiyun }
2169*4882a593Smuzhiyun 
sc8551_charger_remove(struct i2c_client * client)2170*4882a593Smuzhiyun static int sc8551_charger_remove(struct i2c_client *client)
2171*4882a593Smuzhiyun {
2172*4882a593Smuzhiyun 	struct sc8551 *sc = i2c_get_clientdata(client);
2173*4882a593Smuzhiyun 
2174*4882a593Smuzhiyun 
2175*4882a593Smuzhiyun 	sc8551_enable_adc(sc, false);
2176*4882a593Smuzhiyun 
2177*4882a593Smuzhiyun 	power_supply_unregister(sc->fc2_psy);
2178*4882a593Smuzhiyun 
2179*4882a593Smuzhiyun 	mutex_destroy(&sc->data_lock);
2180*4882a593Smuzhiyun 	mutex_destroy(&sc->i2c_rw_lock);
2181*4882a593Smuzhiyun 
2182*4882a593Smuzhiyun 	return 0;
2183*4882a593Smuzhiyun }
2184*4882a593Smuzhiyun 
sc8551_charger_shutdown(struct i2c_client * client)2185*4882a593Smuzhiyun static void sc8551_charger_shutdown(struct i2c_client *client)
2186*4882a593Smuzhiyun {
2187*4882a593Smuzhiyun 	struct sc8551 *sc = i2c_get_clientdata(client);
2188*4882a593Smuzhiyun 
2189*4882a593Smuzhiyun 	sc8551_enable_adc(sc, false);
2190*4882a593Smuzhiyun }
2191*4882a593Smuzhiyun 
2192*4882a593Smuzhiyun static const struct i2c_device_id sc8551_charger_id[] = {
2193*4882a593Smuzhiyun 	{"sc8551-standalone", SC8551_ROLE_STDALONE},
2194*4882a593Smuzhiyun 	{},
2195*4882a593Smuzhiyun };
2196*4882a593Smuzhiyun 
2197*4882a593Smuzhiyun static struct i2c_driver sc8551_charger_driver = {
2198*4882a593Smuzhiyun 	.driver		= {
2199*4882a593Smuzhiyun 		.name	= "sc8551-charger",
2200*4882a593Smuzhiyun 		.owner	= THIS_MODULE,
2201*4882a593Smuzhiyun 		.of_match_table = sc8551_charger_match,
2202*4882a593Smuzhiyun 	},
2203*4882a593Smuzhiyun 	.id_table	= sc8551_charger_id,
2204*4882a593Smuzhiyun 
2205*4882a593Smuzhiyun 	.probe		= sc8551_charger_probe,
2206*4882a593Smuzhiyun 	.remove		= sc8551_charger_remove,
2207*4882a593Smuzhiyun 	.shutdown	= sc8551_charger_shutdown,
2208*4882a593Smuzhiyun };
2209*4882a593Smuzhiyun 
2210*4882a593Smuzhiyun module_i2c_driver(sc8551_charger_driver);
2211*4882a593Smuzhiyun 
2212*4882a593Smuzhiyun MODULE_AUTHOR("Xu Shengfei <xsf@rock-chips.com>");
2213*4882a593Smuzhiyun MODULE_DESCRIPTION("SC SC8551 Charge Pump Driver");
2214*4882a593Smuzhiyun MODULE_LICENSE("GPL");
2215*4882a593Smuzhiyun 
2216