1*4882a593Smuzhiyun /* SPDX-License-Identifier: GPL-2.0+ */
2*4882a593Smuzhiyun /*
3*4882a593Smuzhiyun * Rockchip AXI PCIe controller driver
4*4882a593Smuzhiyun *
5*4882a593Smuzhiyun * Copyright (c) 2018 Rockchip, Inc.
6*4882a593Smuzhiyun *
7*4882a593Smuzhiyun * Author: Shawn Lin <shawn.lin@rock-chips.com>
8*4882a593Smuzhiyun *
9*4882a593Smuzhiyun */
10*4882a593Smuzhiyun
11*4882a593Smuzhiyun #ifndef _PCIE_ROCKCHIP_H
12*4882a593Smuzhiyun #define _PCIE_ROCKCHIP_H
13*4882a593Smuzhiyun
14*4882a593Smuzhiyun #include <linux/kernel.h>
15*4882a593Smuzhiyun #include <linux/pci.h>
16*4882a593Smuzhiyun
17*4882a593Smuzhiyun /*
18*4882a593Smuzhiyun * The upper 16 bits of PCIE_CLIENT_CONFIG are a write mask for the lower 16
19*4882a593Smuzhiyun * bits. This allows atomic updates of the register without locking.
20*4882a593Smuzhiyun */
21*4882a593Smuzhiyun #define HIWORD_UPDATE(mask, val) (((mask) << 16) | (val))
22*4882a593Smuzhiyun #define HIWORD_UPDATE_BIT(val) HIWORD_UPDATE(val, val)
23*4882a593Smuzhiyun
24*4882a593Smuzhiyun #define ENCODE_LANES(x) ((((x) >> 1) & 3) << 4)
25*4882a593Smuzhiyun #define MAX_LANE_NUM 4
26*4882a593Smuzhiyun #define MAX_REGION_LIMIT 32
27*4882a593Smuzhiyun #define MIN_EP_APERTURE 28
28*4882a593Smuzhiyun
29*4882a593Smuzhiyun #define PCIE_CLIENT_BASE 0x0
30*4882a593Smuzhiyun #define PCIE_CLIENT_CONFIG (PCIE_CLIENT_BASE + 0x00)
31*4882a593Smuzhiyun #define PCIE_CLIENT_CONF_ENABLE HIWORD_UPDATE_BIT(0x0001)
32*4882a593Smuzhiyun #define PCIE_CLIENT_CONF_DISABLE HIWORD_UPDATE(0x0001, 0)
33*4882a593Smuzhiyun #define PCIE_CLIENT_LINK_TRAIN_ENABLE HIWORD_UPDATE_BIT(0x0002)
34*4882a593Smuzhiyun #define PCIE_CLIENT_LINK_TRAIN_DISABLE HIWORD_UPDATE(0x0002, 0x0000)
35*4882a593Smuzhiyun #define PCIE_CLIENT_ARI_ENABLE HIWORD_UPDATE_BIT(0x0008)
36*4882a593Smuzhiyun #define PCIE_CLIENT_CONF_LANE_NUM(x) HIWORD_UPDATE(0x0030, ENCODE_LANES(x))
37*4882a593Smuzhiyun #define PCIE_CLIENT_MODE_RC HIWORD_UPDATE_BIT(0x0040)
38*4882a593Smuzhiyun #define PCIE_CLIENT_MODE_EP HIWORD_UPDATE(0x0040, 0)
39*4882a593Smuzhiyun #define PCIE_CLIENT_GEN_SEL_1 HIWORD_UPDATE(0x0080, 0)
40*4882a593Smuzhiyun #define PCIE_CLIENT_GEN_SEL_2 HIWORD_UPDATE_BIT(0x0080)
41*4882a593Smuzhiyun #define PCIE_CLIENT_DEBUG_OUT_0 (PCIE_CLIENT_BASE + 0x3c)
42*4882a593Smuzhiyun #define PCIE_CLIENT_DEBUG_LTSSM_MASK GENMASK(5, 0)
43*4882a593Smuzhiyun #define PCIE_CLIENT_DEBUG_LTSSM_L0 0x10
44*4882a593Smuzhiyun #define PCIE_CLIENT_DEBUG_LTSSM_L1 0x18
45*4882a593Smuzhiyun #define PCIE_CLIENT_DEBUG_LTSSM_L2 0x19
46*4882a593Smuzhiyun #define PCIE_CLIENT_BASIC_STATUS1 (PCIE_CLIENT_BASE + 0x48)
47*4882a593Smuzhiyun #define PCIE_CLIENT_LINK_STATUS_UP 0x00300000
48*4882a593Smuzhiyun #define PCIE_CLIENT_LINK_STATUS_MASK 0x00300000
49*4882a593Smuzhiyun #define PCIE_CLIENT_INT_MASK (PCIE_CLIENT_BASE + 0x4c)
50*4882a593Smuzhiyun #define PCIE_CLIENT_INT_STATUS (PCIE_CLIENT_BASE + 0x50)
51*4882a593Smuzhiyun #define PCIE_CLIENT_INTR_MASK GENMASK(8, 5)
52*4882a593Smuzhiyun #define PCIE_CLIENT_INTR_SHIFT 5
53*4882a593Smuzhiyun #define PCIE_CLIENT_INT_LEGACY_DONE BIT(15)
54*4882a593Smuzhiyun #define PCIE_CLIENT_INT_MSG BIT(14)
55*4882a593Smuzhiyun #define PCIE_CLIENT_INT_HOT_RST BIT(13)
56*4882a593Smuzhiyun #define PCIE_CLIENT_INT_DPA BIT(12)
57*4882a593Smuzhiyun #define PCIE_CLIENT_INT_FATAL_ERR BIT(11)
58*4882a593Smuzhiyun #define PCIE_CLIENT_INT_NFATAL_ERR BIT(10)
59*4882a593Smuzhiyun #define PCIE_CLIENT_INT_CORR_ERR BIT(9)
60*4882a593Smuzhiyun #define PCIE_CLIENT_INT_INTD BIT(8)
61*4882a593Smuzhiyun #define PCIE_CLIENT_INT_INTC BIT(7)
62*4882a593Smuzhiyun #define PCIE_CLIENT_INT_INTB BIT(6)
63*4882a593Smuzhiyun #define PCIE_CLIENT_INT_INTA BIT(5)
64*4882a593Smuzhiyun #define PCIE_CLIENT_INT_LOCAL BIT(4)
65*4882a593Smuzhiyun #define PCIE_CLIENT_INT_UDMA BIT(3)
66*4882a593Smuzhiyun #define PCIE_CLIENT_INT_PHY BIT(2)
67*4882a593Smuzhiyun #define PCIE_CLIENT_INT_HOT_PLUG BIT(1)
68*4882a593Smuzhiyun #define PCIE_CLIENT_INT_PWR_STCG BIT(0)
69*4882a593Smuzhiyun
70*4882a593Smuzhiyun #define PCIE_CLIENT_INT_LEGACY \
71*4882a593Smuzhiyun (PCIE_CLIENT_INT_INTA | PCIE_CLIENT_INT_INTB | \
72*4882a593Smuzhiyun PCIE_CLIENT_INT_INTC | PCIE_CLIENT_INT_INTD)
73*4882a593Smuzhiyun
74*4882a593Smuzhiyun #define PCIE_CLIENT_INT_CLI \
75*4882a593Smuzhiyun (PCIE_CLIENT_INT_CORR_ERR | PCIE_CLIENT_INT_NFATAL_ERR | \
76*4882a593Smuzhiyun PCIE_CLIENT_INT_FATAL_ERR | PCIE_CLIENT_INT_DPA | \
77*4882a593Smuzhiyun PCIE_CLIENT_INT_HOT_RST | PCIE_CLIENT_INT_MSG | \
78*4882a593Smuzhiyun PCIE_CLIENT_INT_LEGACY_DONE | PCIE_CLIENT_INT_LEGACY | \
79*4882a593Smuzhiyun PCIE_CLIENT_INT_PHY | PCIE_CLIENT_INT_UDMA)
80*4882a593Smuzhiyun
81*4882a593Smuzhiyun #define PCIE_APB_CORE_UDMA_BASE (BIT(23) | BIT(22) | BIT(21))
82*4882a593Smuzhiyun #define PCIE_CH0_DONE_ENABLE BIT(0)
83*4882a593Smuzhiyun #define PCIE_CH1_DONE_ENABLE BIT(1)
84*4882a593Smuzhiyun #define PCIE_CH0_ERR_ENABLE BIT(8)
85*4882a593Smuzhiyun #define PCIE_CH1_ERR_ENABLE BIT(9)
86*4882a593Smuzhiyun
87*4882a593Smuzhiyun #define PCIE_UDMA_INT_REG 0xa0
88*4882a593Smuzhiyun #define PCIE_UDMA_INT_ENABLE_REG 0xa4
89*4882a593Smuzhiyun
90*4882a593Smuzhiyun #define PCIE_UDMA_INT_ENABLE_MASK \
91*4882a593Smuzhiyun (PCIE_CH0_DONE_ENABLE | PCIE_CH1_DONE_ENABLE | \
92*4882a593Smuzhiyun PCIE_CH0_ERR_ENABLE | PCIE_CH1_ERR_ENABLE)
93*4882a593Smuzhiyun
94*4882a593Smuzhiyun #define PCIE_CORE_CTRL_MGMT_BASE 0x900000
95*4882a593Smuzhiyun #define PCIE_CORE_CTRL (PCIE_CORE_CTRL_MGMT_BASE + 0x000)
96*4882a593Smuzhiyun #define PCIE_CORE_PL_CONF_SPEED_5G 0x00000008
97*4882a593Smuzhiyun #define PCIE_CORE_PL_CONF_SPEED_MASK 0x00000018
98*4882a593Smuzhiyun #define PCIE_CORE_PL_CONF_LANE_MASK 0x00000006
99*4882a593Smuzhiyun #define PCIE_CORE_PL_CONF_LANE_SHIFT 1
100*4882a593Smuzhiyun #define PCIE_CORE_CTRL_PLC1 (PCIE_CORE_CTRL_MGMT_BASE + 0x004)
101*4882a593Smuzhiyun #define PCIE_CORE_CTRL_PLC1_FTS_MASK GENMASK(23, 8)
102*4882a593Smuzhiyun #define PCIE_CORE_CTRL_PLC1_FTS_SHIFT 8
103*4882a593Smuzhiyun #define PCIE_CORE_CTRL_PLC1_FTS_CNT 0xffff
104*4882a593Smuzhiyun #define PCIE_CORE_TXCREDIT_CFG1 (PCIE_CORE_CTRL_MGMT_BASE + 0x020)
105*4882a593Smuzhiyun #define PCIE_CORE_TXCREDIT_CFG1_MUI_MASK 0xFFFF0000
106*4882a593Smuzhiyun #define PCIE_CORE_TXCREDIT_CFG1_MUI_SHIFT 16
107*4882a593Smuzhiyun #define PCIE_CORE_TXCREDIT_CFG1_MUI_ENCODE(x) \
108*4882a593Smuzhiyun (((x) >> 3) << PCIE_CORE_TXCREDIT_CFG1_MUI_SHIFT)
109*4882a593Smuzhiyun #define PCIE_CORE_LANE_MAP (PCIE_CORE_CTRL_MGMT_BASE + 0x200)
110*4882a593Smuzhiyun #define PCIE_CORE_LANE_MAP_MASK 0x0000000f
111*4882a593Smuzhiyun #define PCIE_CORE_LANE_MAP_REVERSE BIT(16)
112*4882a593Smuzhiyun #define PCIE_CORE_INT_STATUS (PCIE_CORE_CTRL_MGMT_BASE + 0x20c)
113*4882a593Smuzhiyun #define PCIE_CORE_INT_PRFPE BIT(0)
114*4882a593Smuzhiyun #define PCIE_CORE_INT_CRFPE BIT(1)
115*4882a593Smuzhiyun #define PCIE_CORE_INT_RRPE BIT(2)
116*4882a593Smuzhiyun #define PCIE_CORE_INT_PRFO BIT(3)
117*4882a593Smuzhiyun #define PCIE_CORE_INT_CRFO BIT(4)
118*4882a593Smuzhiyun #define PCIE_CORE_INT_RT BIT(5)
119*4882a593Smuzhiyun #define PCIE_CORE_INT_RTR BIT(6)
120*4882a593Smuzhiyun #define PCIE_CORE_INT_PE BIT(7)
121*4882a593Smuzhiyun #define PCIE_CORE_INT_MTR BIT(8)
122*4882a593Smuzhiyun #define PCIE_CORE_INT_UCR BIT(9)
123*4882a593Smuzhiyun #define PCIE_CORE_INT_FCE BIT(10)
124*4882a593Smuzhiyun #define PCIE_CORE_INT_CT BIT(11)
125*4882a593Smuzhiyun #define PCIE_CORE_INT_UTC BIT(18)
126*4882a593Smuzhiyun #define PCIE_CORE_INT_MMVC BIT(19)
127*4882a593Smuzhiyun #define PCIE_CORE_CONFIG_VENDOR (PCIE_CORE_CTRL_MGMT_BASE + 0x44)
128*4882a593Smuzhiyun #define PCIE_CORE_INT_MASK (PCIE_CORE_CTRL_MGMT_BASE + 0x210)
129*4882a593Smuzhiyun #define PCIE_CORE_PHY_FUNC_CFG (PCIE_CORE_CTRL_MGMT_BASE + 0x2c0)
130*4882a593Smuzhiyun #define PCIE_RC_BAR_CONF (PCIE_CORE_CTRL_MGMT_BASE + 0x300)
131*4882a593Smuzhiyun #define ROCKCHIP_PCIE_CORE_BAR_CFG_CTRL_DISABLED 0x0
132*4882a593Smuzhiyun #define ROCKCHIP_PCIE_CORE_BAR_CFG_CTRL_IO_32BITS 0x1
133*4882a593Smuzhiyun #define ROCKCHIP_PCIE_CORE_BAR_CFG_CTRL_MEM_32BITS 0x4
134*4882a593Smuzhiyun #define ROCKCHIP_PCIE_CORE_BAR_CFG_CTRL_PREFETCH_MEM_32BITS 0x5
135*4882a593Smuzhiyun #define ROCKCHIP_PCIE_CORE_BAR_CFG_CTRL_MEM_64BITS 0x6
136*4882a593Smuzhiyun #define ROCKCHIP_PCIE_CORE_BAR_CFG_CTRL_PREFETCH_MEM_64BITS 0x7
137*4882a593Smuzhiyun
138*4882a593Smuzhiyun #define PCIE_CORE_INT \
139*4882a593Smuzhiyun (PCIE_CORE_INT_PRFPE | PCIE_CORE_INT_CRFPE | \
140*4882a593Smuzhiyun PCIE_CORE_INT_RRPE | PCIE_CORE_INT_CRFO | \
141*4882a593Smuzhiyun PCIE_CORE_INT_RT | PCIE_CORE_INT_RTR | \
142*4882a593Smuzhiyun PCIE_CORE_INT_PE | PCIE_CORE_INT_MTR | \
143*4882a593Smuzhiyun PCIE_CORE_INT_UCR | PCIE_CORE_INT_FCE | \
144*4882a593Smuzhiyun PCIE_CORE_INT_CT | PCIE_CORE_INT_UTC | \
145*4882a593Smuzhiyun PCIE_CORE_INT_MMVC)
146*4882a593Smuzhiyun
147*4882a593Smuzhiyun #define PCIE_RC_RP_ATS_BASE 0x400000
148*4882a593Smuzhiyun #define PCIE_RC_CONFIG_NORMAL_BASE 0x800000
149*4882a593Smuzhiyun #define PCIE_RC_CONFIG_BASE 0xa00000
150*4882a593Smuzhiyun #define PCIE_RC_CONFIG_RID_CCR (PCIE_RC_CONFIG_BASE + 0x08)
151*4882a593Smuzhiyun #define PCIE_RC_CONFIG_SCC_SHIFT 16
152*4882a593Smuzhiyun #define PCIE_RC_CONFIG_DCR (PCIE_RC_CONFIG_BASE + 0xc4)
153*4882a593Smuzhiyun #define PCIE_RC_CONFIG_DCR_CSPL_SHIFT 18
154*4882a593Smuzhiyun #define PCIE_RC_CONFIG_DCR_CSPL_LIMIT 0xff
155*4882a593Smuzhiyun #define PCIE_RC_CONFIG_DCR_CPLS_SHIFT 26
156*4882a593Smuzhiyun #define PCIE_RC_CONFIG_DCSR (PCIE_RC_CONFIG_BASE + 0xc8)
157*4882a593Smuzhiyun #define PCIE_RC_CONFIG_DCSR_MPS_MASK GENMASK(7, 5)
158*4882a593Smuzhiyun #define PCIE_RC_CONFIG_DCSR_MPS_256 (0x1 << 5)
159*4882a593Smuzhiyun #define PCIE_RC_CONFIG_LINK_CAP (PCIE_RC_CONFIG_BASE + 0xcc)
160*4882a593Smuzhiyun #define PCIE_RC_CONFIG_LINK_CAP_L0S BIT(10)
161*4882a593Smuzhiyun #define PCIE_RC_CONFIG_LCS (PCIE_RC_CONFIG_BASE + 0xd0)
162*4882a593Smuzhiyun #define PCIE_RC_CONFIG_L1_SUBSTATE_CTRL2 (PCIE_RC_CONFIG_BASE + 0x90c)
163*4882a593Smuzhiyun #define PCIE_RC_CONFIG_THP_CAP (PCIE_RC_CONFIG_BASE + 0x274)
164*4882a593Smuzhiyun #define PCIE_RC_CONFIG_THP_CAP_NEXT_MASK GENMASK(31, 20)
165*4882a593Smuzhiyun
166*4882a593Smuzhiyun #define PCIE_CORE_AXI_CONF_BASE 0xc00000
167*4882a593Smuzhiyun #define PCIE_CORE_OB_REGION_ADDR0 (PCIE_CORE_AXI_CONF_BASE + 0x0)
168*4882a593Smuzhiyun #define PCIE_CORE_OB_REGION_ADDR0_NUM_BITS 0x3f
169*4882a593Smuzhiyun #define PCIE_CORE_OB_REGION_ADDR0_LO_ADDR 0xffffff00
170*4882a593Smuzhiyun #define PCIE_CORE_OB_REGION_ADDR1 (PCIE_CORE_AXI_CONF_BASE + 0x4)
171*4882a593Smuzhiyun #define PCIE_CORE_OB_REGION_DESC0 (PCIE_CORE_AXI_CONF_BASE + 0x8)
172*4882a593Smuzhiyun #define PCIE_CORE_OB_REGION_DESC1 (PCIE_CORE_AXI_CONF_BASE + 0xc)
173*4882a593Smuzhiyun
174*4882a593Smuzhiyun #define PCIE_CORE_AXI_INBOUND_BASE 0xc00800
175*4882a593Smuzhiyun #define PCIE_RP_IB_ADDR0 (PCIE_CORE_AXI_INBOUND_BASE + 0x0)
176*4882a593Smuzhiyun #define PCIE_CORE_IB_REGION_ADDR0_NUM_BITS 0x3f
177*4882a593Smuzhiyun #define PCIE_CORE_IB_REGION_ADDR0_LO_ADDR 0xffffff00
178*4882a593Smuzhiyun #define PCIE_RP_IB_ADDR1 (PCIE_CORE_AXI_INBOUND_BASE + 0x4)
179*4882a593Smuzhiyun
180*4882a593Smuzhiyun /* Size of one AXI Region (not Region 0) */
181*4882a593Smuzhiyun #define AXI_REGION_SIZE BIT(20)
182*4882a593Smuzhiyun /* Size of Region 0, equal to sum of sizes of other regions */
183*4882a593Smuzhiyun #define AXI_REGION_0_SIZE (32 * (0x1 << 20))
184*4882a593Smuzhiyun #define OB_REG_SIZE_SHIFT 5
185*4882a593Smuzhiyun #define IB_ROOT_PORT_REG_SIZE_SHIFT 3
186*4882a593Smuzhiyun #define AXI_WRAPPER_IO_WRITE 0x6
187*4882a593Smuzhiyun #define AXI_WRAPPER_MEM_WRITE 0x2
188*4882a593Smuzhiyun #define AXI_WRAPPER_TYPE0_CFG 0xa
189*4882a593Smuzhiyun #define AXI_WRAPPER_TYPE1_CFG 0xb
190*4882a593Smuzhiyun #define AXI_WRAPPER_NOR_MSG 0xc
191*4882a593Smuzhiyun
192*4882a593Smuzhiyun #define MAX_AXI_IB_ROOTPORT_REGION_NUM 3
193*4882a593Smuzhiyun #define MIN_AXI_ADDR_BITS_PASSED 8
194*4882a593Smuzhiyun #define PCIE_RC_SEND_PME_OFF 0x11960
195*4882a593Smuzhiyun #define ROCKCHIP_VENDOR_ID 0x1d87
196*4882a593Smuzhiyun #define PCIE_ECAM_BUS(x) (((x) & 0xff) << 20)
197*4882a593Smuzhiyun #define PCIE_ECAM_DEV(x) (((x) & 0x1f) << 15)
198*4882a593Smuzhiyun #define PCIE_ECAM_FUNC(x) (((x) & 0x7) << 12)
199*4882a593Smuzhiyun #define PCIE_ECAM_REG(x) (((x) & 0xfff) << 0)
200*4882a593Smuzhiyun #define PCIE_ECAM_ADDR(bus, dev, func, reg) \
201*4882a593Smuzhiyun (PCIE_ECAM_BUS(bus) | PCIE_ECAM_DEV(dev) | \
202*4882a593Smuzhiyun PCIE_ECAM_FUNC(func) | PCIE_ECAM_REG(reg))
203*4882a593Smuzhiyun #define PCIE_LINK_IS_L0(x) \
204*4882a593Smuzhiyun (((x) & PCIE_CLIENT_DEBUG_LTSSM_MASK) == PCIE_CLIENT_DEBUG_LTSSM_L0)
205*4882a593Smuzhiyun #define PCIE_LINK_IS_L2(x) \
206*4882a593Smuzhiyun (((x) & PCIE_CLIENT_DEBUG_LTSSM_MASK) == PCIE_CLIENT_DEBUG_LTSSM_L2)
207*4882a593Smuzhiyun #define PCIE_LINK_UP(x) \
208*4882a593Smuzhiyun (((x) & PCIE_CLIENT_LINK_STATUS_MASK) == PCIE_CLIENT_LINK_STATUS_UP)
209*4882a593Smuzhiyun #define PCIE_LINK_IS_GEN2(x) \
210*4882a593Smuzhiyun (((x) & PCIE_CORE_PL_CONF_SPEED_MASK) == PCIE_CORE_PL_CONF_SPEED_5G)
211*4882a593Smuzhiyun
212*4882a593Smuzhiyun #define RC_REGION_0_ADDR_TRANS_H 0x00000000
213*4882a593Smuzhiyun #define RC_REGION_0_ADDR_TRANS_L 0x00000000
214*4882a593Smuzhiyun #define RC_REGION_0_PASS_BITS (25 - 1)
215*4882a593Smuzhiyun #define RC_REGION_0_TYPE_MASK GENMASK(3, 0)
216*4882a593Smuzhiyun #define MAX_AXI_WRAPPER_REGION_NUM 33
217*4882a593Smuzhiyun
218*4882a593Smuzhiyun #define ROCKCHIP_PCIE_MSG_ROUTING_TO_RC 0x0
219*4882a593Smuzhiyun #define ROCKCHIP_PCIE_MSG_ROUTING_VIA_ADDR 0x1
220*4882a593Smuzhiyun #define ROCKCHIP_PCIE_MSG_ROUTING_VIA_ID 0x2
221*4882a593Smuzhiyun #define ROCKCHIP_PCIE_MSG_ROUTING_BROADCAST 0x3
222*4882a593Smuzhiyun #define ROCKCHIP_PCIE_MSG_ROUTING_LOCAL_INTX 0x4
223*4882a593Smuzhiyun #define ROCKCHIP_PCIE_MSG_ROUTING_PME_ACK 0x5
224*4882a593Smuzhiyun #define ROCKCHIP_PCIE_MSG_CODE_ASSERT_INTA 0x20
225*4882a593Smuzhiyun #define ROCKCHIP_PCIE_MSG_CODE_ASSERT_INTB 0x21
226*4882a593Smuzhiyun #define ROCKCHIP_PCIE_MSG_CODE_ASSERT_INTC 0x22
227*4882a593Smuzhiyun #define ROCKCHIP_PCIE_MSG_CODE_ASSERT_INTD 0x23
228*4882a593Smuzhiyun #define ROCKCHIP_PCIE_MSG_CODE_DEASSERT_INTA 0x24
229*4882a593Smuzhiyun #define ROCKCHIP_PCIE_MSG_CODE_DEASSERT_INTB 0x25
230*4882a593Smuzhiyun #define ROCKCHIP_PCIE_MSG_CODE_DEASSERT_INTC 0x26
231*4882a593Smuzhiyun #define ROCKCHIP_PCIE_MSG_CODE_DEASSERT_INTD 0x27
232*4882a593Smuzhiyun #define ROCKCHIP_PCIE_MSG_ROUTING_MASK GENMASK(7, 5)
233*4882a593Smuzhiyun #define ROCKCHIP_PCIE_MSG_ROUTING(route) \
234*4882a593Smuzhiyun (((route) << 5) & ROCKCHIP_PCIE_MSG_ROUTING_MASK)
235*4882a593Smuzhiyun #define ROCKCHIP_PCIE_MSG_CODE_MASK GENMASK(15, 8)
236*4882a593Smuzhiyun #define ROCKCHIP_PCIE_MSG_CODE(code) \
237*4882a593Smuzhiyun (((code) << 8) & ROCKCHIP_PCIE_MSG_CODE_MASK)
238*4882a593Smuzhiyun #define ROCKCHIP_PCIE_MSG_NO_DATA BIT(16)
239*4882a593Smuzhiyun
240*4882a593Smuzhiyun #define ROCKCHIP_PCIE_EP_CMD_STATUS 0x4
241*4882a593Smuzhiyun #define ROCKCHIP_PCIE_EP_CMD_STATUS_IS BIT(19)
242*4882a593Smuzhiyun #define ROCKCHIP_PCIE_EP_MSI_CTRL_REG 0x90
243*4882a593Smuzhiyun #define ROCKCHIP_PCIE_EP_MSI_CTRL_MMC_OFFSET 17
244*4882a593Smuzhiyun #define ROCKCHIP_PCIE_EP_MSI_CTRL_MMC_MASK GENMASK(19, 17)
245*4882a593Smuzhiyun #define ROCKCHIP_PCIE_EP_MSI_CTRL_MME_OFFSET 20
246*4882a593Smuzhiyun #define ROCKCHIP_PCIE_EP_MSI_CTRL_MME_MASK GENMASK(22, 20)
247*4882a593Smuzhiyun #define ROCKCHIP_PCIE_EP_MSI_CTRL_ME BIT(16)
248*4882a593Smuzhiyun #define ROCKCHIP_PCIE_EP_MSI_CTRL_MASK_MSI_CAP BIT(24)
249*4882a593Smuzhiyun #define ROCKCHIP_PCIE_EP_DUMMY_IRQ_ADDR 0x1
250*4882a593Smuzhiyun #define ROCKCHIP_PCIE_EP_PCI_LEGACY_IRQ_ADDR 0x3
251*4882a593Smuzhiyun #define ROCKCHIP_PCIE_EP_FUNC_BASE(fn) (((fn) << 12) & GENMASK(19, 12))
252*4882a593Smuzhiyun #define ROCKCHIP_PCIE_AT_IB_EP_FUNC_BAR_ADDR0(fn, bar) \
253*4882a593Smuzhiyun (PCIE_RC_RP_ATS_BASE + 0x0840 + (fn) * 0x0040 + (bar) * 0x0008)
254*4882a593Smuzhiyun #define ROCKCHIP_PCIE_AT_IB_EP_FUNC_BAR_ADDR1(fn, bar) \
255*4882a593Smuzhiyun (PCIE_RC_RP_ATS_BASE + 0x0844 + (fn) * 0x0040 + (bar) * 0x0008)
256*4882a593Smuzhiyun #define ROCKCHIP_PCIE_AT_OB_REGION_PCI_ADDR0(r) \
257*4882a593Smuzhiyun (PCIE_RC_RP_ATS_BASE + 0x0000 + ((r) & 0x1f) * 0x0020)
258*4882a593Smuzhiyun #define ROCKCHIP_PCIE_AT_OB_REGION_PCI_ADDR0_DEVFN_MASK GENMASK(19, 12)
259*4882a593Smuzhiyun #define ROCKCHIP_PCIE_AT_OB_REGION_PCI_ADDR0_DEVFN(devfn) \
260*4882a593Smuzhiyun (((devfn) << 12) & \
261*4882a593Smuzhiyun ROCKCHIP_PCIE_AT_OB_REGION_PCI_ADDR0_DEVFN_MASK)
262*4882a593Smuzhiyun #define ROCKCHIP_PCIE_AT_OB_REGION_PCI_ADDR0_BUS_MASK GENMASK(27, 20)
263*4882a593Smuzhiyun #define ROCKCHIP_PCIE_AT_OB_REGION_PCI_ADDR0_BUS(bus) \
264*4882a593Smuzhiyun (((bus) << 20) & ROCKCHIP_PCIE_AT_OB_REGION_PCI_ADDR0_BUS_MASK)
265*4882a593Smuzhiyun #define ROCKCHIP_PCIE_AT_OB_REGION_PCI_ADDR1(r) \
266*4882a593Smuzhiyun (PCIE_RC_RP_ATS_BASE + 0x0004 + ((r) & 0x1f) * 0x0020)
267*4882a593Smuzhiyun #define ROCKCHIP_PCIE_AT_OB_REGION_DESC0_HARDCODED_RID BIT(23)
268*4882a593Smuzhiyun #define ROCKCHIP_PCIE_AT_OB_REGION_DESC0_DEVFN_MASK GENMASK(31, 24)
269*4882a593Smuzhiyun #define ROCKCHIP_PCIE_AT_OB_REGION_DESC0_DEVFN(devfn) \
270*4882a593Smuzhiyun (((devfn) << 24) & ROCKCHIP_PCIE_AT_OB_REGION_DESC0_DEVFN_MASK)
271*4882a593Smuzhiyun #define ROCKCHIP_PCIE_AT_OB_REGION_DESC0(r) \
272*4882a593Smuzhiyun (PCIE_RC_RP_ATS_BASE + 0x0008 + ((r) & 0x1f) * 0x0020)
273*4882a593Smuzhiyun #define ROCKCHIP_PCIE_AT_OB_REGION_DESC1(r) \
274*4882a593Smuzhiyun (PCIE_RC_RP_ATS_BASE + 0x000c + ((r) & 0x1f) * 0x0020)
275*4882a593Smuzhiyun #define ROCKCHIP_PCIE_AT_OB_REGION_CPU_ADDR0(r) \
276*4882a593Smuzhiyun (PCIE_RC_RP_ATS_BASE + 0x0018 + ((r) & 0x1f) * 0x0020)
277*4882a593Smuzhiyun #define ROCKCHIP_PCIE_AT_OB_REGION_CPU_ADDR1(r) \
278*4882a593Smuzhiyun (PCIE_RC_RP_ATS_BASE + 0x001c + ((r) & 0x1f) * 0x0020)
279*4882a593Smuzhiyun
280*4882a593Smuzhiyun #define ROCKCHIP_PCIE_CORE_EP_FUNC_BAR_CFG0(fn) \
281*4882a593Smuzhiyun (PCIE_CORE_CTRL_MGMT_BASE + 0x0240 + (fn) * 0x0008)
282*4882a593Smuzhiyun #define ROCKCHIP_PCIE_CORE_EP_FUNC_BAR_CFG1(fn) \
283*4882a593Smuzhiyun (PCIE_CORE_CTRL_MGMT_BASE + 0x0244 + (fn) * 0x0008)
284*4882a593Smuzhiyun #define ROCKCHIP_PCIE_CORE_EP_FUNC_BAR_CFG_BAR_APERTURE_MASK(b) \
285*4882a593Smuzhiyun (GENMASK(4, 0) << ((b) * 8))
286*4882a593Smuzhiyun #define ROCKCHIP_PCIE_CORE_EP_FUNC_BAR_CFG_BAR_APERTURE(b, a) \
287*4882a593Smuzhiyun (((a) << ((b) * 8)) & \
288*4882a593Smuzhiyun ROCKCHIP_PCIE_CORE_EP_FUNC_BAR_CFG_BAR_APERTURE_MASK(b))
289*4882a593Smuzhiyun #define ROCKCHIP_PCIE_CORE_EP_FUNC_BAR_CFG_BAR_CTRL_MASK(b) \
290*4882a593Smuzhiyun (GENMASK(7, 5) << ((b) * 8))
291*4882a593Smuzhiyun #define ROCKCHIP_PCIE_CORE_EP_FUNC_BAR_CFG_BAR_CTRL(b, c) \
292*4882a593Smuzhiyun (((c) << ((b) * 8 + 5)) & \
293*4882a593Smuzhiyun ROCKCHIP_PCIE_CORE_EP_FUNC_BAR_CFG_BAR_CTRL_MASK(b))
294*4882a593Smuzhiyun
295*4882a593Smuzhiyun #define PCIE_USER_RELINK 0x1
296*4882a593Smuzhiyun #define PCIE_USER_UNLINK 0x2
297*4882a593Smuzhiyun
298*4882a593Smuzhiyun struct rockchip_pcie {
299*4882a593Smuzhiyun void __iomem *reg_base; /* DT axi-base */
300*4882a593Smuzhiyun void __iomem *apb_base; /* DT apb-base */
301*4882a593Smuzhiyun bool legacy_phy;
302*4882a593Smuzhiyun struct phy *phys[MAX_LANE_NUM];
303*4882a593Smuzhiyun struct reset_control *core_rst;
304*4882a593Smuzhiyun struct reset_control *mgmt_rst;
305*4882a593Smuzhiyun struct reset_control *mgmt_sticky_rst;
306*4882a593Smuzhiyun struct reset_control *pipe_rst;
307*4882a593Smuzhiyun struct reset_control *pm_rst;
308*4882a593Smuzhiyun struct reset_control *aclk_rst;
309*4882a593Smuzhiyun struct reset_control *pclk_rst;
310*4882a593Smuzhiyun struct clk *aclk_pcie;
311*4882a593Smuzhiyun struct clk *aclk_perf_pcie;
312*4882a593Smuzhiyun struct clk *hclk_pcie;
313*4882a593Smuzhiyun struct clk *clk_pcie_pm;
314*4882a593Smuzhiyun struct regulator *vpcie12v; /* 12V power supply */
315*4882a593Smuzhiyun struct regulator *vpcie3v3; /* 3.3V power supply */
316*4882a593Smuzhiyun struct regulator *vpcie1v8; /* 1.8V power supply */
317*4882a593Smuzhiyun struct regulator *vpcie0v9; /* 0.9V power supply */
318*4882a593Smuzhiyun struct gpio_desc *ep_gpio;
319*4882a593Smuzhiyun u32 lanes;
320*4882a593Smuzhiyun u8 lanes_map;
321*4882a593Smuzhiyun int link_gen;
322*4882a593Smuzhiyun struct device *dev;
323*4882a593Smuzhiyun struct irq_domain *irq_domain;
324*4882a593Smuzhiyun int offset;
325*4882a593Smuzhiyun void __iomem *msg_region;
326*4882a593Smuzhiyun phys_addr_t msg_bus_addr;
327*4882a593Smuzhiyun bool is_rc;
328*4882a593Smuzhiyun struct resource *mem_res;
329*4882a593Smuzhiyun phys_addr_t mem_reserve_start;
330*4882a593Smuzhiyun size_t mem_reserve_size;
331*4882a593Smuzhiyun int dma_trx_enabled;
332*4882a593Smuzhiyun int deferred;
333*4882a593Smuzhiyun int wait_ep;
334*4882a593Smuzhiyun struct dma_trx_obj *dma_obj;
335*4882a593Smuzhiyun struct list_head resources;
336*4882a593Smuzhiyun struct pci_host_bridge *bridge;
337*4882a593Smuzhiyun int in_remove;
338*4882a593Smuzhiyun };
339*4882a593Smuzhiyun
rockchip_pcie_read(struct rockchip_pcie * rockchip,u32 reg)340*4882a593Smuzhiyun static u32 rockchip_pcie_read(struct rockchip_pcie *rockchip, u32 reg)
341*4882a593Smuzhiyun {
342*4882a593Smuzhiyun return readl(rockchip->apb_base + reg);
343*4882a593Smuzhiyun }
344*4882a593Smuzhiyun
rockchip_pcie_write(struct rockchip_pcie * rockchip,u32 val,u32 reg)345*4882a593Smuzhiyun static void rockchip_pcie_write(struct rockchip_pcie *rockchip, u32 val,
346*4882a593Smuzhiyun u32 reg)
347*4882a593Smuzhiyun {
348*4882a593Smuzhiyun writel(val, rockchip->apb_base + reg);
349*4882a593Smuzhiyun }
350*4882a593Smuzhiyun
351*4882a593Smuzhiyun int rockchip_pcie_parse_dt(struct rockchip_pcie *rockchip);
352*4882a593Smuzhiyun int rockchip_pcie_init_port(struct rockchip_pcie *rockchip);
353*4882a593Smuzhiyun int rockchip_pcie_get_phys(struct rockchip_pcie *rockchip);
354*4882a593Smuzhiyun void rockchip_pcie_deinit_phys(struct rockchip_pcie *rockchip);
355*4882a593Smuzhiyun int rockchip_pcie_enable_clocks(struct rockchip_pcie *rockchip);
356*4882a593Smuzhiyun void rockchip_pcie_disable_clocks(void *data);
357*4882a593Smuzhiyun void rockchip_pcie_cfg_configuration_accesses(
358*4882a593Smuzhiyun struct rockchip_pcie *rockchip, u32 type);
359*4882a593Smuzhiyun
360*4882a593Smuzhiyun #endif /* _PCIE_ROCKCHIP_H */
361