xref: /OK3568_Linux_fs/kernel/drivers/pci/controller/dwc/pcie-uniphier-ep.c (revision 4882a59341e53eb6f0b4789bf948001014eff981)
1*4882a593Smuzhiyun // SPDX-License-Identifier: GPL-2.0
2*4882a593Smuzhiyun /*
3*4882a593Smuzhiyun  * PCIe endpoint controller driver for UniPhier SoCs
4*4882a593Smuzhiyun  * Copyright 2018 Socionext Inc.
5*4882a593Smuzhiyun  * Author: Kunihiko Hayashi <hayashi.kunihiko@socionext.com>
6*4882a593Smuzhiyun  */
7*4882a593Smuzhiyun 
8*4882a593Smuzhiyun #include <linux/bitops.h>
9*4882a593Smuzhiyun #include <linux/bitfield.h>
10*4882a593Smuzhiyun #include <linux/clk.h>
11*4882a593Smuzhiyun #include <linux/delay.h>
12*4882a593Smuzhiyun #include <linux/init.h>
13*4882a593Smuzhiyun #include <linux/of_device.h>
14*4882a593Smuzhiyun #include <linux/pci.h>
15*4882a593Smuzhiyun #include <linux/phy/phy.h>
16*4882a593Smuzhiyun #include <linux/platform_device.h>
17*4882a593Smuzhiyun #include <linux/reset.h>
18*4882a593Smuzhiyun 
19*4882a593Smuzhiyun #include "pcie-designware.h"
20*4882a593Smuzhiyun 
21*4882a593Smuzhiyun /* Link Glue registers */
22*4882a593Smuzhiyun #define PCL_RSTCTRL0			0x0010
23*4882a593Smuzhiyun #define PCL_RSTCTRL_AXI_REG		BIT(3)
24*4882a593Smuzhiyun #define PCL_RSTCTRL_AXI_SLAVE		BIT(2)
25*4882a593Smuzhiyun #define PCL_RSTCTRL_AXI_MASTER		BIT(1)
26*4882a593Smuzhiyun #define PCL_RSTCTRL_PIPE3		BIT(0)
27*4882a593Smuzhiyun 
28*4882a593Smuzhiyun #define PCL_RSTCTRL1			0x0020
29*4882a593Smuzhiyun #define PCL_RSTCTRL_PERST		BIT(0)
30*4882a593Smuzhiyun 
31*4882a593Smuzhiyun #define PCL_RSTCTRL2			0x0024
32*4882a593Smuzhiyun #define PCL_RSTCTRL_PHY_RESET		BIT(0)
33*4882a593Smuzhiyun 
34*4882a593Smuzhiyun #define PCL_MODE			0x8000
35*4882a593Smuzhiyun #define PCL_MODE_REGEN			BIT(8)
36*4882a593Smuzhiyun #define PCL_MODE_REGVAL			BIT(0)
37*4882a593Smuzhiyun 
38*4882a593Smuzhiyun #define PCL_APP_CLK_CTRL		0x8004
39*4882a593Smuzhiyun #define PCL_APP_CLK_REQ			BIT(0)
40*4882a593Smuzhiyun 
41*4882a593Smuzhiyun #define PCL_APP_READY_CTRL		0x8008
42*4882a593Smuzhiyun #define PCL_APP_LTSSM_ENABLE		BIT(0)
43*4882a593Smuzhiyun 
44*4882a593Smuzhiyun #define PCL_APP_MSI0			0x8040
45*4882a593Smuzhiyun #define PCL_APP_VEN_MSI_TC_MASK		GENMASK(10, 8)
46*4882a593Smuzhiyun #define PCL_APP_VEN_MSI_VECTOR_MASK	GENMASK(4, 0)
47*4882a593Smuzhiyun 
48*4882a593Smuzhiyun #define PCL_APP_MSI1			0x8044
49*4882a593Smuzhiyun #define PCL_APP_MSI_REQ			BIT(0)
50*4882a593Smuzhiyun 
51*4882a593Smuzhiyun #define PCL_APP_INTX			0x8074
52*4882a593Smuzhiyun #define PCL_APP_INTX_SYS_INT		BIT(0)
53*4882a593Smuzhiyun 
54*4882a593Smuzhiyun /* assertion time of INTx in usec */
55*4882a593Smuzhiyun #define PCL_INTX_WIDTH_USEC		30
56*4882a593Smuzhiyun 
57*4882a593Smuzhiyun struct uniphier_pcie_ep_priv {
58*4882a593Smuzhiyun 	void __iomem *base;
59*4882a593Smuzhiyun 	struct dw_pcie pci;
60*4882a593Smuzhiyun 	struct clk *clk, *clk_gio;
61*4882a593Smuzhiyun 	struct reset_control *rst, *rst_gio;
62*4882a593Smuzhiyun 	struct phy *phy;
63*4882a593Smuzhiyun 	const struct pci_epc_features *features;
64*4882a593Smuzhiyun };
65*4882a593Smuzhiyun 
66*4882a593Smuzhiyun #define to_uniphier_pcie(x)	dev_get_drvdata((x)->dev)
67*4882a593Smuzhiyun 
uniphier_pcie_ltssm_enable(struct uniphier_pcie_ep_priv * priv,bool enable)68*4882a593Smuzhiyun static void uniphier_pcie_ltssm_enable(struct uniphier_pcie_ep_priv *priv,
69*4882a593Smuzhiyun 				       bool enable)
70*4882a593Smuzhiyun {
71*4882a593Smuzhiyun 	u32 val;
72*4882a593Smuzhiyun 
73*4882a593Smuzhiyun 	val = readl(priv->base + PCL_APP_READY_CTRL);
74*4882a593Smuzhiyun 	if (enable)
75*4882a593Smuzhiyun 		val |= PCL_APP_LTSSM_ENABLE;
76*4882a593Smuzhiyun 	else
77*4882a593Smuzhiyun 		val &= ~PCL_APP_LTSSM_ENABLE;
78*4882a593Smuzhiyun 	writel(val, priv->base + PCL_APP_READY_CTRL);
79*4882a593Smuzhiyun }
80*4882a593Smuzhiyun 
uniphier_pcie_phy_reset(struct uniphier_pcie_ep_priv * priv,bool assert)81*4882a593Smuzhiyun static void uniphier_pcie_phy_reset(struct uniphier_pcie_ep_priv *priv,
82*4882a593Smuzhiyun 				    bool assert)
83*4882a593Smuzhiyun {
84*4882a593Smuzhiyun 	u32 val;
85*4882a593Smuzhiyun 
86*4882a593Smuzhiyun 	val = readl(priv->base + PCL_RSTCTRL2);
87*4882a593Smuzhiyun 	if (assert)
88*4882a593Smuzhiyun 		val |= PCL_RSTCTRL_PHY_RESET;
89*4882a593Smuzhiyun 	else
90*4882a593Smuzhiyun 		val &= ~PCL_RSTCTRL_PHY_RESET;
91*4882a593Smuzhiyun 	writel(val, priv->base + PCL_RSTCTRL2);
92*4882a593Smuzhiyun }
93*4882a593Smuzhiyun 
uniphier_pcie_init_ep(struct uniphier_pcie_ep_priv * priv)94*4882a593Smuzhiyun static void uniphier_pcie_init_ep(struct uniphier_pcie_ep_priv *priv)
95*4882a593Smuzhiyun {
96*4882a593Smuzhiyun 	u32 val;
97*4882a593Smuzhiyun 
98*4882a593Smuzhiyun 	/* set EP mode */
99*4882a593Smuzhiyun 	val = readl(priv->base + PCL_MODE);
100*4882a593Smuzhiyun 	val |= PCL_MODE_REGEN | PCL_MODE_REGVAL;
101*4882a593Smuzhiyun 	writel(val, priv->base + PCL_MODE);
102*4882a593Smuzhiyun 
103*4882a593Smuzhiyun 	/* clock request */
104*4882a593Smuzhiyun 	val = readl(priv->base + PCL_APP_CLK_CTRL);
105*4882a593Smuzhiyun 	val &= ~PCL_APP_CLK_REQ;
106*4882a593Smuzhiyun 	writel(val, priv->base + PCL_APP_CLK_CTRL);
107*4882a593Smuzhiyun 
108*4882a593Smuzhiyun 	/* deassert PIPE3 and AXI reset */
109*4882a593Smuzhiyun 	val = readl(priv->base + PCL_RSTCTRL0);
110*4882a593Smuzhiyun 	val |= PCL_RSTCTRL_AXI_REG | PCL_RSTCTRL_AXI_SLAVE
111*4882a593Smuzhiyun 		| PCL_RSTCTRL_AXI_MASTER | PCL_RSTCTRL_PIPE3;
112*4882a593Smuzhiyun 	writel(val, priv->base + PCL_RSTCTRL0);
113*4882a593Smuzhiyun 
114*4882a593Smuzhiyun 	uniphier_pcie_ltssm_enable(priv, false);
115*4882a593Smuzhiyun 
116*4882a593Smuzhiyun 	msleep(100);
117*4882a593Smuzhiyun }
118*4882a593Smuzhiyun 
uniphier_pcie_start_link(struct dw_pcie * pci)119*4882a593Smuzhiyun static int uniphier_pcie_start_link(struct dw_pcie *pci)
120*4882a593Smuzhiyun {
121*4882a593Smuzhiyun 	struct uniphier_pcie_ep_priv *priv = to_uniphier_pcie(pci);
122*4882a593Smuzhiyun 
123*4882a593Smuzhiyun 	uniphier_pcie_ltssm_enable(priv, true);
124*4882a593Smuzhiyun 
125*4882a593Smuzhiyun 	return 0;
126*4882a593Smuzhiyun }
127*4882a593Smuzhiyun 
uniphier_pcie_stop_link(struct dw_pcie * pci)128*4882a593Smuzhiyun static void uniphier_pcie_stop_link(struct dw_pcie *pci)
129*4882a593Smuzhiyun {
130*4882a593Smuzhiyun 	struct uniphier_pcie_ep_priv *priv = to_uniphier_pcie(pci);
131*4882a593Smuzhiyun 
132*4882a593Smuzhiyun 	uniphier_pcie_ltssm_enable(priv, false);
133*4882a593Smuzhiyun }
134*4882a593Smuzhiyun 
uniphier_pcie_ep_init(struct dw_pcie_ep * ep)135*4882a593Smuzhiyun static void uniphier_pcie_ep_init(struct dw_pcie_ep *ep)
136*4882a593Smuzhiyun {
137*4882a593Smuzhiyun 	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
138*4882a593Smuzhiyun 	enum pci_barno bar;
139*4882a593Smuzhiyun 
140*4882a593Smuzhiyun 	for (bar = BAR_0; bar <= BAR_5; bar++)
141*4882a593Smuzhiyun 		dw_pcie_ep_reset_bar(pci, bar);
142*4882a593Smuzhiyun }
143*4882a593Smuzhiyun 
uniphier_pcie_ep_raise_legacy_irq(struct dw_pcie_ep * ep)144*4882a593Smuzhiyun static int uniphier_pcie_ep_raise_legacy_irq(struct dw_pcie_ep *ep)
145*4882a593Smuzhiyun {
146*4882a593Smuzhiyun 	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
147*4882a593Smuzhiyun 	struct uniphier_pcie_ep_priv *priv = to_uniphier_pcie(pci);
148*4882a593Smuzhiyun 	u32 val;
149*4882a593Smuzhiyun 
150*4882a593Smuzhiyun 	/*
151*4882a593Smuzhiyun 	 * This makes pulse signal to send INTx to the RC, so this should
152*4882a593Smuzhiyun 	 * be cleared as soon as possible. This sequence is covered with
153*4882a593Smuzhiyun 	 * mutex in pci_epc_raise_irq().
154*4882a593Smuzhiyun 	 */
155*4882a593Smuzhiyun 	/* assert INTx */
156*4882a593Smuzhiyun 	val = readl(priv->base + PCL_APP_INTX);
157*4882a593Smuzhiyun 	val |= PCL_APP_INTX_SYS_INT;
158*4882a593Smuzhiyun 	writel(val, priv->base + PCL_APP_INTX);
159*4882a593Smuzhiyun 
160*4882a593Smuzhiyun 	udelay(PCL_INTX_WIDTH_USEC);
161*4882a593Smuzhiyun 
162*4882a593Smuzhiyun 	/* deassert INTx */
163*4882a593Smuzhiyun 	val &= ~PCL_APP_INTX_SYS_INT;
164*4882a593Smuzhiyun 	writel(val, priv->base + PCL_APP_INTX);
165*4882a593Smuzhiyun 
166*4882a593Smuzhiyun 	return 0;
167*4882a593Smuzhiyun }
168*4882a593Smuzhiyun 
uniphier_pcie_ep_raise_msi_irq(struct dw_pcie_ep * ep,u8 func_no,u16 interrupt_num)169*4882a593Smuzhiyun static int uniphier_pcie_ep_raise_msi_irq(struct dw_pcie_ep *ep,
170*4882a593Smuzhiyun 					  u8 func_no, u16 interrupt_num)
171*4882a593Smuzhiyun {
172*4882a593Smuzhiyun 	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
173*4882a593Smuzhiyun 	struct uniphier_pcie_ep_priv *priv = to_uniphier_pcie(pci);
174*4882a593Smuzhiyun 	u32 val;
175*4882a593Smuzhiyun 
176*4882a593Smuzhiyun 	val = FIELD_PREP(PCL_APP_VEN_MSI_TC_MASK, func_no)
177*4882a593Smuzhiyun 		| FIELD_PREP(PCL_APP_VEN_MSI_VECTOR_MASK, interrupt_num - 1);
178*4882a593Smuzhiyun 	writel(val, priv->base + PCL_APP_MSI0);
179*4882a593Smuzhiyun 
180*4882a593Smuzhiyun 	val = readl(priv->base + PCL_APP_MSI1);
181*4882a593Smuzhiyun 	val |= PCL_APP_MSI_REQ;
182*4882a593Smuzhiyun 	writel(val, priv->base + PCL_APP_MSI1);
183*4882a593Smuzhiyun 
184*4882a593Smuzhiyun 	return 0;
185*4882a593Smuzhiyun }
186*4882a593Smuzhiyun 
uniphier_pcie_ep_raise_irq(struct dw_pcie_ep * ep,u8 func_no,enum pci_epc_irq_type type,u16 interrupt_num)187*4882a593Smuzhiyun static int uniphier_pcie_ep_raise_irq(struct dw_pcie_ep *ep, u8 func_no,
188*4882a593Smuzhiyun 				      enum pci_epc_irq_type type,
189*4882a593Smuzhiyun 				      u16 interrupt_num)
190*4882a593Smuzhiyun {
191*4882a593Smuzhiyun 	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
192*4882a593Smuzhiyun 
193*4882a593Smuzhiyun 	switch (type) {
194*4882a593Smuzhiyun 	case PCI_EPC_IRQ_LEGACY:
195*4882a593Smuzhiyun 		return uniphier_pcie_ep_raise_legacy_irq(ep);
196*4882a593Smuzhiyun 	case PCI_EPC_IRQ_MSI:
197*4882a593Smuzhiyun 		return uniphier_pcie_ep_raise_msi_irq(ep, func_no,
198*4882a593Smuzhiyun 						      interrupt_num);
199*4882a593Smuzhiyun 	default:
200*4882a593Smuzhiyun 		dev_err(pci->dev, "UNKNOWN IRQ type (%d)\n", type);
201*4882a593Smuzhiyun 	}
202*4882a593Smuzhiyun 
203*4882a593Smuzhiyun 	return 0;
204*4882a593Smuzhiyun }
205*4882a593Smuzhiyun 
206*4882a593Smuzhiyun static const struct pci_epc_features*
uniphier_pcie_get_features(struct dw_pcie_ep * ep)207*4882a593Smuzhiyun uniphier_pcie_get_features(struct dw_pcie_ep *ep)
208*4882a593Smuzhiyun {
209*4882a593Smuzhiyun 	struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
210*4882a593Smuzhiyun 	struct uniphier_pcie_ep_priv *priv = to_uniphier_pcie(pci);
211*4882a593Smuzhiyun 
212*4882a593Smuzhiyun 	return priv->features;
213*4882a593Smuzhiyun }
214*4882a593Smuzhiyun 
215*4882a593Smuzhiyun static const struct dw_pcie_ep_ops uniphier_pcie_ep_ops = {
216*4882a593Smuzhiyun 	.ep_init = uniphier_pcie_ep_init,
217*4882a593Smuzhiyun 	.raise_irq = uniphier_pcie_ep_raise_irq,
218*4882a593Smuzhiyun 	.get_features = uniphier_pcie_get_features,
219*4882a593Smuzhiyun };
220*4882a593Smuzhiyun 
uniphier_add_pcie_ep(struct uniphier_pcie_ep_priv * priv,struct platform_device * pdev)221*4882a593Smuzhiyun static int uniphier_add_pcie_ep(struct uniphier_pcie_ep_priv *priv,
222*4882a593Smuzhiyun 				struct platform_device *pdev)
223*4882a593Smuzhiyun {
224*4882a593Smuzhiyun 	struct dw_pcie *pci = &priv->pci;
225*4882a593Smuzhiyun 	struct dw_pcie_ep *ep = &pci->ep;
226*4882a593Smuzhiyun 	struct device *dev = &pdev->dev;
227*4882a593Smuzhiyun 	struct resource *res;
228*4882a593Smuzhiyun 	int ret;
229*4882a593Smuzhiyun 
230*4882a593Smuzhiyun 	ep->ops = &uniphier_pcie_ep_ops;
231*4882a593Smuzhiyun 
232*4882a593Smuzhiyun 	pci->dbi_base2 = devm_platform_ioremap_resource_byname(pdev, "dbi2");
233*4882a593Smuzhiyun 	if (IS_ERR(pci->dbi_base2))
234*4882a593Smuzhiyun 		return PTR_ERR(pci->dbi_base2);
235*4882a593Smuzhiyun 
236*4882a593Smuzhiyun 	res = platform_get_resource_byname(pdev, IORESOURCE_MEM, "addr_space");
237*4882a593Smuzhiyun 	if (!res)
238*4882a593Smuzhiyun 		return -EINVAL;
239*4882a593Smuzhiyun 
240*4882a593Smuzhiyun 	ep->phys_base = res->start;
241*4882a593Smuzhiyun 	ep->addr_size = resource_size(res);
242*4882a593Smuzhiyun 
243*4882a593Smuzhiyun 	ret = dw_pcie_ep_init(ep);
244*4882a593Smuzhiyun 	if (ret)
245*4882a593Smuzhiyun 		dev_err(dev, "Failed to initialize endpoint (%d)\n", ret);
246*4882a593Smuzhiyun 
247*4882a593Smuzhiyun 	return ret;
248*4882a593Smuzhiyun }
249*4882a593Smuzhiyun 
uniphier_pcie_ep_enable(struct uniphier_pcie_ep_priv * priv)250*4882a593Smuzhiyun static int uniphier_pcie_ep_enable(struct uniphier_pcie_ep_priv *priv)
251*4882a593Smuzhiyun {
252*4882a593Smuzhiyun 	int ret;
253*4882a593Smuzhiyun 
254*4882a593Smuzhiyun 	ret = clk_prepare_enable(priv->clk);
255*4882a593Smuzhiyun 	if (ret)
256*4882a593Smuzhiyun 		return ret;
257*4882a593Smuzhiyun 
258*4882a593Smuzhiyun 	ret = clk_prepare_enable(priv->clk_gio);
259*4882a593Smuzhiyun 	if (ret)
260*4882a593Smuzhiyun 		goto out_clk_disable;
261*4882a593Smuzhiyun 
262*4882a593Smuzhiyun 	ret = reset_control_deassert(priv->rst);
263*4882a593Smuzhiyun 	if (ret)
264*4882a593Smuzhiyun 		goto out_clk_gio_disable;
265*4882a593Smuzhiyun 
266*4882a593Smuzhiyun 	ret = reset_control_deassert(priv->rst_gio);
267*4882a593Smuzhiyun 	if (ret)
268*4882a593Smuzhiyun 		goto out_rst_assert;
269*4882a593Smuzhiyun 
270*4882a593Smuzhiyun 	uniphier_pcie_init_ep(priv);
271*4882a593Smuzhiyun 
272*4882a593Smuzhiyun 	uniphier_pcie_phy_reset(priv, true);
273*4882a593Smuzhiyun 
274*4882a593Smuzhiyun 	ret = phy_init(priv->phy);
275*4882a593Smuzhiyun 	if (ret)
276*4882a593Smuzhiyun 		goto out_rst_gio_assert;
277*4882a593Smuzhiyun 
278*4882a593Smuzhiyun 	uniphier_pcie_phy_reset(priv, false);
279*4882a593Smuzhiyun 
280*4882a593Smuzhiyun 	return 0;
281*4882a593Smuzhiyun 
282*4882a593Smuzhiyun out_rst_gio_assert:
283*4882a593Smuzhiyun 	reset_control_assert(priv->rst_gio);
284*4882a593Smuzhiyun out_rst_assert:
285*4882a593Smuzhiyun 	reset_control_assert(priv->rst);
286*4882a593Smuzhiyun out_clk_gio_disable:
287*4882a593Smuzhiyun 	clk_disable_unprepare(priv->clk_gio);
288*4882a593Smuzhiyun out_clk_disable:
289*4882a593Smuzhiyun 	clk_disable_unprepare(priv->clk);
290*4882a593Smuzhiyun 
291*4882a593Smuzhiyun 	return ret;
292*4882a593Smuzhiyun }
293*4882a593Smuzhiyun 
294*4882a593Smuzhiyun static const struct dw_pcie_ops dw_pcie_ops = {
295*4882a593Smuzhiyun 	.start_link = uniphier_pcie_start_link,
296*4882a593Smuzhiyun 	.stop_link = uniphier_pcie_stop_link,
297*4882a593Smuzhiyun };
298*4882a593Smuzhiyun 
uniphier_pcie_ep_probe(struct platform_device * pdev)299*4882a593Smuzhiyun static int uniphier_pcie_ep_probe(struct platform_device *pdev)
300*4882a593Smuzhiyun {
301*4882a593Smuzhiyun 	struct device *dev = &pdev->dev;
302*4882a593Smuzhiyun 	struct uniphier_pcie_ep_priv *priv;
303*4882a593Smuzhiyun 	struct resource *res;
304*4882a593Smuzhiyun 	int ret;
305*4882a593Smuzhiyun 
306*4882a593Smuzhiyun 	priv = devm_kzalloc(dev, sizeof(*priv), GFP_KERNEL);
307*4882a593Smuzhiyun 	if (!priv)
308*4882a593Smuzhiyun 		return -ENOMEM;
309*4882a593Smuzhiyun 
310*4882a593Smuzhiyun 	priv->features = of_device_get_match_data(dev);
311*4882a593Smuzhiyun 	if (WARN_ON(!priv->features))
312*4882a593Smuzhiyun 		return -EINVAL;
313*4882a593Smuzhiyun 
314*4882a593Smuzhiyun 	priv->pci.dev = dev;
315*4882a593Smuzhiyun 	priv->pci.ops = &dw_pcie_ops;
316*4882a593Smuzhiyun 
317*4882a593Smuzhiyun 	res = platform_get_resource_byname(pdev, IORESOURCE_MEM, "dbi");
318*4882a593Smuzhiyun 	priv->pci.dbi_base = devm_pci_remap_cfg_resource(dev, res);
319*4882a593Smuzhiyun 	if (IS_ERR(priv->pci.dbi_base))
320*4882a593Smuzhiyun 		return PTR_ERR(priv->pci.dbi_base);
321*4882a593Smuzhiyun 
322*4882a593Smuzhiyun 	priv->base = devm_platform_ioremap_resource_byname(pdev, "link");
323*4882a593Smuzhiyun 	if (IS_ERR(priv->base))
324*4882a593Smuzhiyun 		return PTR_ERR(priv->base);
325*4882a593Smuzhiyun 
326*4882a593Smuzhiyun 	priv->clk_gio = devm_clk_get(dev, "gio");
327*4882a593Smuzhiyun 	if (IS_ERR(priv->clk_gio))
328*4882a593Smuzhiyun 		return PTR_ERR(priv->clk_gio);
329*4882a593Smuzhiyun 
330*4882a593Smuzhiyun 	priv->rst_gio = devm_reset_control_get_shared(dev, "gio");
331*4882a593Smuzhiyun 	if (IS_ERR(priv->rst_gio))
332*4882a593Smuzhiyun 		return PTR_ERR(priv->rst_gio);
333*4882a593Smuzhiyun 
334*4882a593Smuzhiyun 	priv->clk = devm_clk_get(dev, "link");
335*4882a593Smuzhiyun 	if (IS_ERR(priv->clk))
336*4882a593Smuzhiyun 		return PTR_ERR(priv->clk);
337*4882a593Smuzhiyun 
338*4882a593Smuzhiyun 	priv->rst = devm_reset_control_get_shared(dev, "link");
339*4882a593Smuzhiyun 	if (IS_ERR(priv->rst))
340*4882a593Smuzhiyun 		return PTR_ERR(priv->rst);
341*4882a593Smuzhiyun 
342*4882a593Smuzhiyun 	priv->phy = devm_phy_optional_get(dev, "pcie-phy");
343*4882a593Smuzhiyun 	if (IS_ERR(priv->phy)) {
344*4882a593Smuzhiyun 		ret = PTR_ERR(priv->phy);
345*4882a593Smuzhiyun 		dev_err(dev, "Failed to get phy (%d)\n", ret);
346*4882a593Smuzhiyun 		return ret;
347*4882a593Smuzhiyun 	}
348*4882a593Smuzhiyun 
349*4882a593Smuzhiyun 	platform_set_drvdata(pdev, priv);
350*4882a593Smuzhiyun 
351*4882a593Smuzhiyun 	ret = uniphier_pcie_ep_enable(priv);
352*4882a593Smuzhiyun 	if (ret)
353*4882a593Smuzhiyun 		return ret;
354*4882a593Smuzhiyun 
355*4882a593Smuzhiyun 	return uniphier_add_pcie_ep(priv, pdev);
356*4882a593Smuzhiyun }
357*4882a593Smuzhiyun 
358*4882a593Smuzhiyun static const struct pci_epc_features uniphier_pro5_data = {
359*4882a593Smuzhiyun 	.linkup_notifier = false,
360*4882a593Smuzhiyun 	.msi_capable = true,
361*4882a593Smuzhiyun 	.msix_capable = false,
362*4882a593Smuzhiyun 	.align = 1 << 16,
363*4882a593Smuzhiyun 	.bar_fixed_64bit = BIT(BAR_0) | BIT(BAR_2) | BIT(BAR_4),
364*4882a593Smuzhiyun 	.reserved_bar =  BIT(BAR_4),
365*4882a593Smuzhiyun };
366*4882a593Smuzhiyun 
367*4882a593Smuzhiyun static const struct of_device_id uniphier_pcie_ep_match[] = {
368*4882a593Smuzhiyun 	{
369*4882a593Smuzhiyun 		.compatible = "socionext,uniphier-pro5-pcie-ep",
370*4882a593Smuzhiyun 		.data = &uniphier_pro5_data,
371*4882a593Smuzhiyun 	},
372*4882a593Smuzhiyun 	{ /* sentinel */ },
373*4882a593Smuzhiyun };
374*4882a593Smuzhiyun 
375*4882a593Smuzhiyun static struct platform_driver uniphier_pcie_ep_driver = {
376*4882a593Smuzhiyun 	.probe  = uniphier_pcie_ep_probe,
377*4882a593Smuzhiyun 	.driver = {
378*4882a593Smuzhiyun 		.name = "uniphier-pcie-ep",
379*4882a593Smuzhiyun 		.of_match_table = uniphier_pcie_ep_match,
380*4882a593Smuzhiyun 		.suppress_bind_attrs = true,
381*4882a593Smuzhiyun 	},
382*4882a593Smuzhiyun };
383*4882a593Smuzhiyun builtin_platform_driver(uniphier_pcie_ep_driver);
384