xref: /OK3568_Linux_fs/kernel/drivers/net/ethernet/intel/i40e/i40e_diag.c (revision 4882a59341e53eb6f0b4789bf948001014eff981)
1*4882a593Smuzhiyun // SPDX-License-Identifier: GPL-2.0
2*4882a593Smuzhiyun /* Copyright(c) 2013 - 2018 Intel Corporation. */
3*4882a593Smuzhiyun 
4*4882a593Smuzhiyun #include "i40e_diag.h"
5*4882a593Smuzhiyun #include "i40e_prototype.h"
6*4882a593Smuzhiyun 
7*4882a593Smuzhiyun /**
8*4882a593Smuzhiyun  * i40e_diag_reg_pattern_test
9*4882a593Smuzhiyun  * @hw: pointer to the hw struct
10*4882a593Smuzhiyun  * @reg: reg to be tested
11*4882a593Smuzhiyun  * @mask: bits to be touched
12*4882a593Smuzhiyun  **/
i40e_diag_reg_pattern_test(struct i40e_hw * hw,u32 reg,u32 mask)13*4882a593Smuzhiyun static i40e_status i40e_diag_reg_pattern_test(struct i40e_hw *hw,
14*4882a593Smuzhiyun 							u32 reg, u32 mask)
15*4882a593Smuzhiyun {
16*4882a593Smuzhiyun 	static const u32 patterns[] = {
17*4882a593Smuzhiyun 		0x5A5A5A5A, 0xA5A5A5A5, 0x00000000, 0xFFFFFFFF
18*4882a593Smuzhiyun 	};
19*4882a593Smuzhiyun 	u32 pat, val, orig_val;
20*4882a593Smuzhiyun 	int i;
21*4882a593Smuzhiyun 
22*4882a593Smuzhiyun 	orig_val = rd32(hw, reg);
23*4882a593Smuzhiyun 	for (i = 0; i < ARRAY_SIZE(patterns); i++) {
24*4882a593Smuzhiyun 		pat = patterns[i];
25*4882a593Smuzhiyun 		wr32(hw, reg, (pat & mask));
26*4882a593Smuzhiyun 		val = rd32(hw, reg);
27*4882a593Smuzhiyun 		if ((val & mask) != (pat & mask)) {
28*4882a593Smuzhiyun 			i40e_debug(hw, I40E_DEBUG_DIAG,
29*4882a593Smuzhiyun 				   "%s: reg pattern test failed - reg 0x%08x pat 0x%08x val 0x%08x\n",
30*4882a593Smuzhiyun 				   __func__, reg, pat, val);
31*4882a593Smuzhiyun 			return I40E_ERR_DIAG_TEST_FAILED;
32*4882a593Smuzhiyun 		}
33*4882a593Smuzhiyun 	}
34*4882a593Smuzhiyun 
35*4882a593Smuzhiyun 	wr32(hw, reg, orig_val);
36*4882a593Smuzhiyun 	val = rd32(hw, reg);
37*4882a593Smuzhiyun 	if (val != orig_val) {
38*4882a593Smuzhiyun 		i40e_debug(hw, I40E_DEBUG_DIAG,
39*4882a593Smuzhiyun 			   "%s: reg restore test failed - reg 0x%08x orig_val 0x%08x val 0x%08x\n",
40*4882a593Smuzhiyun 			   __func__, reg, orig_val, val);
41*4882a593Smuzhiyun 		return I40E_ERR_DIAG_TEST_FAILED;
42*4882a593Smuzhiyun 	}
43*4882a593Smuzhiyun 
44*4882a593Smuzhiyun 	return 0;
45*4882a593Smuzhiyun }
46*4882a593Smuzhiyun 
47*4882a593Smuzhiyun struct i40e_diag_reg_test_info i40e_reg_list[] = {
48*4882a593Smuzhiyun 	/* offset               mask         elements   stride */
49*4882a593Smuzhiyun 	{I40E_QTX_CTL(0),       0x0000FFBF, 1,
50*4882a593Smuzhiyun 		I40E_QTX_CTL(1) - I40E_QTX_CTL(0)},
51*4882a593Smuzhiyun 	{I40E_PFINT_ITR0(0),    0x00000FFF, 3,
52*4882a593Smuzhiyun 		I40E_PFINT_ITR0(1) - I40E_PFINT_ITR0(0)},
53*4882a593Smuzhiyun 	{I40E_PFINT_ITRN(0, 0), 0x00000FFF, 1,
54*4882a593Smuzhiyun 		I40E_PFINT_ITRN(0, 1) - I40E_PFINT_ITRN(0, 0)},
55*4882a593Smuzhiyun 	{I40E_PFINT_ITRN(1, 0), 0x00000FFF, 1,
56*4882a593Smuzhiyun 		I40E_PFINT_ITRN(1, 1) - I40E_PFINT_ITRN(1, 0)},
57*4882a593Smuzhiyun 	{I40E_PFINT_ITRN(2, 0), 0x00000FFF, 1,
58*4882a593Smuzhiyun 		I40E_PFINT_ITRN(2, 1) - I40E_PFINT_ITRN(2, 0)},
59*4882a593Smuzhiyun 	{I40E_PFINT_STAT_CTL0,  0x0000000C, 1, 0},
60*4882a593Smuzhiyun 	{I40E_PFINT_LNKLST0,    0x00001FFF, 1, 0},
61*4882a593Smuzhiyun 	{I40E_PFINT_LNKLSTN(0), 0x000007FF, 1,
62*4882a593Smuzhiyun 		I40E_PFINT_LNKLSTN(1) - I40E_PFINT_LNKLSTN(0)},
63*4882a593Smuzhiyun 	{I40E_QINT_TQCTL(0),    0x000000FF, 1,
64*4882a593Smuzhiyun 		I40E_QINT_TQCTL(1) - I40E_QINT_TQCTL(0)},
65*4882a593Smuzhiyun 	{I40E_QINT_RQCTL(0),    0x000000FF, 1,
66*4882a593Smuzhiyun 		I40E_QINT_RQCTL(1) - I40E_QINT_RQCTL(0)},
67*4882a593Smuzhiyun 	{I40E_PFINT_ICR0_ENA,   0xF7F20000, 1, 0},
68*4882a593Smuzhiyun 	{ 0 }
69*4882a593Smuzhiyun };
70*4882a593Smuzhiyun 
71*4882a593Smuzhiyun /**
72*4882a593Smuzhiyun  * i40e_diag_reg_test
73*4882a593Smuzhiyun  * @hw: pointer to the hw struct
74*4882a593Smuzhiyun  *
75*4882a593Smuzhiyun  * Perform registers diagnostic test
76*4882a593Smuzhiyun  **/
i40e_diag_reg_test(struct i40e_hw * hw)77*4882a593Smuzhiyun i40e_status i40e_diag_reg_test(struct i40e_hw *hw)
78*4882a593Smuzhiyun {
79*4882a593Smuzhiyun 	i40e_status ret_code = 0;
80*4882a593Smuzhiyun 	u32 reg, mask;
81*4882a593Smuzhiyun 	u32 i, j;
82*4882a593Smuzhiyun 
83*4882a593Smuzhiyun 	for (i = 0; i40e_reg_list[i].offset != 0 &&
84*4882a593Smuzhiyun 					     !ret_code; i++) {
85*4882a593Smuzhiyun 
86*4882a593Smuzhiyun 		/* set actual reg range for dynamically allocated resources */
87*4882a593Smuzhiyun 		if (i40e_reg_list[i].offset == I40E_QTX_CTL(0) &&
88*4882a593Smuzhiyun 		    hw->func_caps.num_tx_qp != 0)
89*4882a593Smuzhiyun 			i40e_reg_list[i].elements = hw->func_caps.num_tx_qp;
90*4882a593Smuzhiyun 		if ((i40e_reg_list[i].offset == I40E_PFINT_ITRN(0, 0) ||
91*4882a593Smuzhiyun 		     i40e_reg_list[i].offset == I40E_PFINT_ITRN(1, 0) ||
92*4882a593Smuzhiyun 		     i40e_reg_list[i].offset == I40E_PFINT_ITRN(2, 0) ||
93*4882a593Smuzhiyun 		     i40e_reg_list[i].offset == I40E_QINT_TQCTL(0) ||
94*4882a593Smuzhiyun 		     i40e_reg_list[i].offset == I40E_QINT_RQCTL(0)) &&
95*4882a593Smuzhiyun 		    hw->func_caps.num_msix_vectors != 0)
96*4882a593Smuzhiyun 			i40e_reg_list[i].elements =
97*4882a593Smuzhiyun 				hw->func_caps.num_msix_vectors - 1;
98*4882a593Smuzhiyun 
99*4882a593Smuzhiyun 		/* test register access */
100*4882a593Smuzhiyun 		mask = i40e_reg_list[i].mask;
101*4882a593Smuzhiyun 		for (j = 0; j < i40e_reg_list[i].elements && !ret_code; j++) {
102*4882a593Smuzhiyun 			reg = i40e_reg_list[i].offset +
103*4882a593Smuzhiyun 			      (j * i40e_reg_list[i].stride);
104*4882a593Smuzhiyun 			ret_code = i40e_diag_reg_pattern_test(hw, reg, mask);
105*4882a593Smuzhiyun 		}
106*4882a593Smuzhiyun 	}
107*4882a593Smuzhiyun 
108*4882a593Smuzhiyun 	return ret_code;
109*4882a593Smuzhiyun }
110*4882a593Smuzhiyun 
111*4882a593Smuzhiyun /**
112*4882a593Smuzhiyun  * i40e_diag_eeprom_test
113*4882a593Smuzhiyun  * @hw: pointer to the hw struct
114*4882a593Smuzhiyun  *
115*4882a593Smuzhiyun  * Perform EEPROM diagnostic test
116*4882a593Smuzhiyun  **/
i40e_diag_eeprom_test(struct i40e_hw * hw)117*4882a593Smuzhiyun i40e_status i40e_diag_eeprom_test(struct i40e_hw *hw)
118*4882a593Smuzhiyun {
119*4882a593Smuzhiyun 	i40e_status ret_code;
120*4882a593Smuzhiyun 	u16 reg_val;
121*4882a593Smuzhiyun 
122*4882a593Smuzhiyun 	/* read NVM control word and if NVM valid, validate EEPROM checksum*/
123*4882a593Smuzhiyun 	ret_code = i40e_read_nvm_word(hw, I40E_SR_NVM_CONTROL_WORD, &reg_val);
124*4882a593Smuzhiyun 	if (!ret_code &&
125*4882a593Smuzhiyun 	    ((reg_val & I40E_SR_CONTROL_WORD_1_MASK) ==
126*4882a593Smuzhiyun 	     BIT(I40E_SR_CONTROL_WORD_1_SHIFT)))
127*4882a593Smuzhiyun 		return i40e_validate_nvm_checksum(hw, NULL);
128*4882a593Smuzhiyun 	else
129*4882a593Smuzhiyun 		return I40E_ERR_DIAG_TEST_FAILED;
130*4882a593Smuzhiyun }
131