xref: /OK3568_Linux_fs/kernel/arch/s390/include/asm/pci_io.h (revision 4882a59341e53eb6f0b4789bf948001014eff981)
1*4882a593Smuzhiyun /* SPDX-License-Identifier: GPL-2.0 */
2*4882a593Smuzhiyun #ifndef _ASM_S390_PCI_IO_H
3*4882a593Smuzhiyun #define _ASM_S390_PCI_IO_H
4*4882a593Smuzhiyun 
5*4882a593Smuzhiyun #ifdef CONFIG_PCI
6*4882a593Smuzhiyun 
7*4882a593Smuzhiyun #include <linux/kernel.h>
8*4882a593Smuzhiyun #include <linux/slab.h>
9*4882a593Smuzhiyun #include <asm/pci_insn.h>
10*4882a593Smuzhiyun 
11*4882a593Smuzhiyun /* I/O size constraints */
12*4882a593Smuzhiyun #define ZPCI_MAX_READ_SIZE	8
13*4882a593Smuzhiyun #define ZPCI_MAX_WRITE_SIZE	128
14*4882a593Smuzhiyun 
15*4882a593Smuzhiyun /* I/O Map */
16*4882a593Smuzhiyun #define ZPCI_IOMAP_SHIFT		48
17*4882a593Smuzhiyun #define ZPCI_IOMAP_ADDR_SHIFT		62
18*4882a593Smuzhiyun #define ZPCI_IOMAP_ADDR_BASE		(1UL << ZPCI_IOMAP_ADDR_SHIFT)
19*4882a593Smuzhiyun #define ZPCI_IOMAP_ADDR_OFF_MASK	((1UL << ZPCI_IOMAP_SHIFT) - 1)
20*4882a593Smuzhiyun #define ZPCI_IOMAP_MAX_ENTRIES							\
21*4882a593Smuzhiyun 	(1UL << (ZPCI_IOMAP_ADDR_SHIFT - ZPCI_IOMAP_SHIFT))
22*4882a593Smuzhiyun #define ZPCI_IOMAP_ADDR_IDX_MASK						\
23*4882a593Smuzhiyun 	((ZPCI_IOMAP_ADDR_BASE - 1) & ~ZPCI_IOMAP_ADDR_OFF_MASK)
24*4882a593Smuzhiyun 
25*4882a593Smuzhiyun struct zpci_iomap_entry {
26*4882a593Smuzhiyun 	u32 fh;
27*4882a593Smuzhiyun 	u8 bar;
28*4882a593Smuzhiyun 	u16 count;
29*4882a593Smuzhiyun };
30*4882a593Smuzhiyun 
31*4882a593Smuzhiyun extern struct zpci_iomap_entry *zpci_iomap_start;
32*4882a593Smuzhiyun 
33*4882a593Smuzhiyun #define ZPCI_ADDR(idx) (ZPCI_IOMAP_ADDR_BASE | ((u64) idx << ZPCI_IOMAP_SHIFT))
34*4882a593Smuzhiyun #define ZPCI_IDX(addr)								\
35*4882a593Smuzhiyun 	(((__force u64) addr & ZPCI_IOMAP_ADDR_IDX_MASK) >> ZPCI_IOMAP_SHIFT)
36*4882a593Smuzhiyun #define ZPCI_OFFSET(addr)							\
37*4882a593Smuzhiyun 	((__force u64) addr & ZPCI_IOMAP_ADDR_OFF_MASK)
38*4882a593Smuzhiyun 
39*4882a593Smuzhiyun #define ZPCI_CREATE_REQ(handle, space, len)					\
40*4882a593Smuzhiyun 	((u64) handle << 32 | space << 16 | len)
41*4882a593Smuzhiyun 
42*4882a593Smuzhiyun #define zpci_read(LENGTH, RETTYPE)						\
43*4882a593Smuzhiyun static inline RETTYPE zpci_read_##RETTYPE(const volatile void __iomem *addr)	\
44*4882a593Smuzhiyun {										\
45*4882a593Smuzhiyun 	u64 data;								\
46*4882a593Smuzhiyun 	int rc;									\
47*4882a593Smuzhiyun 										\
48*4882a593Smuzhiyun 	rc = zpci_load(&data, addr, LENGTH);					\
49*4882a593Smuzhiyun 	if (rc)									\
50*4882a593Smuzhiyun 		data = -1ULL;							\
51*4882a593Smuzhiyun 	return (RETTYPE) data;							\
52*4882a593Smuzhiyun }
53*4882a593Smuzhiyun 
54*4882a593Smuzhiyun #define zpci_write(LENGTH, VALTYPE)						\
55*4882a593Smuzhiyun static inline void zpci_write_##VALTYPE(VALTYPE val,				\
56*4882a593Smuzhiyun 					const volatile void __iomem *addr)	\
57*4882a593Smuzhiyun {										\
58*4882a593Smuzhiyun 	u64 data = (VALTYPE) val;						\
59*4882a593Smuzhiyun 										\
60*4882a593Smuzhiyun 	zpci_store(addr, data, LENGTH);						\
61*4882a593Smuzhiyun }
62*4882a593Smuzhiyun 
63*4882a593Smuzhiyun zpci_read(8, u64)
64*4882a593Smuzhiyun zpci_read(4, u32)
65*4882a593Smuzhiyun zpci_read(2, u16)
66*4882a593Smuzhiyun zpci_read(1, u8)
67*4882a593Smuzhiyun zpci_write(8, u64)
68*4882a593Smuzhiyun zpci_write(4, u32)
69*4882a593Smuzhiyun zpci_write(2, u16)
70*4882a593Smuzhiyun zpci_write(1, u8)
71*4882a593Smuzhiyun 
zpci_write_single(volatile void __iomem * dst,const void * src,unsigned long len)72*4882a593Smuzhiyun static inline int zpci_write_single(volatile void __iomem *dst, const void *src,
73*4882a593Smuzhiyun 				    unsigned long len)
74*4882a593Smuzhiyun {
75*4882a593Smuzhiyun 	u64 val;
76*4882a593Smuzhiyun 
77*4882a593Smuzhiyun 	switch (len) {
78*4882a593Smuzhiyun 	case 1:
79*4882a593Smuzhiyun 		val = (u64) *((u8 *) src);
80*4882a593Smuzhiyun 		break;
81*4882a593Smuzhiyun 	case 2:
82*4882a593Smuzhiyun 		val = (u64) *((u16 *) src);
83*4882a593Smuzhiyun 		break;
84*4882a593Smuzhiyun 	case 4:
85*4882a593Smuzhiyun 		val = (u64) *((u32 *) src);
86*4882a593Smuzhiyun 		break;
87*4882a593Smuzhiyun 	case 8:
88*4882a593Smuzhiyun 		val = (u64) *((u64 *) src);
89*4882a593Smuzhiyun 		break;
90*4882a593Smuzhiyun 	default:
91*4882a593Smuzhiyun 		val = 0;		/* let FW report error */
92*4882a593Smuzhiyun 		break;
93*4882a593Smuzhiyun 	}
94*4882a593Smuzhiyun 	return zpci_store(dst, val, len);
95*4882a593Smuzhiyun }
96*4882a593Smuzhiyun 
zpci_read_single(void * dst,const volatile void __iomem * src,unsigned long len)97*4882a593Smuzhiyun static inline int zpci_read_single(void *dst, const volatile void __iomem *src,
98*4882a593Smuzhiyun 				   unsigned long len)
99*4882a593Smuzhiyun {
100*4882a593Smuzhiyun 	u64 data;
101*4882a593Smuzhiyun 	int cc;
102*4882a593Smuzhiyun 
103*4882a593Smuzhiyun 	cc = zpci_load(&data, src, len);
104*4882a593Smuzhiyun 	if (cc)
105*4882a593Smuzhiyun 		goto out;
106*4882a593Smuzhiyun 
107*4882a593Smuzhiyun 	switch (len) {
108*4882a593Smuzhiyun 	case 1:
109*4882a593Smuzhiyun 		*((u8 *) dst) = (u8) data;
110*4882a593Smuzhiyun 		break;
111*4882a593Smuzhiyun 	case 2:
112*4882a593Smuzhiyun 		*((u16 *) dst) = (u16) data;
113*4882a593Smuzhiyun 		break;
114*4882a593Smuzhiyun 	case 4:
115*4882a593Smuzhiyun 		*((u32 *) dst) = (u32) data;
116*4882a593Smuzhiyun 		break;
117*4882a593Smuzhiyun 	case 8:
118*4882a593Smuzhiyun 		*((u64 *) dst) = (u64) data;
119*4882a593Smuzhiyun 		break;
120*4882a593Smuzhiyun 	}
121*4882a593Smuzhiyun out:
122*4882a593Smuzhiyun 	return cc;
123*4882a593Smuzhiyun }
124*4882a593Smuzhiyun 
125*4882a593Smuzhiyun int zpci_write_block(volatile void __iomem *dst, const void *src,
126*4882a593Smuzhiyun 		     unsigned long len);
127*4882a593Smuzhiyun 
zpci_get_max_write_size(u64 src,u64 dst,int len,int max)128*4882a593Smuzhiyun static inline u8 zpci_get_max_write_size(u64 src, u64 dst, int len, int max)
129*4882a593Smuzhiyun {
130*4882a593Smuzhiyun 	int count = len > max ? max : len, size = 1;
131*4882a593Smuzhiyun 
132*4882a593Smuzhiyun 	while (!(src & 0x1) && !(dst & 0x1) && ((size << 1) <= count)) {
133*4882a593Smuzhiyun 		dst = dst >> 1;
134*4882a593Smuzhiyun 		src = src >> 1;
135*4882a593Smuzhiyun 		size = size << 1;
136*4882a593Smuzhiyun 	}
137*4882a593Smuzhiyun 	return size;
138*4882a593Smuzhiyun }
139*4882a593Smuzhiyun 
zpci_memcpy_fromio(void * dst,const volatile void __iomem * src,unsigned long n)140*4882a593Smuzhiyun static inline int zpci_memcpy_fromio(void *dst,
141*4882a593Smuzhiyun 				     const volatile void __iomem *src,
142*4882a593Smuzhiyun 				     unsigned long n)
143*4882a593Smuzhiyun {
144*4882a593Smuzhiyun 	int size, rc = 0;
145*4882a593Smuzhiyun 
146*4882a593Smuzhiyun 	while (n > 0) {
147*4882a593Smuzhiyun 		size = zpci_get_max_write_size((u64 __force) src,
148*4882a593Smuzhiyun 					       (u64) dst, n,
149*4882a593Smuzhiyun 					       ZPCI_MAX_READ_SIZE);
150*4882a593Smuzhiyun 		rc = zpci_read_single(dst, src, size);
151*4882a593Smuzhiyun 		if (rc)
152*4882a593Smuzhiyun 			break;
153*4882a593Smuzhiyun 		src += size;
154*4882a593Smuzhiyun 		dst += size;
155*4882a593Smuzhiyun 		n -= size;
156*4882a593Smuzhiyun 	}
157*4882a593Smuzhiyun 	return rc;
158*4882a593Smuzhiyun }
159*4882a593Smuzhiyun 
zpci_memcpy_toio(volatile void __iomem * dst,const void * src,unsigned long n)160*4882a593Smuzhiyun static inline int zpci_memcpy_toio(volatile void __iomem *dst,
161*4882a593Smuzhiyun 				   const void *src, unsigned long n)
162*4882a593Smuzhiyun {
163*4882a593Smuzhiyun 	int size, rc = 0;
164*4882a593Smuzhiyun 
165*4882a593Smuzhiyun 	if (!src)
166*4882a593Smuzhiyun 		return -EINVAL;
167*4882a593Smuzhiyun 
168*4882a593Smuzhiyun 	while (n > 0) {
169*4882a593Smuzhiyun 		size = zpci_get_max_write_size((u64 __force) dst,
170*4882a593Smuzhiyun 					       (u64) src, n,
171*4882a593Smuzhiyun 					       ZPCI_MAX_WRITE_SIZE);
172*4882a593Smuzhiyun 		if (size > 8) /* main path */
173*4882a593Smuzhiyun 			rc = zpci_write_block(dst, src, size);
174*4882a593Smuzhiyun 		else
175*4882a593Smuzhiyun 			rc = zpci_write_single(dst, src, size);
176*4882a593Smuzhiyun 		if (rc)
177*4882a593Smuzhiyun 			break;
178*4882a593Smuzhiyun 		src += size;
179*4882a593Smuzhiyun 		dst += size;
180*4882a593Smuzhiyun 		n -= size;
181*4882a593Smuzhiyun 	}
182*4882a593Smuzhiyun 	return rc;
183*4882a593Smuzhiyun }
184*4882a593Smuzhiyun 
zpci_memset_io(volatile void __iomem * dst,unsigned char val,size_t count)185*4882a593Smuzhiyun static inline int zpci_memset_io(volatile void __iomem *dst,
186*4882a593Smuzhiyun 				 unsigned char val, size_t count)
187*4882a593Smuzhiyun {
188*4882a593Smuzhiyun 	u8 *src = kmalloc(count, GFP_KERNEL);
189*4882a593Smuzhiyun 	int rc;
190*4882a593Smuzhiyun 
191*4882a593Smuzhiyun 	if (src == NULL)
192*4882a593Smuzhiyun 		return -ENOMEM;
193*4882a593Smuzhiyun 	memset(src, val, count);
194*4882a593Smuzhiyun 
195*4882a593Smuzhiyun 	rc = zpci_memcpy_toio(dst, src, count);
196*4882a593Smuzhiyun 	kfree(src);
197*4882a593Smuzhiyun 	return rc;
198*4882a593Smuzhiyun }
199*4882a593Smuzhiyun 
200*4882a593Smuzhiyun #endif /* CONFIG_PCI */
201*4882a593Smuzhiyun 
202*4882a593Smuzhiyun #endif /* _ASM_S390_PCI_IO_H */
203