Home
last modified time | relevance | path

Searched refs:CKG_TSP_GPONLY_MASK (Results 1 – 15 of 15) sorted by relevance

/utopia/UTPA2-700.0.x/modules/dscmb/hal/mooney/dscmb/
H A DhalDSCMB.c161 #define CKG_TSP_GPONLY_MASK 0x4000UL macro
174 REG16_W(CKG_TS2_TSGP, REG16_R(CKG_TS2_TSGP) & ~(CKG_TSP_GPONLY_MASK)); in _HAL_DSCMB_ClkCtrl()
183 #undef CKG_TSP_GPONLY_MASK
/utopia/UTPA2-700.0.x/modules/dscmb/hal/messi/dscmb/
H A DhalDSCMB.c161 #define CKG_TSP_GPONLY_MASK 0x4000UL macro
174 REG16_W(CKG_TS2_TSGP, REG16_R(CKG_TS2_TSGP) & ~(CKG_TSP_GPONLY_MASK)); in _HAL_DSCMB_ClkCtrl()
183 #undef CKG_TSP_GPONLY_MASK
/utopia/UTPA2-700.0.x/modules/dscmb/hal/macan/dscmb/
H A DhalDSCMB.c318 #define CKG_TSP_GPONLY_MASK 0x4000UL macro
331 REG16_W(CKG_TS2_TSGP, REG16_R(CKG_TS2_TSGP) & ~(CKG_TSP_GPONLY_MASK)); in _HAL_DSCMB_ClkCtrl()
340 #undef CKG_TSP_GPONLY_MASK
/utopia/UTPA2-700.0.x/modules/dscmb/hal/maldives/dscmb/
H A DhalDSCMB.c379 #define CKG_TSP_GPONLY_MASK 0x4000UL macro
392 REG16_W(CKG_TS2_TSGP, REG16_R(CKG_TS2_TSGP) & ~(CKG_TSP_GPONLY_MASK)); in _HAL_DSCMB_ClkCtrl()
401 #undef CKG_TSP_GPONLY_MASK
/utopia/UTPA2-700.0.x/modules/dscmb/hal/manhattan/dscmb/
H A DhalDSCMB.c385 #define CKG_TSP_GPONLY_MASK 0x4000UL macro
398 REG16_W(CKG_TS2_TSGP, REG16_R(CKG_TS2_TSGP) & ~(CKG_TSP_GPONLY_MASK)); in _HAL_DSCMB_ClkCtrl()
407 #undef CKG_TSP_GPONLY_MASK
/utopia/UTPA2-700.0.x/modules/dscmb/hal/mustang/dscmb/
H A DhalDSCMB.c393 #define CKG_TSP_GPONLY_MASK 0x4000UL macro
410 REG16_W(CKG_TS2_TSGP, REG16_R(CKG_TS2_TSGP) & ~(CKG_TSP_GPONLY_MASK)); in _HAL_DSCMB_ClkCtrl()
420 #undef CKG_TSP_GPONLY_MASK
/utopia/UTPA2-700.0.x/modules/dmx/hal/mustang/tsp/
H A DhalTSP.c4093 #define CKG_TSP_GPONLY_MASK 0x4000UL macro
4374 …_TS4_FIQ), RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TS4_FIQ)), CKG_TSP_GPONLY_MASK)); in HAL_TSP_PowerCtrl()
4462 …KG_TS4_FIQ), SET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TS4_FIQ)), CKG_TSP_GPONLY_MASK)); in HAL_TSP_PowerCtrl()
4527 …_TS4_FIQ), RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TS4_FIQ)), CKG_TSP_GPONLY_MASK)); in HAL_TSP_PowerCtrl()
4614 …KG_TS4_FIQ), SET_FLAG1(_HAL_REG32L_R((REG32_L *)(_virtRegBase+CKG_TS4_FIQ)), CKG_TSP_GPONLY_MASK)); in HAL_TSP_PowerCtrl()
/utopia/UTPA2-700.0.x/modules/dmx/hal/maldives/tsp/
H A DhalTSP.c3865 #define CKG_TSP_GPONLY_MASK 0x4000 macro
3897 …G_TS2_TS4), RESET_FLAG1(_HAL_REG32L_R((REG32_L *)(_u32RegBase+CKG_TS2_TS4)), CKG_TSP_GPONLY_MASK)); in HAL_TSP_PowerCtrl()
3944 …CKG_TS2_TS4), SET_FLAG1(_HAL_REG32L_R((REG32_L *)(_u32RegBase+CKG_TS2_TS4)), CKG_TSP_GPONLY_MASK)); in HAL_TSP_PowerCtrl()
3999 #undef CKG_TSP_GPONLY_MASK
/utopia/UTPA2-700.0.x/modules/dscmb/hal/mainz/dscmb/
H A DhalDSCMB.c180 #undef CKG_TSP_GPONLY_MASK
/utopia/UTPA2-700.0.x/modules/dscmb/hal/M7621/dscmb/
H A DhalDSCMB.c475 #undef CKG_TSP_GPONLY_MASK
/utopia/UTPA2-700.0.x/modules/dscmb/hal/maxim/dscmb/
H A DhalDSCMB.c475 #undef CKG_TSP_GPONLY_MASK
/utopia/UTPA2-700.0.x/modules/dscmb/hal/M7821/dscmb/
H A DhalDSCMB.c563 #undef CKG_TSP_GPONLY_MASK
/utopia/UTPA2-700.0.x/modules/dscmb/hal/maserati/dscmb/
H A DhalDSCMB.c563 #undef CKG_TSP_GPONLY_MASK
/utopia/UTPA2-700.0.x/modules/dmx/hal/macan/tsp/
H A DhalTSP.c4353 #undef CKG_TSP_GPONLY_MASK
/utopia/UTPA2-700.0.x/modules/dmx/hal/manhattan/tsp/
H A DhalTSP.c4390 #undef CKG_TSP_GPONLY_MASK