Home
last modified time | relevance | path

Searched refs:REG_DDC_D1_SRAM_BASEADDR (Results 1 – 25 of 26) sorted by relevance

12

/utopia/UTPA2-700.0.x/modules/xc/hal/M7621/xc/include/
H A Dhwreg_ddc.h408 #define REG_DDC_D1_SRAM_BASEADDR REG_DDC_76_L macro
/utopia/UTPA2-700.0.x/modules/xc/hal/messi/xc/include/
H A Dhwreg_ddc.h408 #define REG_DDC_D1_SRAM_BASEADDR REG_DDC_76_L macro
/utopia/UTPA2-700.0.x/modules/xc/hal/macan/xc/include/
H A Dhwreg_ddc.h408 #define REG_DDC_D1_SRAM_BASEADDR REG_DDC_76_L macro
/utopia/UTPA2-700.0.x/modules/xc/hal/mainz/xc/include/
H A Dhwreg_ddc.h408 #define REG_DDC_D1_SRAM_BASEADDR REG_DDC_76_L macro
/utopia/UTPA2-700.0.x/modules/xc/hal/curry/xc/include/
H A Dhwreg_ddc.h408 #define REG_DDC_D1_SRAM_BASEADDR REG_DDC_76_L macro
/utopia/UTPA2-700.0.x/modules/xc/hal/M7821/xc/include/
H A Dhwreg_ddc.h408 #define REG_DDC_D1_SRAM_BASEADDR REG_DDC_76_L macro
/utopia/UTPA2-700.0.x/modules/xc/hal/k6lite/xc/include/
H A Dhwreg_ddc.h408 #define REG_DDC_D1_SRAM_BASEADDR REG_DDC_76_L macro
/utopia/UTPA2-700.0.x/modules/xc/hal/k6/xc/include/
H A Dhwreg_ddc.h408 #define REG_DDC_D1_SRAM_BASEADDR REG_DDC_76_L macro
/utopia/UTPA2-700.0.x/modules/xc/hal/maxim/xc/include/
H A Dhwreg_ddc.h408 #define REG_DDC_D1_SRAM_BASEADDR REG_DDC_76_L macro
/utopia/UTPA2-700.0.x/modules/xc/hal/manhattan/xc/include/
H A Dhwreg_ddc.h408 #define REG_DDC_D1_SRAM_BASEADDR REG_DDC_76_L macro
/utopia/UTPA2-700.0.x/modules/xc/hal/mooney/xc/include/
H A Dhwreg_ddc.h408 #define REG_DDC_D1_SRAM_BASEADDR REG_DDC_76_L macro
/utopia/UTPA2-700.0.x/modules/xc/hal/maserati/xc/include/
H A Dhwreg_ddc.h408 #define REG_DDC_D1_SRAM_BASEADDR REG_DDC_76_L macro
/utopia/UTPA2-700.0.x/modules/xc/hal/kano/xc/include/
H A Dhwreg_ddc.h408 #define REG_DDC_D1_SRAM_BASEADDR REG_DDC_76_L macro
/utopia/UTPA2-700.0.x/modules/xc/hal/messi/xc/
H A Dmhal_hdmi.c3072 … DDC_WRITE_MASK(REG_DDC_D1_SRAM_BASEADDR,BITS(12:8,DDC_OFFSET_SRAM_DVI1),REG_DDC_D1_BASEADDR_MASK); in HAL_HDMI_DDCRam_SelectPort()
/utopia/UTPA2-700.0.x/modules/xc/hal/mainz/xc/
H A Dmhal_hdmi.c3809 … DDC_WRITE_MASK(REG_DDC_D1_SRAM_BASEADDR,BITS(12:8,DDC_OFFSET_SRAM_DVI1),REG_DDC_D1_BASEADDR_MASK); in HAL_HDMI_DDCRam_SelectPort()
/utopia/UTPA2-700.0.x/modules/xc/hal/macan/xc/
H A Dmhal_hdmi.c5416 … DDC_WRITE_MASK(REG_DDC_D1_SRAM_BASEADDR,BITS(12:8,DDC_OFFSET_SRAM_DVI1),REG_DDC_D1_BASEADDR_MASK); in HAL_HDMI_DDCRam_SelectPort()
/utopia/UTPA2-700.0.x/modules/xc/hal/k6/xc/
H A Dmhal_hdmi.c5518 … DDC_WRITE_MASK(REG_DDC_D1_SRAM_BASEADDR,BITS(12:8,DDC_OFFSET_SRAM_DVI1),REG_DDC_D1_BASEADDR_MASK); in HAL_HDMI_DDCRam_SelectPort()
/utopia/UTPA2-700.0.x/modules/xc/hal/curry/xc/
H A Dmhal_hdmi.c5555 … DDC_WRITE_MASK(REG_DDC_D1_SRAM_BASEADDR,BITS(12:8,DDC_OFFSET_SRAM_DVI1),REG_DDC_D1_BASEADDR_MASK); in HAL_HDMI_DDCRam_SelectPort()
/utopia/UTPA2-700.0.x/modules/xc/hal/k6lite/xc/
H A Dmhal_hdmi.c5518 … DDC_WRITE_MASK(REG_DDC_D1_SRAM_BASEADDR,BITS(12:8,DDC_OFFSET_SRAM_DVI1),REG_DDC_D1_BASEADDR_MASK); in HAL_HDMI_DDCRam_SelectPort()
/utopia/UTPA2-700.0.x/modules/xc/hal/manhattan/xc/
H A Dmhal_hdmi.c5531 … DDC_WRITE_MASK(REG_DDC_D1_SRAM_BASEADDR,BITS(12:8,DDC_OFFSET_SRAM_DVI1),REG_DDC_D1_BASEADDR_MASK); in HAL_HDMI_DDCRam_SelectPort()
/utopia/UTPA2-700.0.x/modules/xc/hal/kano/xc/
H A Dmhal_hdmi.c5555 … DDC_WRITE_MASK(REG_DDC_D1_SRAM_BASEADDR,BITS(12:8,DDC_OFFSET_SRAM_DVI1),REG_DDC_D1_BASEADDR_MASK); in HAL_HDMI_DDCRam_SelectPort()
/utopia/UTPA2-700.0.x/modules/xc/hal/mooney/xc/
H A Dmhal_hdmi.c6119 … DDC_WRITE_MASK(REG_DDC_D1_SRAM_BASEADDR,BITS(12:8,DDC_OFFSET_SRAM_DVI1),REG_DDC_D1_BASEADDR_MASK); in HAL_HDMI_DDCRam_SelectPort()
/utopia/UTPA2-700.0.x/modules/xc/hal/M7621/xc/
H A Dmhal_hdmi.c6122 … DDC_WRITE_MASK(REG_DDC_D1_SRAM_BASEADDR,BITS(12:8,DDC_OFFSET_SRAM_DVI1),REG_DDC_D1_BASEADDR_MASK); in HAL_HDMI_DDCRam_SelectPort()
/utopia/UTPA2-700.0.x/modules/xc/hal/M7821/xc/
H A Dmhal_hdmi.c5837 … DDC_WRITE_MASK(REG_DDC_D1_SRAM_BASEADDR,BITS(12:8,DDC_OFFSET_SRAM_DVI1),REG_DDC_D1_BASEADDR_MASK); in HAL_HDMI_DDCRam_SelectPort()
/utopia/UTPA2-700.0.x/modules/xc/hal/maxim/xc/
H A Dmhal_hdmi.c6125 … DDC_WRITE_MASK(REG_DDC_D1_SRAM_BASEADDR,BITS(12:8,DDC_OFFSET_SRAM_DVI1),REG_DDC_D1_BASEADDR_MASK); in HAL_HDMI_DDCRam_SelectPort()

12