Searched refs:REG_CLKGEN2_TSN_CLK_TSFI_SHIFT (Results 1 – 6 of 6) sorted by relevance
255 #define REG_CLKGEN2_TSN_CLK_TSFI_SHIFT 8UL macro2209 …_CLKGEN2_REG(REG_CLKGEN2_TSN_CLKFI) & ~(REG_CLKGEN0_TSN_CLK_MASK<< REG_CLKGEN2_TSN_CLK_TSFI_SHIFT); in HAL_TSP_SelPad_ClkInv()2210 u32data |= (u32Clk<< REG_CLKGEN2_TSN_CLK_TSFI_SHIFT); in HAL_TSP_SelPad_ClkInv()3211 …*pu16Clk = (TSP_CLKGEN2_REG(REG_CLKGEN2_TSN_CLKFI) >> REG_CLKGEN2_TSN_CLK_TSFI_SHIFT) & REG_CLKG… in HAL_TSP_GetTSIF_Status()
269 #define REG_CLKGEN2_TSN_CLK_TSFI_SHIFT 8UL macro2231 …_CLKGEN2_REG(REG_CLKGEN2_TSN_CLKFI) & ~(REG_CLKGEN0_TSN_CLK_MASK<< REG_CLKGEN2_TSN_CLK_TSFI_SHIFT); in HAL_TSP_SelPad_ClkInv()2232 u32data |= (u32Clk<< REG_CLKGEN2_TSN_CLK_TSFI_SHIFT); in HAL_TSP_SelPad_ClkInv()3237 …*pu16Clk = (TSP_CLKGEN2_REG(REG_CLKGEN2_TSN_CLKFI) >> REG_CLKGEN2_TSN_CLK_TSFI_SHIFT) & REG_CLKG… in HAL_TSP_GetTSIF_Status()
270 #define REG_CLKGEN2_TSN_CLK_TSFI_SHIFT 8UL macro2284 …_CLKGEN2_REG(REG_CLKGEN2_TSN_CLKFI) & ~(REG_CLKGEN0_TSN_CLK_MASK<< REG_CLKGEN2_TSN_CLK_TSFI_SHIFT); in HAL_TSP_SelPad_ClkInv()2285 u32data |= (u32Clk<< REG_CLKGEN2_TSN_CLK_TSFI_SHIFT); in HAL_TSP_SelPad_ClkInv()3423 …*pu16Clk = (TSP_CLKGEN2_REG(REG_CLKGEN2_TSN_CLKFI) >> REG_CLKGEN2_TSN_CLK_TSFI_SHIFT) & REG_CLKG… in HAL_TSP_GetTSIF_Status()
270 #define REG_CLKGEN2_TSN_CLK_TSFI_SHIFT 8UL macro2284 …_CLKGEN2_REG(REG_CLKGEN2_TSN_CLKFI) & ~(REG_CLKGEN0_TSN_CLK_MASK<< REG_CLKGEN2_TSN_CLK_TSFI_SHIFT); in HAL_TSP_SelPad_ClkInv()2285 u32data |= (u32Clk<< REG_CLKGEN2_TSN_CLK_TSFI_SHIFT); in HAL_TSP_SelPad_ClkInv()3406 …*pu16Clk = (TSP_CLKGEN2_REG(REG_CLKGEN2_TSN_CLKFI) >> REG_CLKGEN2_TSN_CLK_TSFI_SHIFT) & REG_CLKG… in HAL_TSP_GetTSIF_Status()
274 #define REG_CLKGEN2_TSN_CLK_TSFI_SHIFT 8UL macro2355 …_CLKGEN2_REG(REG_CLKGEN2_TSN_CLKFI) & ~(REG_CLKGEN0_TSN_CLK_MASK<< REG_CLKGEN2_TSN_CLK_TSFI_SHIFT); in HAL_TSP_SelPad_ClkInv()2356 u32data |= (u32Clk<< REG_CLKGEN2_TSN_CLK_TSFI_SHIFT); in HAL_TSP_SelPad_ClkInv()3502 …*pu16Clk = (TSP_CLKGEN2_REG(REG_CLKGEN2_TSN_CLKFI) >> REG_CLKGEN2_TSN_CLK_TSFI_SHIFT) & REG_CLKG… in HAL_TSP_GetTSIF_Status()
274 #define REG_CLKGEN2_TSN_CLK_TSFI_SHIFT 8UL macro2316 …_CLKGEN2_REG(REG_CLKGEN2_TSN_CLKFI) & ~(REG_CLKGEN0_TSN_CLK_MASK<< REG_CLKGEN2_TSN_CLK_TSFI_SHIFT); in HAL_TSP_SelPad_ClkInv()2317 u32data |= (u32Clk<< REG_CLKGEN2_TSN_CLK_TSFI_SHIFT); in HAL_TSP_SelPad_ClkInv()3463 …*pu16Clk = (TSP_CLKGEN2_REG(REG_CLKGEN2_TSN_CLKFI) >> REG_CLKGEN2_TSN_CLK_TSFI_SHIFT) & REG_CLKG… in HAL_TSP_GetTSIF_Status()