Searched refs:CLK_STC_FIQ0_27M (Results 1 – 4 of 4) sorted by relevance
4393 #define CLK_STC_FIQ0_27M 0x1C00UL macro4729 …STC_PVR2_FIQ0)) & ~(CLK_STC_FIQ0_DISABLE|CLK_STC_FIQ0_INVERT|CLK_STC_FIQ0_MASK))|CLK_STC_FIQ0_27M); in HAL_TSP_PowerCtrl()4909 …STC_PVR2_FIQ0)) & ~(CLK_STC_FIQ0_DISABLE|CLK_STC_FIQ0_INVERT|CLK_STC_FIQ0_MASK))|CLK_STC_FIQ0_27M); in HAL_TSP_PowerCtrl()5062 #undef CLK_STC_FIQ0_27M
4376 #define CLK_STC_FIQ0_27M 0x1C00UL macro4712 …STC_PVR2_FIQ0)) & ~(CLK_STC_FIQ0_DISABLE|CLK_STC_FIQ0_INVERT|CLK_STC_FIQ0_MASK))|CLK_STC_FIQ0_27M); in HAL_TSP_PowerCtrl()4892 …STC_PVR2_FIQ0)) & ~(CLK_STC_FIQ0_DISABLE|CLK_STC_FIQ0_INVERT|CLK_STC_FIQ0_MASK))|CLK_STC_FIQ0_27M); in HAL_TSP_PowerCtrl()5045 #undef CLK_STC_FIQ0_27M
4467 #define CLK_STC_FIQ0_27M 0x1C00UL macro4795 …STC_PVR2_FIQ0)) & ~(CLK_STC_FIQ0_DISABLE|CLK_STC_FIQ0_INVERT|CLK_STC_FIQ0_MASK))|CLK_STC_FIQ0_27M); in HAL_TSP_PowerCtrl()4969 …STC_PVR2_FIQ0)) & ~(CLK_STC_FIQ0_DISABLE|CLK_STC_FIQ0_INVERT|CLK_STC_FIQ0_MASK))|CLK_STC_FIQ0_27M); in HAL_TSP_PowerCtrl()5118 #undef CLK_STC_FIQ0_27M
4428 #define CLK_STC_FIQ0_27M 0x1C00UL macro4756 …STC_PVR2_FIQ0)) & ~(CLK_STC_FIQ0_DISABLE|CLK_STC_FIQ0_INVERT|CLK_STC_FIQ0_MASK))|CLK_STC_FIQ0_27M); in HAL_TSP_PowerCtrl()4930 …STC_PVR2_FIQ0)) & ~(CLK_STC_FIQ0_DISABLE|CLK_STC_FIQ0_INVERT|CLK_STC_FIQ0_MASK))|CLK_STC_FIQ0_27M); in HAL_TSP_PowerCtrl()5079 #undef CLK_STC_FIQ0_27M