Home
last modified time | relevance | path

Searched refs:RCC_DDRITFCFGR (Results 1 – 4 of 4) sorted by relevance

/rk3399_ARM-atf/drivers/st/ddr/
H A Dstm32mp2_ddr.c217 mmio_setbits_32(priv->rcc + RCC_DDRITFCFGR, RCC_DDRITFCFGR_DDRRST); in ddr_reset()
229 mmio_setbits_32(priv->rcc + RCC_DDRITFCFGR, RCC_DDRITFCFGR_DDRRST); in ddr_reset()
245 mmio_setbits_32(priv->rcc + RCC_DDRITFCFGR, RCC_DDRITFCFGR_DDRRST); in ddr_standby_reset()
253 mmio_clrbits_32(priv->rcc + RCC_DDRITFCFGR, RCC_DDRITFCFGR_DDRPHYDLP); in ddr_standby_reset()
264 mmio_clrbits_32(priv->rcc + RCC_DDRITFCFGR, RCC_DDRITFCFGR_DDRRST); in ddr_standby_reset_release()
281 mmio_setbits_32(priv->rcc + RCC_DDRITFCFGR, RCC_DDRITFCFGR_DDRRST); in ddr_sysconf_configuration()
432 mmio_clrbits_32(priv->rcc + RCC_DDRITFCFGR, RCC_DDRITFCFGR_DDRRST); in stm32mp2_ddr_init()
H A Dstm32mp2_ddr_helpers.c291 mmio_setbits_32(rcc_base + RCC_DDRITFCFGR, RCC_DDRITFCFGR_DDRPHYDLP); in sr_ssr_entry()
303 mmio_clrbits_32(rcc_base + RCC_DDRITFCFGR, RCC_DDRITFCFGR_DDRPHYDLP); in sr_ssr_exit()
332 mmio_clrsetbits_32(stm32mp_rcc_base() + RCC_DDRITFCFGR, in sr_hsr_set()
511 mmio_write_32(rcc_base + RCC_DDRITFCFGR, RCC_DDRITFCFGR_DDRRST); in ddr_sub_system_clk_off()
/rk3399_ARM-atf/include/drivers/st/
H A Dstm32mp21_rcc.h306 #define RCC_DDRITFCFGR U(0x4E8) macro
H A Dstm32mp25_rcc.h310 #define RCC_DDRITFCFGR U(0x4E8) macro