Searched refs:UVD_SOFT_RESET__LMI_UMC_SOFT_RESET_MASK (Results 1 – 18 of 18) sorted by relevance
372 WREG32_P(mmUVD_SOFT_RESET, 0, ~UVD_SOFT_RESET__LMI_UMC_SOFT_RESET_MASK); in uvd_v3_1_start()493 UVD_SOFT_RESET__LMI_UMC_SOFT_RESET_MASK); in uvd_v3_1_stop()
308 WREG32_P(mmUVD_SOFT_RESET, 0, ~UVD_SOFT_RESET__LMI_UMC_SOFT_RESET_MASK); in uvd_v4_2_start()429 UVD_SOFT_RESET__LMI_UMC_SOFT_RESET_MASK); in uvd_v4_2_stop()
865 tmp &= ~UVD_SOFT_RESET__LMI_UMC_SOFT_RESET_MASK; in vcn_v1_0_start_spg_mode()1151 UVD_SOFT_RESET__LMI_UMC_SOFT_RESET_MASK, in vcn_v1_0_stop_spg_mode()1152 ~UVD_SOFT_RESET__LMI_UMC_SOFT_RESET_MASK); in vcn_v1_0_stop_spg_mode()
1008 tmp &= ~UVD_SOFT_RESET__LMI_UMC_SOFT_RESET_MASK; in vcn_v2_0_start()1174 UVD_SOFT_RESET__LMI_UMC_SOFT_RESET_MASK, in vcn_v2_0_stop()1175 ~UVD_SOFT_RESET__LMI_UMC_SOFT_RESET_MASK); in vcn_v2_0_stop()
319 UVD_SOFT_RESET__LMI_UMC_SOFT_RESET_MASK); in uvd_v5_0_start()
864 UVD_SOFT_RESET__LMI_UMC_SOFT_RESET_MASK)); in uvd_v7_0_sriov_start()978 UVD_SOFT_RESET__LMI_UMC_SOFT_RESET_MASK); in uvd_v7_0_start()
1083 tmp &= ~UVD_SOFT_RESET__LMI_UMC_SOFT_RESET_MASK; in vcn_v3_0_start()1514 tmp |= UVD_SOFT_RESET__LMI_UMC_SOFT_RESET_MASK; in vcn_v3_0_stop()
735 UVD_SOFT_RESET__LMI_UMC_SOFT_RESET_MASK); in uvd_v6_0_start()
703 #define UVD_SOFT_RESET__LMI_UMC_SOFT_RESET_MASK … macro
591 #define UVD_SOFT_RESET__LMI_UMC_SOFT_RESET_MASK 0x2000 macro
672 #define UVD_SOFT_RESET__LMI_UMC_SOFT_RESET_MASK 0x00002000L macro
597 #define UVD_SOFT_RESET__LMI_UMC_SOFT_RESET_MASK 0x2000 macro
629 #define UVD_SOFT_RESET__LMI_UMC_SOFT_RESET_MASK 0x2000 macro
631 #define UVD_SOFT_RESET__LMI_UMC_SOFT_RESET_MASK 0x2000 macro
1227 #define UVD_SOFT_RESET__LMI_UMC_SOFT_RESET_MASK … macro
1841 #define UVD_SOFT_RESET__LMI_UMC_SOFT_RESET_MASK … macro
2836 #define UVD_SOFT_RESET__LMI_UMC_SOFT_RESET_MASK … macro
2560 #define UVD_SOFT_RESET__LMI_UMC_SOFT_RESET_MASK … macro