Searched refs:PCIE_DMA_CHANEL_MAX_NUM (Results 1 – 4 of 4) sorted by relevance
56 #define PCIE_DMA_CHANEL_MAX_NUM 2 macro62 struct completion rd_done[PCIE_DMA_CHANEL_MAX_NUM];63 struct completion wr_done[PCIE_DMA_CHANEL_MAX_NUM];65 struct mutex rd_lock[PCIE_DMA_CHANEL_MAX_NUM]; /* Corresponding to each read DMA channel */66 struct mutex wr_lock[PCIE_DMA_CHANEL_MAX_NUM]; /* Corresponding to each write DMA channel */104 if (chn >= PCIE_DMA_CHANEL_MAX_NUM) in rk_pcie_ep_dma_frombus()147 if (chn >= PCIE_DMA_CHANEL_MAX_NUM) in rk_pcie_ep_dma_tobus()199 if (chn >= PCIE_DMA_CHANEL_MAX_NUM) in rk_pcie_dma_interrupt_handler_call_back()226 for (i = 0; i < PCIE_DMA_CHANEL_MAX_NUM; i++) { in pcie_dw_dmatest_register()
71 #define PCIE_DMA_CHANEL_MAX_NUM 2 macro671 for (chn = 0; chn < PCIE_DMA_CHANEL_MAX_NUM; chn++) { in rockchip_pcie_sys_irq_handler()688 for (chn = 0; chn < PCIE_DMA_CHANEL_MAX_NUM; chn++) { in rockchip_pcie_sys_irq_handler()
90 #define PCIE_DMA_CHANEL_MAX_NUM 2 macro1482 for (chn = 0; chn < PCIE_DMA_CHANEL_MAX_NUM; chn++) { in rk_pcie_sys_irq_handler()1501 for (chn = 0; chn < PCIE_DMA_CHANEL_MAX_NUM; chn++) { in rk_pcie_sys_irq_handler()
75 #define PCIE_DMA_CHANEL_MAX_NUM 2 macro466 for (chn = 0; chn < PCIE_DMA_CHANEL_MAX_NUM; chn++) { in pcie_rkep_obj_handler()484 for (chn = 0; chn < PCIE_DMA_CHANEL_MAX_NUM; chn++) { in pcie_rkep_obj_handler()