Lines Matching refs:u32Clk
2035 MS_U32 u32Clk = 0UL; in HAL_TSP_SelPad_ClkInv() local
2050 u32Clk = TSP_CLK_INDEMOD; in HAL_TSP_SelPad_ClkInv()
2053 u32Clk = TSP_CLK_TS0; in HAL_TSP_SelPad_ClkInv()
2056 u32Clk = TSP_CLK_TS1; in HAL_TSP_SelPad_ClkInv()
2059 u32Clk = TSP_CLK_TS2; in HAL_TSP_SelPad_ClkInv()
2062 u32Clk = TSP_CLK_TSOOUT; in HAL_TSP_SelPad_ClkInv()
2069 u32Clk |= TSP_CLK_INVERSE; in HAL_TSP_SelPad_ClkInv()
2075 u32data |= (u32Clk<< REG_CLKGEN0_TSN_CLK_TS0_SHIFT); in HAL_TSP_SelPad_ClkInv()
2080 u32data |= (u32Clk<< REG_CLKGEN0_TSN_CLK_TS1_SHIFT); in HAL_TSP_SelPad_ClkInv()
2085 u32data |= (u32Clk<< REG_CLKGEN0_TSN_CLK_TS2_SHIFT); in HAL_TSP_SelPad_ClkInv()
2090 u32data |= (u32Clk<< REG_CLKGEN1_TSN_CLK_TSFI_SHIFT); in HAL_TSP_SelPad_ClkInv()
4156 MS_U32 u32Clk = 0; in HAL_TSP_SetPVRTimeStampClk() local
4164 u32Clk = 0x7UL; //original clock in HAL_TSP_SetPVRTimeStampClk()
4168 u32Clk = ((u32ClkSrc & 0xFF00UL) >> 8) - 1; //clock engine select in HAL_TSP_SetPVRTimeStampClk()
4202 …(_HAL_REG32L_R((REG32_L *)(_virtRegBase+u32RegClkSrc)) & ~u32RegClkMask) | (u32Clk << u32RegShift)… in HAL_TSP_SetPVRTimeStampClk()