Lines Matching refs:REG32

240 } REG32;  typedef
254 typedef REG32 REG_PidFlt;
286 REG32 Ctrl;
323 REG32 Match[TSP_FILTER_DEPTH/sizeof(MS_U32)];
324 REG32 Mask[TSP_FILTER_DEPTH/sizeof(MS_U32)];
325 REG32 BufStart;
327 REG32 BufEnd;
328 REG32 BufRead;
329 REG32 BufWrite;
330 REG32 BufCur;
332 REG32 RmnReqCnt;
340 REG32 CRC32;
341 REG32 NMatch[TSP_FILTER_DEPTH/sizeof(MS_U32)];
342 REG32 _x50[12]; // (0x210080-0x210050)/4
348 REG32 ML;
372REG32 TsRec_Head20; // 0xbf802a00 0x00 //one…
375 REG32 TsRec_Head21_Mid20; // 0xbf802a08 0x02
380 REG32 TsRec_Mid21_Tail20; // 0xbf802a10 0x04
385 REG32 TsRec_Tail2_Pcr1; // 0xbf802a18 0x06
390 REG32 Pcr1; // 0xbf802a20 0x08
393 REG32 Pcr64_H; // 0xbf802a28 0x0A
399 REG32 _xbf802a30; //_xbf802a30 0x0C
401 REG32 DbgInfo_Ctrl; //_xbf802a38 0x0E
406REG32 _xbf802a40_xbf802a78[8]; // 0xbf802a40-- 0xbf802a78 (0x…
407 REG32 Pkt_CacheW0; // 0xbf802a80 0x20
408 REG32 Pkt_CacheW1; // 0xbf802a88 0x22
409 REG32 Pkt_CacheW2; // 0xbf802a90 0x24
410 REG32 Pkt_CacheW3; // 0xbf802a98 0x26
412 REG32 Pkt_DMA; // 0xbf802aa8 0x2a
420REG32 Hw_Config0; // 0xbf802ab0 0x2c : HW_Conf…
437 REG32 TSP_DBG_PORT; // 0xbf802ab8 0x2e
446 REG32 Pkt_Info; // 0xbf802ad0 0x34
459 REG32 Pkt_Info2; // 0xbf802ad8 0x36
469 REG32 SwInt_Stat; // 0xbf802ae0 0x38
494REG32 TsDma_Addr; // 0xbf802ae8 0x3a /…
496 REG32 TsDma_Size; // 0xbf802af0 0x3c
497 REG32 TsDma_Ctrl_CmdQ; // 0xbf802af8 0x3e
517 REG32 MCU_Cmd; // 0xbf802b00 0x40
556 REG32 Hw_Config2; // 0xbf802b08 0x42
574 REG32 Hw_Config4; // 0xbf802b10 0x44
605 REG32 NOEA_PC; // 0xbf802b18 0x46
606 REG32 Idr_Ctrl_Addr0; // 0xbf802b20 0x48
619 REG32 Idr_Addr1_Write0; // 0xbf802b28 0x4a
624 REG32 Idr_Write1_Read0; // 0xbf802b30 0x4c
629 REG32 Idr_Read1; // 0xbf802b38 0x4e
638REG32 TsRec_Head; // 0xbf802b40 0x50 /…
639 REG32 TsRec_Mid; // 0xbf802b48 0x52
640 REG32 TsRec_Tail; // 0xbf802b50 0x54
641 REG32 TsRec_WPtr; // 0xbf802b58 0x56
643 REG32 TSP_DMAWP_BND; // 0xbf802b60 0x58
650 REG32 reg15b4; // 0xbf802b68 0x5a
681 REG32 TSP_MATCH_PID_NUM; // 0xbf802b70 0x5c
682REG32 TSP_IWB_WAIT; // 0xbf802b78 0x5e // Wait …
684REG32 Cpu_Base; // 0xbf802b80 0x60 /…
686 REG32 Qmem_Ibase; // 0xbf802b88 0x62
687 REG32 Qmem_Imask; // 0xbf802b90 0x64
688 REG32 Qmem_Dbase; // 0xbf802b98 0x66
689 REG32 Qmem_Dmask; // 0xbf802ba0 0x68
691 REG32 TSP_Debug; // 0xbf802ba8 0x6a
694REG32 TsFileIn_WPtr; // 0xbf802bb0 0x6c, bit0~bit…
695 REG32 TsFileIn_RPtr; // 0xbf802bb8 0x6e
696 REG32 TsFileIn_Timer; // 0xbf802bc0 0x70
697REG32 TsFileIn_Head; // 0xbf802bc8 0x72, bit0~bit…
698 REG32 TsFileIn_Mid; // 0xbf802bd0 0x74
699 REG32 TsFileIn_Tail; // 0xbf802bd8 0x76
701REG32 Dnld_Ctrl; // 0xbf802be0 0x78, miu addr…
708 REG32 TSP_Ctrl; // 0xbf802be8 0x7a
727 REG32 PKT_CNT; // 0xbf802bf0 0x7c
767 REG32 MCU_Data0; // 0xbf802c00 0x00
770 REG32 LPcr1; // 0xbf802c08 0x02
771 REG32 LPcr2; // 0xbf802c10 0x04
772 REG32 reg160C; // 0xbf802c18 0x06
798 REG32 PktChkSizeFilein; // 0xbf802c20 0x08
813 REG32 Dnld_Ctrl2; // 0xbf802c28 0x0a
828 REG32 TsPidScmbStatTsin; // 0xbf802c30 0x0c
829 REG32 TsPidScmbStatFile; // 0xbf802c38 0x0e
830REG32 _xbf802c40_xbf802c70[7]; // 0xbf802c40-0xbf802c70 0x10…
832 REG32 DbgInfo_Ctrl1; //0xbf802c78 0x1E
843 REG32 VQ0_BASE; // 0x3a2c80 0x20
845 REG32 VQ0_CTRL; // 0x3a2c88 0x22
857 REG32 VQ0_STATUS; // 0x3a2c90 0x24
870REG32 _xbf802c98_xbf802ce0[10]; // 0xbf802c98-0xbf802ce0 0x2…
871 REG32 DMAW1_1; // 0xbf802ce8 0x3a
877 REG32 DMAW2_1; // 0xbf802cf0 0x3c
883 REG32 ORZ_DMAW; // 0xbf802cf8 0x3e
899 REG32 REG_ONEWAY; // 0xbf802d08 0x42
905REG32 _xbf802d10_xbf802d48[8]; // 0xbf802d10 -0xbf802d48 0x…
906 REG32 MOBF_PVR_KEY; // 0xbf802d50 0x54
912 REG32 VQ1_Base; // 0xbf802d58 0x56
914REG32 _xbf802d60_xbf802d68[2]; // 0xbf802d60 -0xbf802d68 0x5…
916 REG32 VQ1_Size; // 0xbf802d70 0x5C
920 REG32 VQ1_Config; // 0xbf802d78 0x5e
931 REG32 reg16C0; // 0xbf802d80 0x60
939 REG32 reg16C4; // 0xbf802d88 0x62
944 REG32 reg16C8; // 0xbf802d90 0x64
949 REG32 reg16CC; // 0xbf802d98 0x66
954REG32 _xbf802da0_xbf802da8[2]; // 0xbf802da0 -0xbf802da8 0x6…
964 REG32 SwInt_Stat1_H; // 0xbf802dB8 0x6e
968 REG32 TimeStamp_FileIn; // 0xbf802dC0 0x70
970 REG32 HW2_Config3; // 0xbf802dC0 0x72
981REG32 DMAW3_LBND; // 0xbf802dC0 0x74, MIU Addre…
982REG32 DMAW3_UBND; // 0xbf802dC0 0x76, MIU Addre…
986REG32 DMAW4_LBND; // 0xbf802dC0 0x78, MIU Addre…
987REG32 DMAW4_UBND; // 0xbf802dC0 0x7a, MIU Addre…
991 REG32 MCU_Data1; // 0xbf802dC0 0x7C
1078 REG32 Qmem_Config; // 0xbf8039FC 0x70
1083 REG32 Qmem_Dbg_Rd; // 0xbf8039FC 0x72
1121 REG32 ReSample_Config; // 0xbf8C1400 0x00
1127 REG32 Clk_Phase; // 0xbf8C1408 0x02
1133 REG32 MaxMin_SyncValid; // 0xbf8C1410 0x04
1139 REG32 MaxMin_dat0dat1; // 0xbf8C1418 0x06
1145 REG32 MaxMin_dat2dat3; // 0xbf8C1420 0x08
1151 REG32 MaxMin_dat4dat5; // 0xbf8C1428 0x0A
1157 REG32 MaxMin_dat6dat7; // 0xbf8C1430 0x0C
1163REG32 _xbf8C1438_xbf8C1478[9]; // 0xbf8C1438 - 0xbf8C1478 0…