Lines Matching refs:TSO1_REG

153 #define TSO1_REG(addr)              (*((volatile MS_U16*)(_virtTSORegBase + REG_CTRL_BASE_TSO1 + ((…  macro
2074 _u16TSORegArray[1][0x00] = TSO1_REG(0x00); in HAL_TSO_SaveRegs()
2075 _u16TSORegArray[1][0x10] = TSO1_REG(0x10); in HAL_TSO_SaveRegs()
2076 _u16TSORegArray[1][0x14] = TSO1_REG(0x14); in HAL_TSO_SaveRegs()
2080 _u16TSORegArray[1][u32ii] = TSO1_REG(u32ii); in HAL_TSO_SaveRegs()
2085 _u16TSORegArray[1][u32ii] = TSO1_REG(u32ii); in HAL_TSO_SaveRegs()
2178 TSO1_REG(0x00) = _u16TSORegArray[1][0x00]; in HAL_TSO_RestoreRegs()
2182 TSO1_REG(u32temp+0x10) = _u16TSORegArray[1][u32temp+0x10]; in HAL_TSO_RestoreRegs()
2186 TSO1_REG(0x18) = _u16TSORegArray[1][0x18]; in HAL_TSO_RestoreRegs()
2187 TSO1_REG(0x19) = _u16TSORegArray[1][0x19]; in HAL_TSO_RestoreRegs()
2188 TSO1_REG(0x1a) = _u16TSORegArray[1][0x1a]; in HAL_TSO_RestoreRegs()
2189 TSO1_REG(0x1b) = _u16TSORegArray[1][0x1b] & ~TSO_SVQ_TX_CFG_SVQ_EN; //disable SVQ fisr in HAL_TSO_RestoreRegs()
2194 TSO1_REG(u32temp+0x28) = _u16TSORegArray[1][u32temp+0x28]; in HAL_TSO_RestoreRegs()
2195 TSO1_REG(u32temp+0x29) = _u16TSORegArray[1][u32temp+0x29]; in HAL_TSO_RestoreRegs()
2196 TSO1_REG(u32temp+0x2a) = _u16TSORegArray[1][u32temp+0x2a]; in HAL_TSO_RestoreRegs()
2197TSO1_REG(u32temp+0x2b) = _u16TSORegArray[1][u32temp+0x2b] & ~TSO_SVQ_TX_CFG_SVQ_EN; //disable SVQ… in HAL_TSO_RestoreRegs()
2202 TSO1_REG(u32ii) = _u16TSORegArray[1][u32ii]; in HAL_TSO_RestoreRegs()
2208 TSO1_REG(0x1b) |= TSO_SVQ_TX_CFG_TX_RESET; in HAL_TSO_RestoreRegs()
2209 TSO1_REG(0x1b) &= ~TSO_SVQ_TX_CFG_TX_RESET; in HAL_TSO_RestoreRegs()
2210 TSO1_REG(0x2b) |= TSO_SVQ_TX_CFG_TX_RESET; in HAL_TSO_RestoreRegs()
2211 TSO1_REG(0x2b) &= ~TSO_SVQ_TX_CFG_TX_RESET; in HAL_TSO_RestoreRegs()
2212 TSO1_REG(0x2f) |= TSO_SVQ_TX_CFG_TX_RESET; in HAL_TSO_RestoreRegs()
2213 TSO1_REG(0x2f) &= ~TSO_SVQ_TX_CFG_TX_RESET; in HAL_TSO_RestoreRegs()
2215 TSO1_REG(0x1b) |= TSO_SVQ_TX_CFG_SVQ_EN; in HAL_TSO_RestoreRegs()