Lines Matching refs:_TspCtrl5

126 static REG_Ctrl5*      _TspCtrl5  = NULL;  variable
496 _HAL_REG16_W(&_TspCtrl5[0].Ts_If_Fi_Cfg, in _HAL_TSP_tsif_select()
497 … SET_FLAG1(_HAL_REG16_R(&_TspCtrl5[0].Ts_If_Fi_Cfg), TSP_FIIF_EN|TSP_FIIF_MUX_LIVE_PATH)); in _HAL_TSP_tsif_select()
1791 _HAL_REG16_W(&_TspCtrl5[0].HwCfg0, SET_FLAG1(_HAL_REG16_R(&_TspCtrl5[0].HwCfg0), u16data)); in HAL_TSP_PVR_WaitFlush()
1792 _HAL_REG16_W(&_TspCtrl5[0].HwCfg0, RESET_FLAG1(_HAL_REG16_R(&_TspCtrl5[0].HwCfg0), u16data)); in HAL_TSP_PVR_WaitFlush()
1949 …_HAL_REG16_W(&(_TspCtrl5[0].TS_MUX_CFG_S2P), RESET_FLAG1(_HAL_REG16_R(&(_TspCtrl5[0].TS_MUX_CFG_S2… in HAL_TSP_TsOutPadCfg()
1950 …_HAL_REG16_W(&(_TspCtrl5[0].TS_MUX_CFG_S2P), SET_FLAG1(_HAL_REG16_R(&(_TspCtrl5[0].TS_MUX_CFG_S2P)… in HAL_TSP_TsOutPadCfg()
2077 …u16data = (_HAL_REG16_R(&(_TspCtrl5[0].TS_MUX_CFG0)) & ~(TS_MUX_CFG_TS0_MUX_MASK << u16Shift)) | (… in HAL_TSP_SelPad()
2078 _HAL_REG16_W(&(_TspCtrl5[0].TS_MUX_CFG0), u16data); in HAL_TSP_SelPad()
2279 …_HAL_REG16_W(&(_TspCtrl5[0].Ts_If_Fi_Cfg), SET_FLAG1(_HAL_REG16_R(&(_TspCtrl5[0].Ts_If_Fi_Cfg)), T… in HAL_TSP_SelPad_ExtSync()
2283 …_HAL_REG16_W(&(_TspCtrl5[0].Ts_If_Fi_Cfg), RESET_FLAG1(_HAL_REG16_R(&(_TspCtrl5[0].Ts_If_Fi_Cfg)),… in HAL_TSP_SelPad_ExtSync()
2331 …_HAL_REG16_W(&(_TspCtrl5[0].Ts_If_Fi_Cfg), SET_FLAG1(_HAL_REG16_R(&(_TspCtrl5[0].Ts_If_Fi_Cfg)), T… in HAL_TSP_SelPad_Parl()
2335 …_HAL_REG16_W(&(_TspCtrl5[0].Ts_If_Fi_Cfg), RESET_FLAG1(_HAL_REG16_R(&(_TspCtrl5[0].Ts_If_Fi_Cfg)),… in HAL_TSP_SelPad_Parl()
2374 _HAL_REG16_W(&_TspCtrl5[u32EngId].TsifCfg, in HAL_TSP_BlockTSOIn_En()
2375 SET_FLAG1(_HAL_REG16_R(&_TspCtrl5[u32EngId].TsifCfg), u16data)); in HAL_TSP_BlockTSOIn_En()
2379 _HAL_REG16_W(&_TspCtrl5[u32EngId].TsifCfg, in HAL_TSP_BlockTSOIn_En()
2380 RESET_FLAG1(_HAL_REG16_R(&_TspCtrl5[u32EngId].TsifCfg), u16data)); in HAL_TSP_BlockTSOIn_En()
2451 …_HAL_REG16_W(&(_TspCtrl5[0].Ts_If_Fi_Cfg), SET_FLAG1(_HAL_REG16_R(&(_TspCtrl5[0].Ts_If_Fi_Cfg)), T… in HAL_TSP_Parl_BitOrderSwap()
2455 …_HAL_REG16_W(&(_TspCtrl5[0].Ts_If_Fi_Cfg), RESET_FLAG1(_HAL_REG16_R(&(_TspCtrl5[0].Ts_If_Fi_Cfg)),… in HAL_TSP_Parl_BitOrderSwap()
2683 _HAL_REG16_W(&_TspCtrl5[0].Ts_If_Fi_Cfg, in HAL_TSP_filein_enable()
2684 RESET_FLAG1(_HAL_REG16_R(&_TspCtrl5[0].Ts_If_Fi_Cfg), TSP_FIIF_MUX_LIVE_PATH)); in HAL_TSP_filein_enable()
2963 _HAL_REG16_W(&_TspCtrl5[0].Ts_If_Fi_Cfg, in HAL_TSP_TSIF_Enable()
2964 RESET_FLAG1(_HAL_REG16_R(&_TspCtrl5[0].Ts_If_Fi_Cfg), TSP_FIIF_EN)); in HAL_TSP_TSIF_Enable()
3024 _TspCtrl5 = (REG_Ctrl5*)(_virtRegBase + REG_CTRL_TSP5); in HAL_TSP_SetBank()
3122 _HAL_REG16_W(&_TspCtrl5[0].TsifCfg, in HAL_TSP_HwPatch()
3123 …SET_FLAG1(_HAL_REG16_R(&_TspCtrl5[0].TsifCfg), TSP_TSIFCFG_TSIF0_TSOBLK_EN | TSP_TSIFCFG_TSIF1_TSO… in HAL_TSP_HwPatch()
3126 … _HAL_REG16_W(&_TspCtrl5[0].HwCfg0, _HAL_REG16_R(&_TspCtrl5[0].HwCfg0) | (TSP_FIX_192_TIMER_0_EN)); in HAL_TSP_HwPatch()
3236 …*pu16Pad = (_HAL_REG16_R(&(_TspCtrl5[0].TS_MUX_CFG0)) >> TS_MUX_CFG_TSFI_MUX_SHIFT) & TS_MUX_CFG… in HAL_TSP_GetTSIF_Status()
3238 u16dta = _HAL_REG16_R(&_TspCtrl5[0].Ts_If_Fi_Cfg); in HAL_TSP_GetTSIF_Status()
3249 u16dta = _HAL_REG16_R(&(_TspCtrl5[0].TS_MUX_CFG0)); in HAL_TSP_GetTSIF_Status()
3785 _HAL_REG16_W(&_TspCtrl5[0].TsifCfg, in HAL_TSP_CmdQ_Reset()
3786 SET_FLAG1(_HAL_REG16_R(&_TspCtrl5[0].TsifCfg), TSP_TSIFCFG_WB_FSM_RESET)); in HAL_TSP_CmdQ_Reset()
3797 _HAL_REG16_W(&_TspCtrl5[0].TsifCfg, in HAL_TSP_CmdQ_Reset()
3798 RESET_FLAG1(_HAL_REG16_R(&_TspCtrl5[0].TsifCfg), TSP_TSIFCFG_WB_FSM_RESET)); in HAL_TSP_CmdQ_Reset()
3811 …_HAL_REG16_W(&_TspCtrl5[0].InitTimestamp, SET_FLAG1(_HAL_REG16_R(&_TspCtrl5[0].InitTimestamp), TSP… in HAL_TSP_CmdQ_Reset()
3812 …_HAL_REG16_W(&_TspCtrl5[0].InitTimestamp, RESET_FLAG1(_HAL_REG16_R(&_TspCtrl5[0].InitTimestamp), T… in HAL_TSP_CmdQ_Reset()
3851 _HAL_REG16_W(&_TspCtrl5[0].MatchPidSel, in HAL_TSP_Scmb_Status()
3852 …(_HAL_REG16_R(&_TspCtrl5[0].MatchPidSel) & ~TSP_MATCH_PID_SEL_MASK) | ((MS_U16)u32GroupId << TSP_M… in HAL_TSP_Scmb_Status()
4968 _HAL_REG16_W(&_TspCtrl5[0].Ts_If_Fi_Cfg, in HAL_TSP_TSIFFI_SrcSelect()
4969 RESET_FLAG1(_HAL_REG16_R(&_TspCtrl5[0].Ts_If_Fi_Cfg), TSP_FIIF_MUX_LIVE_PATH)); in HAL_TSP_TSIFFI_SrcSelect()
4973 _HAL_REG16_W(&_TspCtrl5[0].Ts_If_Fi_Cfg, in HAL_TSP_TSIFFI_SrcSelect()
4974 SET_FLAG1(_HAL_REG16_R(&_TspCtrl5[0].Ts_If_Fi_Cfg), TSP_FIIF_MUX_LIVE_PATH)); in HAL_TSP_TSIFFI_SrcSelect()
5422 _HAL_REG16_W(&(_TspCtrl5[0].ATS_Adj_Period), in HAL_TSP_Set_ATS_AdjPeriod()
5423 … (_HAL_REG16_R(&(_TspCtrl5[0].ATS_Adj_Period)) & (~TSP_ATS_ADJ_PERIOD_MASK)) | u16Value); in HAL_TSP_Set_ATS_AdjPeriod()
5432 _HAL_REG16_W(&(_TspCtrl5[0].AtsCfg), in HAL_TSP_Set_ATS_AdjEnable()
5433 _HAL_REG16_R(&(_TspCtrl5[0].AtsCfg)) | TSP_ATS_MODE_FI_ENABLE); in HAL_TSP_Set_ATS_AdjEnable()
5437 _HAL_REG16_W(&(_TspCtrl5[0].AtsCfg), in HAL_TSP_Set_ATS_AdjEnable()
5438 (_HAL_REG16_R(&(_TspCtrl5[0].AtsCfg)) & (~TSP_ATS_MODE_FI_ENABLE))); in HAL_TSP_Set_ATS_AdjEnable()
5447 _HAL_REG16_W(&(_TspCtrl5[0].AtsCfg), in HAL_TSP_Set_ATS_AdjOffset()
5448 (_HAL_REG16_R(&(_TspCtrl5[0].AtsCfg)) & (~TSP_ATS_OFFSET_FI_NEGATIVE))); in HAL_TSP_Set_ATS_AdjOffset()
5452 _HAL_REG16_W(&(_TspCtrl5[0].AtsCfg), in HAL_TSP_Set_ATS_AdjOffset()
5453 _HAL_REG16_R(&(_TspCtrl5[0].AtsCfg)) | TSP_ATS_OFFSET_FI_NEGATIVE); in HAL_TSP_Set_ATS_AdjOffset()
5456 _HAL_REG16_W(&(_TspCtrl5[0].AtsCfg), in HAL_TSP_Set_ATS_AdjOffset()
5457 …(_HAL_REG16_R(&(_TspCtrl5[0].AtsCfg)) & (~TSP_ATS_OFFSET_FI_MASK)) | ((u16Offset << TSP_ATS_OFFSET… in HAL_TSP_Set_ATS_AdjOffset()
5459 _HAL_REG16_W(&(_TspCtrl5[0].AtsCfg), in HAL_TSP_Set_ATS_AdjOffset()
5460 _HAL_REG16_R(&(_TspCtrl5[0].AtsCfg)) | TSP_ATS_OFFSET_FI_ENABLE); in HAL_TSP_Set_ATS_AdjOffset()
5461 _HAL_REG16_W(&(_TspCtrl5[0].AtsCfg), in HAL_TSP_Set_ATS_AdjOffset()
5462 (_HAL_REG16_R(&(_TspCtrl5[0].AtsCfg)) & (~TSP_ATS_OFFSET_FI_ENABLE))); in HAL_TSP_Set_ATS_AdjOffset()