Lines Matching refs:REG32

247 } REG32;  typedef
261 typedef REG32 REG_PidFlt;
293 REG32 Ctrl;
330 REG32 Match[TSP_FILTER_DEPTH/sizeof(MS_U32)];
331 REG32 Mask[TSP_FILTER_DEPTH/sizeof(MS_U32)];
332 REG32 BufStart;
334 REG32 BufEnd;
335 REG32 BufRead;
336 REG32 BufWrite;
337 REG32 BufCur;
339 REG32 RmnReqCnt;
347 REG32 CRC32;
348 REG32 NMatch[TSP_FILTER_DEPTH/sizeof(MS_U32)];
349 REG32 _x50[12]; // (0x210080-0x210050)/4
355 REG32 ML;
379REG32 TsRec_Head20; // 0xbf802a00 0x00 //one…
382 REG32 TsRec_Head21_Mid20; // 0xbf802a08 0x02
387 REG32 TsRec_Mid21_Tail20; // 0xbf802a10 0x04
392 REG32 TsRec_Tail2_Pcr1; // 0xbf802a18 0x06
397 REG32 Pcr1; // 0xbf802a20 0x08
400 REG32 Pcr64_H; // 0xbf802a28 0x0A
406 REG32 _xbf802a30; //_xbf802a30 0x0C
408 REG32 DbgInfo_Ctrl; //_xbf802a38 0x0E
413REG32 _xbf802a40_xbf802a78[8]; // 0xbf802a40-- 0xbf802a78 (0x…
414 REG32 Pkt_CacheW0; // 0xbf802a80 0x20
415 REG32 Pkt_CacheW1; // 0xbf802a88 0x22
416 REG32 Pkt_CacheW2; // 0xbf802a90 0x24
417 REG32 Pkt_CacheW3; // 0xbf802a98 0x26
419 REG32 Pkt_DMA; // 0xbf802aa8 0x2a
427REG32 Hw_Config0; // 0xbf802ab0 0x2c : HW_Conf…
444 REG32 TSP_DBG_PORT; // 0xbf802ab8 0x2e
453 REG32 Pkt_Info; // 0xbf802ad0 0x34
466 REG32 Pkt_Info2; // 0xbf802ad8 0x36
476 REG32 SwInt_Stat; // 0xbf802ae0 0x38
501REG32 TsDma_Addr; // 0xbf802ae8 0x3a /…
503 REG32 TsDma_Size; // 0xbf802af0 0x3c
504 REG32 TsDma_Ctrl_CmdQ; // 0xbf802af8 0x3e
523 REG32 MCU_Cmd; // 0xbf802b00 0x40
562 REG32 Hw_Config2; // 0xbf802b08 0x42
580 REG32 Hw_Config4; // 0xbf802b10 0x44
610 REG32 NOEA_PC; // 0xbf802b18 0x46
611 REG32 Idr_Ctrl_Addr0; // 0xbf802b20 0x48
624 REG32 Idr_Addr1_Write0; // 0xbf802b28 0x4a
629 REG32 Idr_Write1_Read0; // 0xbf802b30 0x4c
634 REG32 Idr_Read1; // 0xbf802b38 0x4e
642REG32 TsRec_Head; // 0xbf802b40 0x50 /…
643 REG32 TsRec_Mid; // 0xbf802b48 0x52
644 REG32 TsRec_Tail; // 0xbf802b50 0x54
645 REG32 TsRec_WPtr; // 0xbf802b58 0x56
647 REG32 TSP_DMAWP_BND; // 0xbf802b60 0x58
654 REG32 reg15b4; // 0xbf802b68 0x5a
685 REG32 TSP_MATCH_PID_NUM; // 0xbf802b70 0x5c
686REG32 TSP_IWB_WAIT; // 0xbf802b78 0x5e // Wait …
688REG32 Cpu_Base; // 0xbf802b80 0x60 /…
690 REG32 Qmem_Ibase; // 0xbf802b88 0x62
691 REG32 Qmem_Imask; // 0xbf802b90 0x64
692 REG32 Qmem_Dbase; // 0xbf802b98 0x66
693 REG32 Qmem_Dmask; // 0xbf802ba0 0x68
695 REG32 TSP_Debug; // 0xbf802ba8 0x6a
698REG32 TsFileIn_WPtr; // 0xbf802bb0 0x6c, bit0~bit…
699 REG32 TsFileIn_RPtr; // 0xbf802bb8 0x6e
700 REG32 TsFileIn_Timer; // 0xbf802bc0 0x70
701REG32 TsFileIn_Head; // 0xbf802bc8 0x72, bit0~bit…
702 REG32 TsFileIn_Mid; // 0xbf802bd0 0x74
703 REG32 TsFileIn_Tail; // 0xbf802bd8 0x76
705REG32 Dnld_Ctrl; // 0xbf802be0 0x78, miu addr…
712 REG32 TSP_Ctrl; // 0xbf802be8 0x7a
731 REG32 PKT_CNT; // 0xbf802bf0 0x7c
771 REG32 MCU_Data0; // 0xbf802c00 0x00
774 REG32 LPcr1; // 0xbf802c08 0x02
775 REG32 LPcr2; // 0xbf802c10 0x04
776 REG32 reg160C; // 0xbf802c18 0x06
801 REG32 PktChkSizeFilein; // 0xbf802c20 0x08
815 REG32 Dnld_Ctrl2; // 0xbf802c28 0x0a
830 REG32 TsPidScmbStatTsin; // 0xbf802c30 0x0c
831 REG32 TsPidScmbStatFile; // 0xbf802c38 0x0e
832REG32 _xbf802c40_xbf802c70[7]; // 0xbf802c40-0xbf802c70 0x10…
834 REG32 DbgInfo_Ctrl1; //0xbf802c78 0x1E
844 REG32 VQ0_BASE; // 0x3a2c80 0x20
846 REG32 VQ0_CTRL; // 0x3a2c88 0x22
858 REG32 VQ0_STATUS; // 0x3a2c90 0x24
871REG32 _xbf802c98_xbf802ce0[10]; // 0xbf802c98-0xbf802ce0 0x2…
872 REG32 DMAW1_1; // 0xbf802ce8 0x3a
878 REG32 DMAW2_1; // 0xbf802cf0 0x3c
884 REG32 ORZ_DMAW; // 0xbf802cf8 0x3e
900 REG32 REG_ONEWAY; // 0xbf802d08 0x42
906REG32 _xbf802d10_xbf802d48[8]; // 0xbf802d10 -0xbf802d48 0x…
907 REG32 MOBF_PVR_KEY; // 0xbf802d50 0x54
913 REG32 VQ1_Base; // 0xbf802d58 0x56
915REG32 _xbf802d60_xbf802d68[2]; // 0xbf802d60 -0xbf802d68 0x5…
917 REG32 VQ1_Size; // 0xbf802d70 0x5C
921 REG32 VQ1_Config; // 0xbf802d78 0x5e
932 REG32 reg16C0; // 0xbf802d80 0x60
940 REG32 reg16C4; // 0xbf802d88 0x62
945 REG32 reg16C8; // 0xbf802d90 0x64
950 REG32 reg16CC; // 0xbf802d98 0x66
955REG32 _xbf802da0_xbf802da8[2]; // 0xbf802da0 -0xbf802da8 0x6…
965 REG32 SwInt_Stat1_H; // 0xbf802dB8 0x6e
969 REG32 TimeStamp_FileIn; // 0xbf802dC0 0x70
971 REG32 HW2_Config3; // 0xbf802dC0 0x72
982REG32 DMAW3_LBND; // 0xbf802dC0 0x74, MIU Addre…
983REG32 DMAW3_UBND; // 0xbf802dC0 0x76, MIU Addre…
987REG32 DMAW4_LBND; // 0xbf802dC0 0x78, MIU Addre…
988REG32 DMAW4_UBND; // 0xbf802dC0 0x7a, MIU Addre…
992 REG32 MCU_Data1; // 0xbf802dC0 0x7C
1072 REG32 Qmem_Config; // 0xbf8039FC 0x70
1077 REG32 Qmem_Dbg_Rd; // 0xbf8039FC 0x72
1114 REG32 ReSample_Config; // 0xbf8C1400 0x00
1120 REG32 Clk_Phase; // 0xbf8C1408 0x02
1126 REG32 MaxMin_SyncValid; // 0xbf8C1410 0x04
1132 REG32 MaxMin_dat0dat1; // 0xbf8C1418 0x06
1138 REG32 MaxMin_dat2dat3; // 0xbf8C1420 0x08
1144 REG32 MaxMin_dat4dat5; // 0xbf8C1428 0x0A
1150 REG32 MaxMin_dat6dat7; // 0xbf8C1430 0x0C
1156REG32 _xbf8C1438_xbf8C1478[9]; // 0xbf8C1438 - 0xbf8C1478 0…
1158 REG32 Hw_Semaphore0; // 0xbf8C1480 0x20
1162 REG32 Hw_Semaphore1; // 0xbf8C1488 0x22
1165 REG32 Hw_Config; // 0xbf8C1490 0x24
1171 REG32 Hw_FI_Timestamp; // 0xbf8C1492 0x26
1172 REG32 Hw_MMFI0_Timestamp; // 0x28
1173 REG32 Hw_MMFI1_Timestamp; // 0x2A
1174 REG32 Hw_ECO; // 0x2C