Lines Matching refs:_TspCtrl5

126 static REG_Ctrl5*      _TspCtrl5  = NULL;  variable
482 _HAL_REG16_W(&_TspCtrl5[0].Ts_If_Fi_Cfg, in _HAL_TSP_tsif_select()
483 … SET_FLAG1(_HAL_REG16_R(&_TspCtrl5[0].Ts_If_Fi_Cfg), TSP_FIIF_EN|TSP_FIIF_MUX_LIVE_PATH)); in _HAL_TSP_tsif_select()
1769 _HAL_REG16_W(&_TspCtrl5[0].HwCfg0, SET_FLAG1(_HAL_REG16_R(&_TspCtrl5[0].HwCfg0), u16data)); in HAL_TSP_PVR_WaitFlush()
1770 _HAL_REG16_W(&_TspCtrl5[0].HwCfg0, RESET_FLAG1(_HAL_REG16_R(&_TspCtrl5[0].HwCfg0), u16data)); in HAL_TSP_PVR_WaitFlush()
1927 …_HAL_REG16_W(&(_TspCtrl5[0].TS_MUX_CFG_S2P), RESET_FLAG1(_HAL_REG16_R(&(_TspCtrl5[0].TS_MUX_CFG_S2… in HAL_TSP_TsOutPadCfg()
1928 …_HAL_REG16_W(&(_TspCtrl5[0].TS_MUX_CFG_S2P), SET_FLAG1(_HAL_REG16_R(&(_TspCtrl5[0].TS_MUX_CFG_S2P)… in HAL_TSP_TsOutPadCfg()
2055 …u16data = (_HAL_REG16_R(&(_TspCtrl5[0].TS_MUX_CFG0)) & ~(TS_MUX_CFG_TS0_MUX_MASK << u16Shift)) | (… in HAL_TSP_SelPad()
2056 _HAL_REG16_W(&(_TspCtrl5[0].TS_MUX_CFG0), u16data); in HAL_TSP_SelPad()
2257 …_HAL_REG16_W(&(_TspCtrl5[0].Ts_If_Fi_Cfg), SET_FLAG1(_HAL_REG16_R(&(_TspCtrl5[0].Ts_If_Fi_Cfg)), T… in HAL_TSP_SelPad_ExtSync()
2261 …_HAL_REG16_W(&(_TspCtrl5[0].Ts_If_Fi_Cfg), RESET_FLAG1(_HAL_REG16_R(&(_TspCtrl5[0].Ts_If_Fi_Cfg)),… in HAL_TSP_SelPad_ExtSync()
2309 …_HAL_REG16_W(&(_TspCtrl5[0].Ts_If_Fi_Cfg), SET_FLAG1(_HAL_REG16_R(&(_TspCtrl5[0].Ts_If_Fi_Cfg)), T… in HAL_TSP_SelPad_Parl()
2313 …_HAL_REG16_W(&(_TspCtrl5[0].Ts_If_Fi_Cfg), RESET_FLAG1(_HAL_REG16_R(&(_TspCtrl5[0].Ts_If_Fi_Cfg)),… in HAL_TSP_SelPad_Parl()
2352 _HAL_REG16_W(&_TspCtrl5[u32EngId].TsifCfg, in HAL_TSP_BlockTSOIn_En()
2353 SET_FLAG1(_HAL_REG16_R(&_TspCtrl5[u32EngId].TsifCfg), u16data)); in HAL_TSP_BlockTSOIn_En()
2357 _HAL_REG16_W(&_TspCtrl5[u32EngId].TsifCfg, in HAL_TSP_BlockTSOIn_En()
2358 RESET_FLAG1(_HAL_REG16_R(&_TspCtrl5[u32EngId].TsifCfg), u16data)); in HAL_TSP_BlockTSOIn_En()
2429 …_HAL_REG16_W(&(_TspCtrl5[0].Ts_If_Fi_Cfg), SET_FLAG1(_HAL_REG16_R(&(_TspCtrl5[0].Ts_If_Fi_Cfg)), T… in HAL_TSP_Parl_BitOrderSwap()
2433 …_HAL_REG16_W(&(_TspCtrl5[0].Ts_If_Fi_Cfg), RESET_FLAG1(_HAL_REG16_R(&(_TspCtrl5[0].Ts_If_Fi_Cfg)),… in HAL_TSP_Parl_BitOrderSwap()
2648 _HAL_REG16_W(&_TspCtrl5[0].Ts_If_Fi_Cfg, in HAL_TSP_filein_enable()
2649 RESET_FLAG1(_HAL_REG16_R(&_TspCtrl5[0].Ts_If_Fi_Cfg), TSP_FIIF_MUX_LIVE_PATH)); in HAL_TSP_filein_enable()
2928 _HAL_REG16_W(&_TspCtrl5[0].Ts_If_Fi_Cfg, in HAL_TSP_TSIF_Enable()
2929 RESET_FLAG1(_HAL_REG16_R(&_TspCtrl5[0].Ts_If_Fi_Cfg), TSP_FIIF_EN)); in HAL_TSP_TSIF_Enable()
2989 _TspCtrl5 = (REG_Ctrl5*)(_virtRegBase + REG_CTRL_TSP5); in HAL_TSP_SetBank()
3096 _HAL_REG16_W(&_TspCtrl5[0].TsifCfg, in HAL_TSP_HwPatch()
3097 …SET_FLAG1(_HAL_REG16_R(&_TspCtrl5[0].TsifCfg), TSP_TSIFCFG_TSIF0_TSOBLK_EN | TSP_TSIFCFG_TSIF1_TSO… in HAL_TSP_HwPatch()
3100 … _HAL_REG16_W(&_TspCtrl5[0].HwCfg0, _HAL_REG16_R(&_TspCtrl5[0].HwCfg0) | (TSP_FIX_192_TIMER_0_EN)); in HAL_TSP_HwPatch()
3210 …*pu16Pad = (_HAL_REG16_R(&(_TspCtrl5[0].TS_MUX_CFG0)) >> TS_MUX_CFG_TSFI_MUX_SHIFT) & TS_MUX_CFG… in HAL_TSP_GetTSIF_Status()
3212 u16dta = _HAL_REG16_R(&_TspCtrl5[0].Ts_If_Fi_Cfg); in HAL_TSP_GetTSIF_Status()
3223 u16dta = _HAL_REG16_R(&(_TspCtrl5[0].TS_MUX_CFG0)); in HAL_TSP_GetTSIF_Status()
3747 _HAL_REG16_W(&_TspCtrl5[0].TsifCfg, in HAL_TSP_CmdQ_Reset()
3748 SET_FLAG1(_HAL_REG16_R(&_TspCtrl5[0].TsifCfg), TSP_TSIFCFG_WB_FSM_RESET)); in HAL_TSP_CmdQ_Reset()
3759 _HAL_REG16_W(&_TspCtrl5[0].TsifCfg, in HAL_TSP_CmdQ_Reset()
3760 RESET_FLAG1(_HAL_REG16_R(&_TspCtrl5[0].TsifCfg), TSP_TSIFCFG_WB_FSM_RESET)); in HAL_TSP_CmdQ_Reset()
3773 _HAL_REG32_W(&_TspCtrl5[0].INIT_TIMESTAMP_FILE, 0); in HAL_TSP_CmdQ_Reset()
3774 …_HAL_REG16_W(&_TspCtrl5[0].InitTimestamp, SET_FLAG1(_HAL_REG16_R(&_TspCtrl5[0].InitTimestamp), TSP… in HAL_TSP_CmdQ_Reset()
3775 …_HAL_REG16_W(&_TspCtrl5[0].InitTimestamp, RESET_FLAG1(_HAL_REG16_R(&_TspCtrl5[0].InitTimestamp), T… in HAL_TSP_CmdQ_Reset()
3814 _HAL_REG16_W(&_TspCtrl5[0].MatchPidSel, in HAL_TSP_Scmb_Status()
3815 …(_HAL_REG16_R(&_TspCtrl5[0].MatchPidSel) & ~TSP_MATCH_PID_SEL_MASK) | ((MS_U16)u32GroupId << TSP_M… in HAL_TSP_Scmb_Status()
4930 _HAL_REG16_W(&_TspCtrl5[0].Ts_If_Fi_Cfg, in HAL_TSP_TSIFFI_SrcSelect()
4931 RESET_FLAG1(_HAL_REG16_R(&_TspCtrl5[0].Ts_If_Fi_Cfg), TSP_FIIF_MUX_LIVE_PATH)); in HAL_TSP_TSIFFI_SrcSelect()
4935 _HAL_REG16_W(&_TspCtrl5[0].Ts_If_Fi_Cfg, in HAL_TSP_TSIFFI_SrcSelect()
4936 SET_FLAG1(_HAL_REG16_R(&_TspCtrl5[0].Ts_If_Fi_Cfg), TSP_FIIF_MUX_LIVE_PATH)); in HAL_TSP_TSIFFI_SrcSelect()
5405 _HAL_REG16_W(&(_TspCtrl5[0].ATS_Adj_Period), in HAL_TSP_Set_ATS_AdjPeriod()
5406 … (_HAL_REG16_R(&(_TspCtrl5[0].ATS_Adj_Period)) & (~TSP_ATS_ADJ_PERIOD_MASK)) | u16Value); in HAL_TSP_Set_ATS_AdjPeriod()
5415 _HAL_REG16_W(&(_TspCtrl5[0].AtsCfg), in HAL_TSP_Set_ATS_AdjEnable()
5416 _HAL_REG16_R(&(_TspCtrl5[0].AtsCfg)) | TSP_ATS_MODE_FI_ENABLE); in HAL_TSP_Set_ATS_AdjEnable()
5420 _HAL_REG16_W(&(_TspCtrl5[0].AtsCfg), in HAL_TSP_Set_ATS_AdjEnable()
5421 (_HAL_REG16_R(&(_TspCtrl5[0].AtsCfg)) & (~TSP_ATS_MODE_FI_ENABLE))); in HAL_TSP_Set_ATS_AdjEnable()
5430 _HAL_REG16_W(&(_TspCtrl5[0].AtsCfg), in HAL_TSP_Set_ATS_AdjOffset()
5431 (_HAL_REG16_R(&(_TspCtrl5[0].AtsCfg)) & (~TSP_ATS_OFFSET_FI_NEGATIVE))); in HAL_TSP_Set_ATS_AdjOffset()
5435 _HAL_REG16_W(&(_TspCtrl5[0].AtsCfg), in HAL_TSP_Set_ATS_AdjOffset()
5436 _HAL_REG16_R(&(_TspCtrl5[0].AtsCfg)) | TSP_ATS_OFFSET_FI_NEGATIVE); in HAL_TSP_Set_ATS_AdjOffset()
5439 _HAL_REG16_W(&(_TspCtrl5[0].AtsCfg), in HAL_TSP_Set_ATS_AdjOffset()
5440 …(_HAL_REG16_R(&(_TspCtrl5[0].AtsCfg)) & (~TSP_ATS_OFFSET_FI_MASK)) | ((u16Offset << TSP_ATS_OFFSET… in HAL_TSP_Set_ATS_AdjOffset()
5442 _HAL_REG16_W(&(_TspCtrl5[0].AtsCfg), in HAL_TSP_Set_ATS_AdjOffset()
5443 _HAL_REG16_R(&(_TspCtrl5[0].AtsCfg)) | TSP_ATS_OFFSET_FI_ENABLE); in HAL_TSP_Set_ATS_AdjOffset()
5444 _HAL_REG16_W(&(_TspCtrl5[0].AtsCfg), in HAL_TSP_Set_ATS_AdjOffset()
5445 (_HAL_REG16_R(&(_TspCtrl5[0].AtsCfg)) & (~TSP_ATS_OFFSET_FI_ENABLE))); in HAL_TSP_Set_ATS_AdjOffset()