Lines Matching refs:CFG3_34
395 REG16_SET(&_RegCtrl3->CFG3_34, CFG3_34_FIX_192_TIMER_0_EN); in HAL_TSP_HwPatch()
638 REG16_SET(&_RegCtrl3->CFG3_34, CFG3_34_TSP2MI_REQ_MCM_DISABLE);//TSP in HAL_TSP_Power()
643 REG16_CLR(&_RegCtrl3->CFG3_34, CFG3_34_TSP2MI_REQ_MCM_DISABLE);//TSP in HAL_TSP_Power()
4118 REG16_SET(&_RegCtrl3->CFG3_34, CFG3_34_MASK_SRC_V_EN); in HAL_TSP_FIFO_Skip_Scrmb()
4121 REG16_SET(&_RegCtrl3->CFG3_34, CFG3_34_MASK_SRC_V3D_EN); in HAL_TSP_FIFO_Skip_Scrmb()
4124 REG16_SET(&_RegCtrl3->CFG3_34, CFG3_34_MASK_SRC_A_EN); in HAL_TSP_FIFO_Skip_Scrmb()
4127 REG16_SET(&_RegCtrl3->CFG3_34, CFG3_34_MASK_SRC_AB_EN); in HAL_TSP_FIFO_Skip_Scrmb()
4130 REG16_SET(&_RegCtrl3->CFG3_34, CFG3_34_MASK_SRC_AC_EN); in HAL_TSP_FIFO_Skip_Scrmb()
4133 REG16_SET(&_RegCtrl3->CFG3_34, CFG3_34_MASK_SRC_AD_EN); in HAL_TSP_FIFO_Skip_Scrmb()
4144 REG16_CLR(&_RegCtrl3->CFG3_34, CFG3_34_MASK_SRC_V_EN); in HAL_TSP_FIFO_Skip_Scrmb()
4147 REG16_CLR(&_RegCtrl3->CFG3_34, CFG3_34_MASK_SRC_V3D_EN); in HAL_TSP_FIFO_Skip_Scrmb()
4150 REG16_CLR(&_RegCtrl3->CFG3_34, CFG3_34_MASK_SRC_A_EN); in HAL_TSP_FIFO_Skip_Scrmb()
4153 REG16_CLR(&_RegCtrl3->CFG3_34, CFG3_34_MASK_SRC_AB_EN); in HAL_TSP_FIFO_Skip_Scrmb()
4156 REG16_CLR(&_RegCtrl3->CFG3_34, CFG3_34_MASK_SRC_AC_EN); in HAL_TSP_FIFO_Skip_Scrmb()
4159 REG16_CLR(&_RegCtrl3->CFG3_34, CFG3_34_MASK_SRC_AD_EN); in HAL_TSP_FIFO_Skip_Scrmb()