Lines Matching refs:REG32

9 } REG32;  typedef
414 REG32 Str2mi_head2pvr1; // 0xbf802a04 0x01
417REG32 Str2mi_mid2pvr1; // 0xbf802a0c 0x03 ,wpt…
420 REG32 Str2mi_tail2pvr1; // 0xbf802a14 0x05
423 REG32 Pcr_L; // 0xbf802a1c 0x07
426 REG32 Pcr_H; // 0xbf802a24 0x09
432 REG32 _xbf202a2c; // 0xbf802a30 0x0c
434 REG32 PVR2_Config; // 0xbf802a38 0x0e
467 REG32 PVR2_LPCR1; // 0xbf802a40 0x10
470 REG32 Str2mi_head1_pvr2; // 0xbf802a48 0x12
471 REG32 Str2mi_mid1_wptr_pvr2; // 0xbf802a50 0x14
472 REG32 Str2mi_tail1_pvr2; // 0xbf802a58 0x16
473 REG32 Str2mi_head2_pvr2; // 0xbf802a60 0x18
474REG32 Str2mi_mid2_pvr2; // 0xbf802a68 0x1a, PVR2…
475 REG32 Str2mi_tail2_pvr2; // 0xbf802a70 0x1c
476 REG32 Hw_SyncByte2; // 0xbf802a78 0x1e
484 REG32 Pkt_CacheW0; // 0xbf802a80 0x20
486 REG32 Pkt_CacheW1; // 0xbf802a88 0x22
488 REG32 Pkt_CacheW2; // 0xbf802a90 0x24
490 REG32 Pkt_CacheW3; // 0xbf802a98 0x26
492 REG32 Pkt_CacheIdx; // 0xbf802aa0 0x28
494 REG32 Pkt_DMA; // 0xbf802aa8 0x2a
532 REG32 Pcr_L_CmdQ; // 0xbf802ac0 0x30
588 REG32 SwInt_Stat; // 0xbf802ae0 0x38
612 REG32 TsDma_Addr; // 0xbf802ae8 0x3a
614 REG32 TsDma_Size; // 0xbf802af0 0x3c
631 REG32 MCU_Cmd; // 0xbf802b00 0x40
692 REG32 NOEA_PC; // 0xbf802b18 0x46
706 REG32 Idr_Addr; // 0xbf802b24 0x49
707 REG32 Idr_Write; // 0xbf802b2c 0x4b
708 REG32 Idr_Read; // 0xbf802b34 0x4d
720 REG32 TsRec_Head; // 0xbf802b40 0x50
721REG32 TsRec_Mid_PVR1_WPTR; // 0xbf802b48 0x52, PVR1 mid…
722 REG32 TsRec_Tail; // 0xbf802b50 0x54
723REG32 _xbf802b58[2]; // 0xbf802b58 ~ 0xbf802b60 0…
761 REG32 TSP_MATCH_PID_NUM; // 0xbf802b70 0x5c
763REG32 TSP_IWB_WAIT; // 0xbf802b78 0x5e // Wait …
765 REG32 Cpu_Base; // 0xbf802b80 0x60
768 REG32 Qmem_Ibase; // 0xbf802b88 0x62
770 REG32 Qmem_Imask; // 0xbf802b90 0x64
772 REG32 Qmem_Dbase; // 0xbf802b98 0x66
774 REG32 Qmem_Dmask; // 0xbf802ba0 0x68
776 REG32 TSP_Debug; // 0xbf802ba8 0x6a
779 REG32 _xbf802bb0; // 0xbf802bb0 0x6c
781 REG32 TsFileIn_RPtr; // 0xbf802bb8 0x6e
783 REG32 TsFileIn_Timer; // 0xbf802bc0 0x70
785 REG32 TsFileIn_Head; // 0xbf802bc8 0x72
787 REG32 TsFileIn_Mid; // 0xbf802bd0 0x74
789 REG32 TsFileIn_Tail; // 0xbf802bd8 0x76
891 REG32 MCU_Data0; // 0xbf802c00 0x00
894 REG32 PVR1_LPcr1; // 0xbf802c08 0x02
896 REG32 LPcr2; // 0xbf802c10 0x04
952 REG32 TsPidScmbStatTsin; // 0xbf802c30 0x0c
954 REG32 TsPidScmbStatFile; // 0xbf802c38 0x0e
956 REG32 PCR64_2_L; // 0xbf802c40 0x10
958 REG32 PCR64_2_H; // 0xbf802c48 0x12
961REG32 DMAW_LBND0; // 0xbf802c50 0x14 //sec1…
963 REG32 DMAW_UBND0; // 0xbf802c58 0x16
965REG32 DMAW_LBND1; // 0xbf802c60 0x18 //sec2…
967 REG32 DMAW_UBND1; // 0xbf802c68 0x1A
969 REG32 HW2_CFG6; // 0xbf802c68 0x1C
971 REG32 HW2_CFG5; // 0xbf802c68 0x1E
973 REG32 VQ0_BASE; // 0xbf802c80 0x20
1015REG32 DMAW_LBND2; // 0xbf802ca8 0x2a //PVR …
1018 REG32 DMAW_UBND2; // 0xbf802cb0 0x2c
1020REG32 DMAW_LBND3; // 0xbf802cb8 0x2e //PVR …
1022 REG32 DMAW_UBND3; // 0xbf802cc0 0x30
1024REG32 DMAW_LBND4; // 0xbf802cc8 0x32 //PVR …
1026 REG32 DMAW_UBND4; // 0xbf802cd0 0x34
1028REG32 ORZ_DMAW_LBND; // 0xbf802cd8 0x36 //CPU …
1030 REG32 ORZ_DMAW_UBND; // 0xbf802ce0 0x38
1042 REG32 HWPCR0_L; // 0xbf802cf0 0x3c
1043 REG32 HWPCR0_H; // 0xbf802cf8 0x3e
1045 REG32 CA_CTRL; // 0xbf802d00 0x40
1076 REG32 HWPCR1_L; // 0xbf802d10 0x44
1077 REG32 HWPCR1_H; // 0xbf802d18 0x46
1081REG32 IND32_ADDR; // 0xbf802d24 0x49, Indirect…
1083REG32 IND32_WDATA; // 0xbf802d2C 0x4B, Indirect…
1085REG32 IND32_RDATA; // 0xbf802d34 0x4D, IND32_WD…
1119 REG32 STC_DIFF_BUF; // 0xbf802d48 0x52
1121 REG32 STC_DIFF_BUF_H; // 0xbf802d50 0x54
1125 REG32 VQ1_Base; // 0xbf802d58 0x56
1127 REG32 _xbf202d60_6C[2]; // 0xbf802d60 0x58~0x5B
1144 REG32 VQ2_Base; // 0xbf802d78 0x5E
1146 REG32 TS_WatchDog_Cnt; // 0xbf802d80 0x60
1150 REG32 Bist_Fail; // 0xbf802d88 0x62
1174 REG32 VQ_STATUS; // 0xbf802d98 0x66
1193REG32 DM2MI_WAddr_Err; // 0xbf802da0 0x68 , DM2MI_…
1195REG32 ORZ_DMAW_WAddr_Err; // 0xbf802da8 0x6a , ORZ_WA…
1230 REG32 SwInt2_Stat; // 0xbf802dB4 0x6d
1251 REG32 TimeStamp_FileIn; // 0xbf802dC0 0x70
1280 REG32 VQ3_Base; //0x74~75
1297 REG32 VQ_RX_Status; // 0xbf802de0 0x78
1307 REG32 _xbf802de8; // 0xbf802dC0 0x7a
1309 REG32 MCU_Data1; // 0xbf802dC0 0x7c
1556 REG32 CFG_17_18;
1558 REG32 CFG_19_1A;
1560 REG32 CFG_1B_1C;
1562 REG32 CFG_1D_1E;
1564 REG32 CFG_1F_20;
1566 REG32 CFG_21_22;
1587 REG32 CFG_24_25;
1589 REG32 CFG_26_27;
1591 REG32 CFG_28_29;
1593 REG32 CFG_2A_2B;
1595 REG32 CFG_2C_2D;
1597 REG32 CFG_2E_2F;
1600 REG32 CFG_30_31;
1602 REG32 CFG_32_33;
1609 REG32 CFG_35_36;
1611 REG32 CFG_37_38;
1618 REG32 CFG_3A_3B;
1620 REG32 CFG_3C_3D;
1648 REG32 CFG_42_43;
1650 REG32 CFG_44_45;
1652 REG32 CFG_46_47;
1658 REG32 CFG_50_51;
1660 REG32 CFG_52_53;
1662 REG32 CFG_54_55;
1664 REG32 CFG_56_57;
1666 REG32 CFG_58_59;
1668 REG32 CFG_5A_5B;
1670 REG32 CFG_5C_5D;
1672 REG32 CFG_5E_5F;
1674 REG32 CFG_60_61;
1676 REG32 CFG_62_63;
1678REG32 CFG_64_65; // Reser…
1680 REG32 CFG_66_67;
1682 REG32 CFG_68_69;
1684 REG32 CFG_6A_6B;
1686 REG32 CFG_6C_6D;
1688 REG32 CFG_6E_6F;
1796REG32 CFG3_12_13; //…
1797REG32 CFG3_14_15; //…
2059REG32 CFG3_44_45; //pause time0 for PVR1…
2060REG32 CFG3_46_47; //pause time1 for PVR2…
2061REG32 CFG3_48_49; //pause time2 for PVR3…
2062REG32 CFG3_4A_4B; //pause time3 for PVR4…
2082 REG32 CFG3_50_51;
2455REG32 CFG6_30_31; // filein0 lower DMA r…
2456REG32 CFG6_32_33; // filein0 upper DMA r…
2457REG32 CFG6_34_35; // filein1 lower DMA r…
2458REG32 CFG6_36_37; // filein1 upper DMA r…
2459REG32 CFG6_38_39; // filein2 lower DMA r…
2460REG32 CFG6_3A_3B; // filein2 upper DMA r…
2461REG32 CFG6_3C_3D; // filein3 lower DMA r…
2462REG32 CFG6_3E_3F; // filein3 upper DMA r…
2465REG32 CFG6_48_49; // mmfi0 lower DMA rea…
2466REG32 CFG6_4A_4B; // mmfi0 upper DMA rea…
2467REG32 CFG6_4C_4D; // mmfi1 lower DMA rea…
2468REG32 CFG6_4E_4F; // mmfi1 upper DMA rea…
2470REG32 CFG6_50_51; // initial packet time…
2471REG32 CFG6_52_53; // initial packet time…
2472REG32 CFG6_54_55; // initial packet time…
2473REG32 CFG6_56_57; // initial packet time…
2475REG32 CFG6_5C_5D; // initial packet time…
2476REG32 CFG6_5E_5F; // initial packet time…
2633 REG32 CFG8_50_51; //reg_synth0
2634 REG32 CFG8_52_53; //reg_synth1
2635REG32 CFG8_54_55; //reg_pcr64_3_riu(Low)
2636REG32 CFG8_56_57; //reg_pcr64_3_riu(High)
2637 REG32 CFG8_58_59; //reg_synth2
2638REG32 CFG8_5A_5B; //reg_pcr64_4_riu(Low)
2639REG32 CFG8_5C_5D; //reg_pcr64_4_riu(High)
2640 REG32 CFG8_5E_5F; //reg_synth3
2641 REG32 CFG8_60_61; //reg_pcr2_valid
2643 REG32 CFG8_63_64; //reg_pcr3_valid