Lines Matching refs:CFG3_34
293 REG16_SET(&_RegCtrl3->CFG3_34, CFG3_34_FIX_192_TIMER_0_EN); in HAL_TSP_HwPatch()
441 REG16_SET(&_RegCtrl3->CFG3_34, CFG3_34_TSP2MI_REQ_MCM_DISABLE); //TSP in HAL_TSP_Power()
506 REG16_CLR(&_RegCtrl3->CFG3_34, CFG3_34_TSP2MI_REQ_MCM_DISABLE);//TSP in HAL_TSP_Power()
3156 REG16_SET(&_RegCtrl3->CFG3_34, CFG3_34_MASK_SRC_V_EN); in HAL_TSP_FIFO_Skip_Scrmb()
3159 REG16_SET(&_RegCtrl3->CFG3_34, CFG3_34_MASK_SRC_V3D_EN); in HAL_TSP_FIFO_Skip_Scrmb()
3162 REG16_SET(&_RegCtrl3->CFG3_34, CFG3_34_MASK_SRC_A_EN); in HAL_TSP_FIFO_Skip_Scrmb()
3165 REG16_SET(&_RegCtrl3->CFG3_34, CFG3_34_MASK_SRC_AB_EN); in HAL_TSP_FIFO_Skip_Scrmb()
3176 REG16_CLR(&_RegCtrl3->CFG3_34, CFG3_34_MASK_SRC_V_EN); in HAL_TSP_FIFO_Skip_Scrmb()
3179 REG16_CLR(&_RegCtrl3->CFG3_34, CFG3_34_MASK_SRC_V3D_EN); in HAL_TSP_FIFO_Skip_Scrmb()
3182 REG16_CLR(&_RegCtrl3->CFG3_34, CFG3_34_MASK_SRC_A_EN); in HAL_TSP_FIFO_Skip_Scrmb()
3185 REG16_CLR(&_RegCtrl3->CFG3_34, CFG3_34_MASK_SRC_AB_EN); in HAL_TSP_FIFO_Skip_Scrmb()