Lines Matching refs:u32flag

1669     MS_U32 u32flag = 0;  in HAL_TSP_PVR_All()  local
1681 u32flag = TSP_REC_ALL_OLD; in HAL_TSP_PVR_All()
1684 u32flag = TSP_PVR1_REC_ALL_EN; in HAL_TSP_PVR_All()
1686 u32flag |= TSP_REC_NULL; in HAL_TSP_PVR_All()
1693 u32flag = TSP_PVR2_REC_ALL_EN; in HAL_TSP_PVR_All()
1695 u32flag |= TSP_REC_NULL; in HAL_TSP_PVR_All()
1703 _HAL_REG32_W(pReg, SET_FLAG1(_HAL_REG32_R(pReg), u32flag)); in HAL_TSP_PVR_All()
1707 _HAL_REG32_W(pReg, RESET_FLAG1(_HAL_REG32_R(pReg), u32flag)); in HAL_TSP_PVR_All()
1713 MS_U32 u32flag = 0; in HAL_TSP_PVR_BypassHeader_En() local
1718 u32flag = TSP_PVR_PID_BYPASS; in HAL_TSP_PVR_BypassHeader_En()
1721 u32flag = TSP_PVR_PID_BYPASS2; in HAL_TSP_PVR_BypassHeader_En()
1729 _HAL_REG32_W(&_TspCtrl[0].reg15b4, SET_FLAG1(_HAL_REG32_R(&_TspCtrl[0].reg15b4), u32flag)); in HAL_TSP_PVR_BypassHeader_En()
1733 … _HAL_REG32_W(&_TspCtrl[0].reg15b4, RESET_FLAG1(_HAL_REG32_R(&_TspCtrl[0].reg15b4), u32flag)); in HAL_TSP_PVR_BypassHeader_En()
1815 MS_U32 u32flag = 0; in HAL_TSP_PVR_WaitFlush() local
1822 u32flag = TSP_HW_CFG4_PVR_FLUSH; in HAL_TSP_PVR_WaitFlush()
1827 u32flag = TSP_PVR2_STR2MIU_RST_WADR; in HAL_TSP_PVR_WaitFlush()
1834 _HAL_REG32_W(pReg, SET_FLAG1(_HAL_REG32_R(pReg), u32flag)); in HAL_TSP_PVR_WaitFlush()
1835 _HAL_REG32_W(pReg, RESET_FLAG1(_HAL_REG32_R(pReg), u32flag)); in HAL_TSP_PVR_WaitFlush()
5212 MS_U32 u32flag = 0; in HAL_TSP_VQueue_Reset() local
5219 u32flag = TSP_VQ0_RESET; in HAL_TSP_VQueue_Reset()
5223 u32flag = TSP_VQ1_RESET; in HAL_TSP_VQueue_Reset()
5227 u32flag = TSP_VQ2_RESET; in HAL_TSP_VQueue_Reset()
5231 u32flag = TSP_VQ3_RESET; in HAL_TSP_VQueue_Reset()
5235 _HAL_REG32_W(pReg, SET_FLAG1(_HAL_REG32_R(pReg), u32flag)); in HAL_TSP_VQueue_Reset()
5236 _HAL_REG32_W(pReg, RESET_FLAG1(_HAL_REG32_R(pReg), u32flag)); in HAL_TSP_VQueue_Reset()
5242 MS_U32 u32flag = 0; in HAL_TSP_VQueue_OverflowInt_En() local
5249 u32flag = TSP_VQ0_OVERFLOW_INT_EN; in HAL_TSP_VQueue_OverflowInt_En()
5253 u32flag = TSP_VQ1_OVF_INT_EN; in HAL_TSP_VQueue_OverflowInt_En()
5257 u32flag = TSP_VQ2_OVF_INT_EN; in HAL_TSP_VQueue_OverflowInt_En()
5261 u32flag = TSP_VQ3_OVF_INT_EN; in HAL_TSP_VQueue_OverflowInt_En()
5267 _HAL_REG32_W(pReg, SET_FLAG1(_HAL_REG32_R(pReg), u32flag)); in HAL_TSP_VQueue_OverflowInt_En()
5272 _HAL_REG32_W(pReg, RESET_FLAG1(_HAL_REG32_R(pReg), u32flag)); in HAL_TSP_VQueue_OverflowInt_En()
5280 MS_U32 u32flag = 0; in HAL_TSP_VQueue_Clr_OverflowInt() local
5288 u32flag = TSP_VQ0_CLR_OVERFLOW_INT; in HAL_TSP_VQueue_Clr_OverflowInt()
5292 u32flag = TSP_VQ1_CLR_OVF_INT; in HAL_TSP_VQueue_Clr_OverflowInt()
5296 u32flag = TSP_VQ2_CLR_OVF_INT; in HAL_TSP_VQueue_Clr_OverflowInt()
5300 u32flag = TSP_VQ3_CLR_OVF_INT; in HAL_TSP_VQueue_Clr_OverflowInt()
5305 _HAL_REG32_W(pReg, u32data | u32flag); in HAL_TSP_VQueue_Clr_OverflowInt()
5306 _HAL_REG32_W(pReg, u32data & ~u32flag); in HAL_TSP_VQueue_Clr_OverflowInt()
5554 MS_U32 u32flag = 0; in HAL_TSP_PVR_Alignment_Enable() local
5560 u32flag = TSP_PVR1_ALIGN_EN; in HAL_TSP_PVR_Alignment_Enable()
5564 u32flag = TSP_PVR2_PVR_ALIGN_EN; in HAL_TSP_PVR_Alignment_Enable()
5572 _HAL_REG32_W(pReg, SET_FLAG1(_HAL_REG32_R(pReg), u32flag)); in HAL_TSP_PVR_Alignment_Enable()
5576 _HAL_REG32_W(pReg, RESET_FLAG1(_HAL_REG32_R(pReg), u32flag)); in HAL_TSP_PVR_Alignment_Enable()
5584 MS_U32 u32flag = 0; in HAL_TSP_PVR_ForceSync_Enable() local
5591 u32flag = TSP_REC_AT_SYNC_DIS; in HAL_TSP_PVR_ForceSync_Enable()
5601 _HAL_REG32_W(pReg, RESET_FLAG1(_HAL_REG32_R(pReg), u32flag)); in HAL_TSP_PVR_ForceSync_Enable()
5605 _HAL_REG32_W(pReg, SET_FLAG1(_HAL_REG32_R(pReg), u32flag)); in HAL_TSP_PVR_ForceSync_Enable()