Lines Matching refs:sw02
35 p_regs->sw02.dec_out_endian = 1; in set_defalut_parameters()
36 p_regs->sw02.dec_in_endian = 0; in set_defalut_parameters()
37 p_regs->sw02.dec_strendian_e = 1; in set_defalut_parameters()
38 p_regs->sw02.dec_max_burst = 16; in set_defalut_parameters()
39 p_regs->sw02.dec_scmd_dis = 0; in set_defalut_parameters()
41 p_regs->sw02.dec_adv_pre_dis = 0; in set_defalut_parameters()
43 p_regs->sw02.dec_latency = 0; in set_defalut_parameters()
45 p_regs->sw02.dec_data_disc_e = 0; in set_defalut_parameters()
46 p_regs->sw02.dec_outswap32_e = 1; in set_defalut_parameters()
47 p_regs->sw02.dec_inswap32_e = 1; in set_defalut_parameters()
48 p_regs->sw02.dec_strswap32_e = 1; in set_defalut_parameters()
50 p_regs->sw02.dec_timeout_e = 0; in set_defalut_parameters()
51 p_regs->sw02.dec_clk_gate_e = 1; in set_defalut_parameters()
54 p_regs->sw02.dec_axi_rd_id = 0xFF; in set_defalut_parameters()
66 p_regs->sw02.tiled_mode_lsb = 0; in set_defalut_parameters()
80 p_regs->sw02.dec_timeout_e = 1; in set_regs_parameters()
81 p_regs->sw02.dec_clk_gate_e = 1; in set_regs_parameters()