Lines Matching refs:u8
37 u8 res0[0x04];
39 u8 res1[0x14];
41 u8 res2[0x20];
43 u8 res3[0x10];
45 u8 res4[0x10];
47 u8 res5[0x50];
51 u8 res6[0x04];
55 u8 res7[0x04];
61 u8 res8[0xC];
72 u8 res9b[0xAC];
74 u8 res9[0xB8];
82 u8 res0[4];
85 u8 res1[2];
87 u8 res2[0xF0];
100 u8 res0[0xE8];
107 u8 cfr1; /* Timer1/2 Configuration */
108 u8 res0[3];
109 u8 cfr2; /* Timer3/4 Configuration */
110 u8 res1[11];
135 u8 res[0xC0];
168 u8 res[0x98];
177 u8 res[4];
184 u8 res1[0xDC];
193 u8 res0[8];
199 u8 res1[0xDC];
209 u8 res0[0xF4];
221 u8 res0[0xEC];
234 u8 res0[0xE8];
241 u8 res0[0xC];
245 u8 res1[0xE8];
262 u8 res0[0x358];
271 u8 res0[0x38];
274 u8 res1[0x38];
277 u8 res2[0x378];
287 u8 res0[4];
292 u8 res0[0x60];
294 u8 res1[0x70];
306 u8 res2[4];
308 u8 res3[0x14];
311 u8 res4[0xAA8];
314 u8 res5[0x200];
318 u8 res6[0x14];
322 u8 res7[0x14];
330 u8 res8[0xA4];
332 u8 res9[0xFC];
340 u8 urbr_ulcr_udlb; /* combined register for URBR, UTHR and UDLB */
341 u8 uier_udmb; /* combined register for UIER and UDMB */
342 u8 uiir_ufcr_uafr; /* combined register for UIIR, UFCR and UAFR */
343 u8 ulcr; /* line control register */
344 u8 umcr; /* MODEM control register */
345 u8 ulsr; /* line status register */
346 u8 umsr; /* MODEM status register */
347 u8 uscr; /* scratch register */
348 u8 res0[8];
349 u8 udsr; /* DMA status register */
350 u8 res1[3];
351 u8 res2[0xEC];
383 u8 res[116];
391 u8 res0[4];
393 u8 res1[4];
395 u8 res2[4];
403 u8 res0[0x60];
405 u8 res1[4];
407 u8 res2[4];
425 u8 res0[12];
427 u8 res1[4];
431 u8 res2[4];
433 u8 res3[4];
437 u8 res4[4];
439 u8 res5[4];
441 u8 res6[4];
443 u8 res7[132];
450 u8 fixme[0x1000];
457 u8 fixme[0x1000];
464 u8 fixme[0x10000];
488 u8 res0[8];
490 u8 res1[4];
492 u8 res2[0x20];
495 u8 res3[0x98];
498 u8 res4[0xb8];
502 u8 res5[0x94];
506 u8 res6[0xd4];
509 u8 res7[0x38];
512 u8 res8[0x38];
517 u8 res9[0x10];
525 u8 res10[4];
534 u8 res11[0xa0];
536 u8 res12[0x100];
541 u8 res13[0x70];
546 u8 pex_cfg_header[0x404];
548 u8 res0[0x30];
550 u8 res1[4];
552 u8 res2[0xc];
555 u8 res3[4];
557 u8 res4[0x18];
559 u8 res5[0x34];
561 u8 res6[0x24];
563 u8 res7[4];
565 u8 res8[0x20];
567 u8 res9[0x88];
569 u8 res10[0xc];
571 u8 res11[0x25c];
573 u8 res12[0x160];
580 u8 fixme[0x1000];
587 u8 fixme[0x1000];
599 u8 res0[0xc];
601 u8 res1[0xdc];
609 u8 mem[0x8000];
611 u8 mem[0x10000];
619 u8 fixme[0x200];
626 u8 fixme[0x2000];
642 u8 res0[0x200];
643 u8 dll_ddr[0x100];
644 u8 dll_lbc[0x100];
645 u8 res1[0xE00];
652 u8 res2[0x1300];
654 u8 res3[0x900];
656 u8 res4[0x1000];
662 u8 res5[0x19900];
665 u8 res6[0xA000];
667 u8 res7[0xC0000];
696 u8 res0[0x1300];
699 u8 res1[0x1300];
701 u8 res2[0x900];
703 u8 res3[0x1000];
707 u8 res4[0x80];
710 u8 res5[0x1aa00];
713 u8 res6[0xA000];
715 u8 res7[0xC0000];
731 u8 res0[0x1300];
734 u8 res1[0x1300];
736 u8 res2[0x900];
738 u8 res3[0x1000];
742 u8 res4[0x80];
745 u8 res5[0xa00];
747 u8 res6[0xb000];
749 u8 res7[0x1e00];
751 u8 res8[0x9000];
754 u8 res9[0x6000];
756 u8 res10[0x2000];
758 u8 res11[0xA3000];
760 u8 res12[0x1CF00];
776 u8 res0[0x1200];
779 u8 res1[0x1300];
781 u8 res2[0x900];
783 u8 res3[0x1000];
787 u8 res4[0x80];
790 u8 res5[0xa00];
792 u8 res6[0xd000];
794 u8 res7[0x7000];
797 u8 res8[0x8000];
799 u8 res9[0x1000];
801 u8 res10[0xA3000];
803 u8 res11[0xCE00];
813 u8 res0[0x200];
820 u8 res1[0x300];
821 u8 dll_ddr[0x100];
822 u8 dll_lbc[0x100];
823 u8 res2[0x200];
826 u8 res3[0x400];
829 u8 res4[0x1300];
831 u8 res5[0x900];
833 u8 res6[0x2000];
836 u8 res7[128];
839 u8 res8[0x4A00];
841 u8 res9[0x22000];
843 u8 res10[0xC0000];
844 u8 qe[0x100000]; /* QE block */
860 u8 res0[0x300];
861 u8 dll_ddr[0x100];
862 u8 dll_lbc[0x100];
863 u8 res1[0x200];
865 u8 res2[0x800];
868 u8 res3[0x1300];
870 u8 res4[0x900];
872 u8 res5[0x2000];
875 u8 res6[128];
878 u8 res7[0x27A00];
880 u8 res8[0xC0000];
881 u8 qe[0x100000]; /* QE block */
896 u8 res0[0x500]; /* res0 1.25 KBytes added for 8309 */
899 u8 res1[0x800];
902 u8 res2[0x1300];
904 u8 res3[0x200];
906 u8 res4[0x500];
908 u8 res5[0x1000];
909 u8 spi[0x100];
910 u8 res6[0xf00];
913 u8 res7[0x80];
916 u8 res8[0x13A00];
917 u8 can1[0x1000]; /* Flexcan 1 */
918 u8 can2[0x1000]; /* Flexcan 2 */
919 u8 res9[0x5000];
921 u8 res10[0x5000];
922 u8 can3[0x1000]; /* Flexcan 3 */
923 u8 can4[0x1000]; /* Flexcan 4 */
924 u8 res11[0x1000];
925 u8 dma1[0x2000]; /* DMA */
927 u8 res12[0xC1000];
929 u8 res13[0x8000];
930 u8 qe[0x100000]; /* QE block */
931 u8 res14[0xE00000];/* Added for 8309 */