Lines Matching defs:gpio_ctrl

146 typedef struct gpio_ctrl {  struct
149 u8 podr_fech; /* 0x00 */
150 u8 podr_fecl; /* 0x01 */
154 u8 podr_ssi; /* 0x02 */
155 u8 podr_busctl; /* 0x03 */
156 u8 podr_be; /* 0x04 */
157 u8 podr_cs; /* 0x05 */
158 u8 podr_pwm; /* 0x06 */
159 u8 podr_feci2c; /* 0x07 */
160 u8 res08; /* 0x08 */
161 u8 podr_uart; /* 0x09 */
162 u8 podr_qspi; /* 0x0A */
163 u8 podr_timer; /* 0x0B */
165 u8 res0C; /* 0x0C */
166 u8 podr_lcddatah; /* 0x0D */
167 u8 podr_lcddatam; /* 0x0E */
168 u8 podr_lcddatal; /* 0x0F */
169 u8 podr_lcdctlh; /* 0x10 */
170 u8 podr_lcdctll; /* 0x11 */
172 u16 res0C; /* 0x0C - 0x0D */
173 u8 podr_fech; /* 0x0E */
174 u8 podr_fecl; /* 0x0F */
175 u16 res10[3]; /* 0x10 - 0x15 */
180 u16 res12; /* 0x12 - 0x13 */
181 u8 pddr_fech; /* 0x14 */
182 u8 pddr_fecl; /* 0x15 */
184 u8 pddr_ssi; /* 0x16 */
185 u8 pddr_busctl; /* 0x17 */
186 u8 pddr_be; /* 0x18 */
187 u8 pddr_cs; /* 0x19 */
188 u8 pddr_pwm; /* 0x1A */
189 u8 pddr_feci2c; /* 0x1B */
190 u8 res1C; /* 0x1C */
191 u8 pddr_uart; /* 0x1D */
192 u8 pddr_qspi; /* 0x1E */
193 u8 pddr_timer; /* 0x1F */
195 u8 res20; /* 0x20 */
196 u8 pddr_lcddatah; /* 0x21 */
197 u8 pddr_lcddatam; /* 0x22 */
198 u8 pddr_lcddatal; /* 0x23 */
199 u8 pddr_lcdctlh; /* 0x24 */
200 u8 pddr_lcdctll; /* 0x25 */
201 u16 res26; /* 0x26 - 0x27 */
203 u16 res20; /* 0x20 - 0x21 */
204 u8 pddr_fech; /* 0x22 */
205 u8 pddr_fecl; /* 0x23 */
206 u16 res24[3]; /* 0x24 - 0x29 */
211 u8 ppd_fech; /* 0x28 */
212 u8 ppd_fecl; /* 0x29 */
214 u8 ppd_ssi; /* 0x2A */
215 u8 ppd_busctl; /* 0x2B */
216 u8 ppd_be; /* 0x2C */
217 u8 ppd_cs; /* 0x2D */
218 u8 ppd_pwm; /* 0x2E */
219 u8 ppd_feci2c; /* 0x2F */
220 u8 res30; /* 0x30 */
221 u8 ppd_uart; /* 0x31 */
222 u8 ppd_qspi; /* 0x32 */
223 u8 ppd_timer; /* 0x33 */
225 u8 res34; /* 0x34 */
226 u8 ppd_lcddatah; /* 0x35 */
227 u8 ppd_lcddatam; /* 0x36 */
228 u8 ppd_lcddatal; /* 0x37 */
229 u8 ppd_lcdctlh; /* 0x38 */
230 u8 ppd_lcdctll; /* 0x39 */
231 u16 res3A; /* 0x3A - 0x3B */
233 u16 res34; /* 0x34 - 0x35 */
234 u8 ppd_fech; /* 0x36 */
235 u8 ppd_fecl; /* 0x37 */
236 u16 res38[3]; /* 0x38 - 0x3D */
241 u8 res3C; /* 0x3C */
242 u8 pclrr_fech; /* 0x3D */
243 u8 pclrr_fecl; /* 0x3E */
245 u8 pclrr_ssi; /* 0x3E */
247 u8 pclrr_busctl; /* 0x3F */
248 u8 pclrr_be; /* 0x40 */
249 u8 pclrr_cs; /* 0x41 */
250 u8 pclrr_pwm; /* 0x42 */
251 u8 pclrr_feci2c; /* 0x43 */
252 u8 res44; /* 0x44 */
253 u8 pclrr_uart; /* 0x45 */
254 u8 pclrr_qspi; /* 0x46 */
255 u8 pclrr_timer; /* 0x47 */
257 u8 pclrr_lcddatah; /* 0x48 */
258 u8 pclrr_lcddatam; /* 0x49 */
259 u8 pclrr_lcddatal; /* 0x4A */
260 u8 pclrr_ssi; /* 0x4B */
261 u8 pclrr_lcdctlh; /* 0x4C */
262 u8 pclrr_lcdctll; /* 0x4D */
263 u16 res4E; /* 0x4E - 0x4F */
265 u16 res48; /* 0x48 - 0x49 */
266 u8 pclrr_fech; /* 0x4A */
267 u8 pclrr_fecl; /* 0x4B */
268 u8 res4C[5]; /* 0x4C - 0x50 */
273 u8 par_fec; /* 0x50 */
275 u8 par_pwm; /* 0x51 */
276 u8 par_busctl; /* 0x52 */
277 u8 par_feci2c; /* 0x53 */
278 u8 par_be; /* 0x54 */
279 u8 par_cs; /* 0x55 */
280 u16 par_ssi; /* 0x56 */
281 u16 par_uart; /* 0x58 */
282 u16 par_qspi; /* 0x5A */
283 u8 par_timer; /* 0x5C */
285 u8 par_lcddata; /* 0x5D */
286 u16 par_lcdctl; /* 0x5E */
288 u8 par_fec; /* 0x5D */
289 u16 res5E; /* 0x5E - 0x5F */
291 u16 par_irq; /* 0x60 */
292 u16 res62; /* 0x62 - 0x63 */
295 u8 mscr_flexbus; /* 0x64 */
296 u8 mscr_sdram; /* 0x65 */
297 u16 res66; /* 0x66 - 0x67 */
300 u8 dscr_i2c; /* 0x68 */
301 u8 dscr_pwm; /* 0x69 */
302 u8 dscr_fec; /* 0x6A */
303 u8 dscr_uart; /* 0x6B */
304 u8 dscr_qspi; /* 0x6C */
305 u8 dscr_timer; /* 0x6D */
306 u8 dscr_ssi; /* 0x6E */
308 u8 dscr_lcd; /* 0x6F */
310 u8 res6F; /* 0x6F */
312 u8 dscr_debug; /* 0x70 */
313 u8 dscr_clkrst; /* 0x71 */
314 u8 dscr_irq; /* 0x72 */