Lines Matching refs:u32
38 u32 scfg;
39 u32 sctl;
40 u32 stat;
41 u32 intrstat;
42 u32 reserved0[(0x40 - 0x10) / 4];
43 u32 mcmd;
44 u32 powctl;
45 u32 powstat;
46 u32 cmdtstat;
47 u32 cmdtstaten;
48 u32 reserved1[(0x60 - 0x54) / 4];
49 u32 mrrcfg0;
50 u32 mrrstat0;
51 u32 mrrstat1;
52 u32 reserved2[(0x7c - 0x6c) / 4];
54 u32 mcfg1;
55 u32 mcfg;
56 u32 ppcfg;
57 u32 mstat;
58 u32 lpddr2zqcfg;
59 u32 reserved3;
61 u32 dtupdes;
62 u32 dtuna;
63 u32 dtune;
64 u32 dtuprd0;
65 u32 dtuprd1;
66 u32 dtuprd2;
67 u32 dtuprd3;
68 u32 dtuawdt;
69 u32 reserved4[(0xc0 - 0xb4) / 4];
71 u32 togcnt1u;
72 u32 tinit;
73 u32 trsth;
74 u32 togcnt100n;
75 u32 trefi;
76 u32 tmrd;
77 u32 trfc;
78 u32 trp;
79 u32 trtw;
80 u32 tal;
81 u32 tcl;
82 u32 tcwl;
83 u32 tras;
84 u32 trc;
85 u32 trcd;
86 u32 trrd;
87 u32 trtp;
88 u32 twr;
89 u32 twtr;
90 u32 texsr;
91 u32 txp;
92 u32 txpdll;
93 u32 tzqcs;
94 u32 tzqcsi;
95 u32 tdqs;
96 u32 tcksre;
97 u32 tcksrx;
98 u32 tcke;
99 u32 tmod;
100 u32 trstl;
101 u32 tzqcl;
102 u32 tmrr;
103 u32 tckesr;
104 u32 tdpd;
105 u32 tref_mem_ddr3;
106 u32 reserved5[(0x180 - 0x14c) / 4];
107 u32 ecccfg;
108 u32 ecctst;
109 u32 eccclr;
110 u32 ecclog;
111 u32 reserved6[(0x200 - 0x190) / 4];
112 u32 dtuwactl;
113 u32 dturactl;
114 u32 dtucfg;
115 u32 dtuectl;
116 u32 dtuwd0;
117 u32 dtuwd1;
118 u32 dtuwd2;
119 u32 dtuwd3;
120 u32 dtuwdm;
121 u32 dturd0;
122 u32 dturd1;
123 u32 dturd2;
124 u32 dturd3;
125 u32 dtulfsrwd;
126 u32 dtulfsrrd;
127 u32 dtueaf;
129 u32 dfitctrldelay;
130 u32 dfiodtcfg;
131 u32 dfiodtcfg1;
132 u32 dfiodtrankmap;
134 u32 dfitphywrdata;
135 u32 dfitphywrlat;
136 u32 reserved7[(0x260 - 0x258) / 4];
137 u32 dfitrddataen;
138 u32 dfitphyrdlat;
139 u32 reserved8[(0x270 - 0x268) / 4];
140 u32 dfitphyupdtype0;
141 u32 dfitphyupdtype1;
142 u32 dfitphyupdtype2;
143 u32 dfitphyupdtype3;
144 u32 dfitctrlupdmin;
145 u32 dfitctrlupdmax;
146 u32 dfitctrlupddly;
147 u32 reserved9;
148 u32 dfiupdcfg;
149 u32 dfitrefmski;
150 u32 dfitctrlupdi;
151 u32 reserved10[(0x2ac - 0x29c) / 4];
152 u32 dfitrcfg0;
153 u32 dfitrstat0;
154 u32 dfitrwrlvlen;
155 u32 dfitrrdlvlen;
156 u32 dfitrrdlvlgateen;
157 u32 dfiststat0;
158 u32 dfistcfg0;
159 u32 dfistcfg1;
160 u32 reserved11;
161 u32 dfitdramclken;
162 u32 dfitdramclkdis;
163 u32 dfistcfg2;
164 u32 dfistparclr;
165 u32 dfistparlog;
166 u32 reserved12[(0x2f0 - 0x2e4) / 4];
168 u32 dfilpcfg0;
169 u32 reserved13[(0x300 - 0x2f4) / 4];
170 u32 dfitrwrlvlresp0;
171 u32 dfitrwrlvlresp1;
172 u32 dfitrwrlvlresp2;
173 u32 dfitrrdlvlresp0;
174 u32 dfitrrdlvlresp1;
175 u32 dfitrrdlvlresp2;
176 u32 dfitrwrlvldelay0;
177 u32 dfitrwrlvldelay1;
178 u32 dfitrwrlvldelay2;
179 u32 dfitrrdlvldelay0;
180 u32 dfitrrdlvldelay1;
181 u32 dfitrrdlvldelay2;
182 u32 dfitrrdlvlgatedelay0;
183 u32 dfitrrdlvlgatedelay1;
184 u32 dfitrrdlvlgatedelay2;
185 u32 dfitrcmd;
186 u32 reserved14[(0x3f8 - 0x340) / 4];
187 u32 ipvr;
188 u32 iptr;
193 u32 ddrphy_reg[0x100];
197 u32 togcnt1u;
198 u32 tinit;
199 u32 trsth;
200 u32 togcnt100n;
201 u32 trefi;
202 u32 tmrd;
203 u32 trfc;
204 u32 trp;
205 u32 trtw;
206 u32 tal;
207 u32 tcl;
208 u32 tcwl;
209 u32 tras;
210 u32 trc;
211 u32 trcd;
212 u32 trrd;
213 u32 trtp;
214 u32 twr;
215 u32 twtr;
216 u32 texsr;
217 u32 txp;
218 u32 txpdll;
219 u32 tzqcs;
220 u32 tzqcsi;
221 u32 tdqs;
222 u32 tcksre;
223 u32 tcksrx;
224 u32 tcke;
225 u32 tmod;
226 u32 trstl;
227 u32 tzqcl;
228 u32 tmrr;
229 u32 tckesr;
230 u32 tdpd;
231 u32 trefi_mem_ddr3;
235 u32 mr[4];
236 u32 mr11;
237 u32 bl;
238 u32 cl_al;
242 u32 ddrtiming;
243 u32 ddrmode;
244 u32 readlatency;
245 u32 activate;
246 u32 devtodev;
250 u32 id_coreid;
251 u32 id_revisionid;
252 u32 ddrconf;
253 u32 ddrtiming;
254 u32 ddrmode;
255 u32 readlatency;
256 u32 activate;
257 u32 devtodev;
262 u32 ddrconfig;
263 u32 ddr_freq;
264 u32 dramtype;
268 u32 stride;
269 u32 odt;