Lines Matching refs:u32
11 u32 reserved[0x800];
12 u32 usb3_perf_con0;
13 u32 usb3_perf_con1;
14 u32 usb3_perf_con2;
15 u32 usb3_perf_rd_max_latency_num;
16 u32 usb3_perf_rd_latency_samp_num;
17 u32 usb3_perf_rd_latency_acc_num;
18 u32 usb3_perf_rd_axi_total_byte;
19 u32 usb3_perf_wr_axi_total_byte;
20 u32 usb3_perf_working_cnt;
21 u32 reserved1[0x103];
22 u32 usb3otg0_con0;
23 u32 usb3otg0_con1;
24 u32 reserved2[2];
25 u32 usb3otg1_con0;
26 u32 usb3otg1_con1;
27 u32 reserved3[2];
28 u32 usb3otg0_status_lat0;
29 u32 usb3otg0_status_lat1;
30 u32 usb3otg0_status_cb;
31 u32 reserved4;
32 u32 usb3otg1_status_lat0;
33 u32 usb3otg1_status_lat1;
34 u32 usb3ogt1_status_cb;
35 u32 reserved5[0x6e5];
36 u32 pcie_perf_con0;
37 u32 pcie_perf_con1;
38 u32 pcie_perf_con2;
39 u32 pcie_perf_rd_max_latency_num;
40 u32 pcie_perf_rd_latency_samp_num;
41 u32 pcie_perf_rd_laterncy_acc_num;
42 u32 pcie_perf_rd_axi_total_byte;
43 u32 pcie_perf_wr_axi_total_byte;
44 u32 pcie_perf_working_cnt;
45 u32 reserved6[0x37];
46 u32 usb20_host0_con0;
47 u32 usb20_host0_con1;
48 u32 reserved7[2];
49 u32 usb20_host1_con0;
50 u32 usb20_host1_con1;
51 u32 reserved8[2];
52 u32 hsic_con0;
53 u32 hsic_con1;
54 u32 reserved9[6];
55 u32 grf_usbhost0_status;
56 u32 grf_usbhost1_Status;
57 u32 grf_hsic_status;
58 u32 reserved10[0xc9];
59 u32 hsicphy_con0;
60 u32 reserved11[3];
61 u32 usbphy0_ctrl[26];
62 u32 reserved12[6];
63 u32 usbphy1[26];
64 u32 reserved13[0x72f];
65 u32 soc_con9;
66 u32 reserved14[0x0a];
67 u32 soc_con20;
68 u32 soc_con21;
69 u32 soc_con22;
70 u32 soc_con23;
71 u32 soc_con24;
72 u32 soc_con25;
73 u32 soc_con26;
74 u32 reserved15[0xf65];
75 u32 cpu_con[4];
76 u32 reserved16[0x1c];
77 u32 cpu_status[6];
78 u32 reserved17[0x1a];
79 u32 a53_perf_con[4];
80 u32 a53_perf_rd_mon_st;
81 u32 a53_perf_rd_mon_end;
82 u32 a53_perf_wr_mon_st;
83 u32 a53_perf_wr_mon_end;
84 u32 a53_perf_rd_max_latency_num;
85 u32 a53_perf_rd_latency_samp_num;
86 u32 a53_perf_rd_laterncy_acc_num;
87 u32 a53_perf_rd_axi_total_byte;
88 u32 a53_perf_wr_axi_total_byte;
89 u32 a53_perf_working_cnt;
90 u32 a53_perf_int_status;
91 u32 reserved18[0x31];
92 u32 a72_perf_con[4];
93 u32 a72_perf_rd_mon_st;
94 u32 a72_perf_rd_mon_end;
95 u32 a72_perf_wr_mon_st;
96 u32 a72_perf_wr_mon_end;
97 u32 a72_perf_rd_max_latency_num;
98 u32 a72_perf_rd_latency_samp_num;
99 u32 a72_perf_rd_laterncy_acc_num;
100 u32 a72_perf_rd_axi_total_byte;
101 u32 a72_perf_wr_axi_total_byte;
102 u32 a72_perf_working_cnt;
103 u32 a72_perf_int_status;
104 u32 reserved19[0x7f6];
105 u32 soc_con5;
106 u32 soc_con6;
107 u32 reserved20[0x779];
108 u32 gpio2a_iomux;
110 u32 iomux_spi2;
111 u32 gpio2b_iomux;
114 u32 gpio2c_iomux;
115 u32 iomux_spi5;
117 u32 gpio2d_iomux;
119 u32 gpio3a_iomux;
120 u32 iomux_spi0;
122 u32 gpio3b_iomux;
123 u32 gpio3c_iomux;
125 u32 iomux_i2s0;
126 u32 gpio3d_iomux;
129 u32 iomux_i2sclk;
130 u32 gpio4a_iomux;
133 u32 iomux_sdmmc;
134 u32 iomux_uart2a;
135 u32 gpio4b_iomux;
138 u32 iomux_pwm_0;
139 u32 iomux_pwm_1;
140 u32 iomux_uart2b;
141 u32 iomux_uart2c;
142 u32 iomux_edp_hotplug;
143 u32 gpio4c_iomux;
145 u32 gpio4d_iomux;
146 u32 reserved21[4];
147 u32 gpio2_p[4];
148 u32 gpio3_p[4];
149 u32 gpio4_p[4];
150 u32 reserved22[4];
151 u32 gpio2_sr[3][4];
152 u32 reserved23[4];
153 u32 gpio2_smt[3][4];
154 u32 reserved24[(0xe100 - 0xe0ec)/4 - 1];
155 u32 gpio2_e[4];
156 u32 gpio3_e[7];
157 u32 gpio4_e[5];
158 u32 reserved24a[(0xe200 - 0xe13c)/4 - 1];
159 u32 soc_con0;
160 u32 soc_con1;
161 u32 soc_con2;
162 u32 soc_con3;
163 u32 soc_con4;
164 u32 soc_con5_pcie;
165 u32 reserved25;
166 u32 soc_con7;
167 u32 soc_con8;
168 u32 soc_con9_pcie;
169 u32 reserved26[0x1e];
170 u32 soc_status[6];
171 u32 reserved27[0x32];
172 u32 ddrc0_con0;
173 u32 ddrc0_con1;
174 u32 ddrc1_con0;
175 u32 ddrc1_con1;
176 u32 reserved28[0xac];
177 u32 io_vsel;
178 u32 saradc_testbit;
179 u32 tsadc_testbit_l;
180 u32 tsadc_testbit_h;
181 u32 reserved29[0x6c];
182 u32 chip_id_addr;
183 u32 reserved30[0x1f];
184 u32 fast_boot_addr;
185 u32 reserved31[0x1df];
186 u32 emmccore_con[12];
187 u32 reserved32[4];
188 u32 emmccore_status[4];
189 u32 reserved33[0x1cc];
190 u32 emmcphy_con[7];
191 u32 reserved34;
192 u32 emmcphy_status;
198 u32 iomux_pwm_3a;
199 u32 gpio0a_iomux;
201 u32 gpio0b_iomux;
202 u32 reserved0[2];
204 u32 spi1_rxd;
205 u32 tsadc_int;
206 u32 gpio1a_iomux;
209 u32 spi1_csclktx;
210 u32 iomux_pwm_3b;
211 u32 iomux_i2c0_sda;
212 u32 gpio1b_iomux;
215 u32 iomux_pwm_2;
216 u32 iomux_i2c0_scl;
217 u32 gpio1c_iomux;
219 u32 gpio1d_iomux;
220 u32 reserved1[8];
221 u32 gpio0_p[2];
222 u32 reserved2[2];
223 u32 gpio1_p[4];
224 u32 reserved3[8];
225 u32 gpio0a_e;
226 u32 reserved4;
227 u32 gpio0b_e;
228 u32 reserved5[5];
229 u32 gpio1a_e;
230 u32 reserved6;
231 u32 gpio1b_e;
232 u32 reserved7;
233 u32 gpio1c_e;
234 u32 reserved8;
235 u32 gpio1d_e;
236 u32 reserved9[0x11];
237 u32 gpio0l_sr;
238 u32 reserved10;
239 u32 gpio1l_sr;
240 u32 gpio1h_sr;
241 u32 reserved11[4];
242 u32 gpio0a_smt;
243 u32 gpio0b_smt;
244 u32 reserved12[2];
245 u32 gpio1a_smt;
246 u32 gpio1b_smt;
247 u32 gpio1c_smt;
248 u32 gpio1d_smt;
249 u32 reserved13[8];
250 u32 gpio0l_he;
251 u32 reserved14;
252 u32 gpio1l_he;
253 u32 gpio1h_he;
254 u32 reserved15[4];
255 u32 soc_con0;
256 u32 reserved16[9];
257 u32 soc_con10;
258 u32 soc_con11;
259 u32 reserved17[0x24];
260 u32 pmupvtm_con0;
261 u32 pmupvtm_con1;
262 u32 pmupvtm_status0;
263 u32 pmupvtm_status1;
264 u32 grf_osc_e;
265 u32 reserved18[0x2b];
266 u32 os_reg0;
267 u32 os_reg1;
268 u32 os_reg2;
269 u32 os_reg3;
274 u32 ddr_rgn_con[35];
275 u32 reserved[0x1fe5];
276 u32 soc_con8;
277 u32 soc_con9;
278 u32 soc_con10;
279 u32 soc_con11;
280 u32 soc_con12;
281 u32 soc_con13;
282 u32 soc_con14;
283 u32 soc_con15;
284 u32 reserved1[3];
285 u32 soc_con19;
286 u32 soc_con20;
287 u32 soc_con21;
288 u32 soc_con22;
289 u32 reserved2[0x29];
290 u32 perilp_con[9];
291 u32 reserved4[7];
292 u32 perilp_status;
293 u32 reserved5[0xfaf];
294 u32 soc_con0;
295 u32 soc_con1;
296 u32 reserved6[0x3e];
297 u32 pmu_con[9];
298 u32 reserved7[0x17];
299 u32 fast_boot_addr;
300 u32 reserved8[0x1f];
301 u32 efuse_prg_mask;
302 u32 efuse_read_mask;
303 u32 reserved9[0x0e];
304 u32 pmu_slv_con0;
305 u32 pmu_slv_con1;
306 u32 reserved10[0x771];
307 u32 soc_con3;
308 u32 soc_con4;
309 u32 soc_con5;
310 u32 soc_con6;
311 u32 soc_con7;
312 u32 reserved11[8];
313 u32 soc_con16;
314 u32 soc_con17;
315 u32 soc_con18;
316 u32 reserved12[0xdd];
317 u32 slv_secure_con0;
318 u32 slv_secure_con1;
319 u32 reserved13;
320 u32 slv_secure_con2;
321 u32 slv_secure_con3;
322 u32 slv_secure_con4;