Lines Matching refs:r2
210 ldr r2, =DEBUG_UART_RST_BIT
211 str r2, [r1]
214 ands r2, r0, r2
216 str r2, [r1, #4] /* RSTCLR register */
219 ands r2, r0, r2
223 ldr r2, [r1]
225 orr r2, r2, #DEBUG_UART_TX_GPIO_BANK_CLK_EN
226 str r2, [r1]
229 ldr r2, [r1, #GPIO_MODE_OFFSET]
230 bic r2, r2, #(GPIO_MODE_MASK << GPIO_TX_SHIFT)
231 orr r2, r2, #(GPIO_MODE_ALTERNATE << GPIO_TX_SHIFT)
232 str r2, [r1, #GPIO_MODE_OFFSET]
234 ldr r2, [r1, #GPIO_SPEED_OFFSET]
235 bic r2, r2, #(GPIO_SPEED_MASK << GPIO_TX_SHIFT)
236 str r2, [r1, #GPIO_SPEED_OFFSET]
238 ldr r2, [r1, #GPIO_PUPD_OFFSET]
239 bic r2, r2, #(GPIO_PULL_MASK << GPIO_TX_SHIFT)
240 str r2, [r1, #GPIO_PUPD_OFFSET]
243 ldr r2, [r1, #GPIO_AFRH_OFFSET]
244 bic r2, r2, #(GPIO_ALTERNATE_MASK << \
246 orr r2, r2, #(DEBUG_UART_TX_GPIO_ALTERNATE << \
248 str r2, [r1, #GPIO_AFRH_OFFSET]
250 ldr r2, [r1, #GPIO_AFRL_OFFSET]
251 bic r2, r2, #(GPIO_ALTERNATE_MASK << (DEBUG_UART_TX_GPIO_PORT << 2))
252 orr r2, r2, #(DEBUG_UART_TX_GPIO_ALTERNATE << (DEBUG_UART_TX_GPIO_PORT << 2))
253 str r2, [r1, #GPIO_AFRL_OFFSET]
257 mov r2, #DEBUG_UART_TX_CLKSRC
258 str r2, [r1]
260 ldr r2, [r1]
261 orr r2, r2, #DEBUG_UART_TX_EN
262 str r2, [r1]
266 ldr r2, =STM32MP_UART_BAUDRATE