Lines Matching refs:vuint32_t

12 typedef volatile unsigned int vuint32_t;  typedef
19 vuint32_t R;
21 vuint32_t FEATURE : 16;
22 vuint32_t MINOR : 8;
23 vuint32_t MAJOR : 8;
29 vuint32_t R;
31 vuint32_t TR_NUM : 8;
32 vuint32_t RR_NUM : 8;
33 vuint32_t GIR_NUM : 8;
34 vuint32_t FLAG_WIDTH : 8;
40 vuint32_t R;
42 vuint32_t MUR : 1;
43 vuint32_t MURIE : 1;
44 vuint32_t rsrv_1 : 30;
50 vuint32_t R;
52 vuint32_t MURS : 1;
53 vuint32_t MURIP : 1;
54 vuint32_t EP : 1;
55 vuint32_t FUP : 1;
56 vuint32_t GIRP : 1;
57 vuint32_t TEP : 1;
58 vuint32_t RFP : 1;
59 vuint32_t CEP : 1;
60 vuint32_t rsrv_1 : 24;
67 vuint32_t R;
69 vuint32_t NMI : 1;
70 vuint32_t HR : 1;
71 vuint32_t HRM : 1;
72 vuint32_t CLKE : 1;
73 vuint32_t RSTH : 1;
74 vuint32_t BOOT : 2;
75 vuint32_t rsrv_1 : 25;
82 vuint32_t R;
84 vuint32_t rsrv_1 : 1;
85 vuint32_t HRIE : 1;
86 vuint32_t RUNIE : 1;
87 vuint32_t RAIE : 1;
88 vuint32_t HALTIE : 1;
89 vuint32_t WAITIE : 1;
90 vuint32_t STOPIE : 1;
91 vuint32_t PDIE : 1;
92 vuint32_t rsrv_2 : 24;
98 vuint32_t R;
100 vuint32_t NMIC : 1;
101 vuint32_t HRIP : 1;
102 vuint32_t RUN : 1;
103 vuint32_t RAIP : 1;
104 vuint32_t HALT : 1;
105 vuint32_t WAIT : 1;
106 vuint32_t STOP : 1;
107 vuint32_t PD : 1;
108 vuint32_t rsrv_1 : 24;
114 vuint32_t R;
116 vuint32_t rsrv_1 : 1;
117 vuint32_t HRIP : 1;
118 vuint32_t RUN : 1;
119 vuint32_t RAIP : 1;
120 vuint32_t HALT : 1;
121 vuint32_t WAIT : 1;
122 vuint32_t STOP : 1;
123 vuint32_t PD : 1;
124 vuint32_t rsrv_2 : 24;
130 vuint32_t R;
132 vuint32_t F0 : 1;
133 vuint32_t F1 : 1;
134 vuint32_t F2 : 1;
135 vuint32_t rsrv_1 : 29;
141 vuint32_t R;
143 vuint32_t F0 : 1;
144 vuint32_t F1 : 1;
145 vuint32_t F2 : 1;
146 vuint32_t rsrv_1 : 29;
152 vuint32_t R;
154 vuint32_t GIE0 : 1;
155 vuint32_t GIE1 : 1;
156 vuint32_t rsrv_1 : 30;
162 vuint32_t R;
164 vuint32_t GIR0 : 1;
165 vuint32_t GIR1 : 1;
166 vuint32_t rsrv_1 : 30;
172 vuint32_t R;
174 vuint32_t GIP0 : 1;
175 vuint32_t GIP1 : 1;
176 vuint32_t rsrv_1 : 30;
182 vuint32_t R;
184 vuint32_t TIE0 : 1;
185 vuint32_t TIE1 : 1;
186 vuint32_t rsrv_1 : 30;
192 vuint32_t R;
194 vuint32_t TE0 : 1;
195 vuint32_t TE1 : 1;
196 vuint32_t rsrv_1 : 30;
202 vuint32_t R;
204 vuint32_t RIE0 : 1;
205 vuint32_t RIE1 : 1;
206 vuint32_t rsrv_1 : 30;
212 vuint32_t R;
214 vuint32_t RF0 : 1;
215 vuint32_t RF1 : 1;
216 vuint32_t rsrv_1 : 30;
222 vuint32_t R;
224 vuint32_t TR_DATA : 32;
230 vuint32_t R;
232 vuint32_t TR_DATA : 32;
238 vuint32_t R;
240 vuint32_t RR_DATA : 32;
246 vuint32_t R;
248 vuint32_t RR_DATA : 32;