Lines Matching refs:S32CC_ARCH_CLK
25 #define S32CC_ARCH_CLK(ID) S32CC_SW_CLK(0UL, ID) macro
72 #define S32CC_CLK_ARM_PLL_MUX S32CC_ARCH_CLK(0)
73 #define S32CC_CLK_ARM_PLL_VCO S32CC_ARCH_CLK(1)
76 #define S32CC_CLK_MC_CGM1_MUX0 S32CC_ARCH_CLK(2)
77 #define S32CC_CLK_A53_CORE S32CC_ARCH_CLK(3)
78 #define S32CC_CLK_A53_CORE_DIV2 S32CC_ARCH_CLK(4)
79 #define S32CC_CLK_A53_CORE_DIV10 S32CC_ARCH_CLK(5)
82 #define S32CC_CLK_MC_CGM0_MUX0 S32CC_ARCH_CLK(6)
83 #define S32CC_CLK_XBAR_2X S32CC_ARCH_CLK(7)
84 #define S32CC_CLK_XBAR S32CC_ARCH_CLK(8)
85 #define S32CC_CLK_XBAR_DIV2 S32CC_ARCH_CLK(9)
86 #define S32CC_CLK_XBAR_DIV3 S32CC_ARCH_CLK(10)
87 #define S32CC_CLK_XBAR_DIV4 S32CC_ARCH_CLK(11)
88 #define S32CC_CLK_XBAR_DIV6 S32CC_ARCH_CLK(12)
91 #define S32CC_CLK_PERIPH_PLL_MUX S32CC_ARCH_CLK(13)
92 #define S32CC_CLK_PERIPH_PLL_VCO S32CC_ARCH_CLK(14)
94 #define S32CC_CLK_MC_CGM0_MUX8 S32CC_ARCH_CLK(15)
95 #define S32CC_CLK_LINFLEX_BAUD S32CC_ARCH_CLK(16)
96 #define S32CC_CLK_LINFLEX S32CC_ARCH_CLK(17)
99 #define S32CC_CLK_DDR_PLL_MUX S32CC_ARCH_CLK(18)
100 #define S32CC_CLK_DDR_PLL_VCO S32CC_ARCH_CLK(19)
103 #define S32CC_CLK_MC_CGM5_MUX0 S32CC_ARCH_CLK(20)
104 #define S32CC_CLK_DDR S32CC_ARCH_CLK(21)
107 #define S32CC_CLK_MC_CGM0_MUX14 S32CC_ARCH_CLK(22)
108 #define S32CC_CLK_USDHC S32CC_ARCH_CLK(23)