Lines Matching refs:DDRCTL_REG_TIMING
100 #define DDRCTL_REG_TIMING(x, z) DDRCTL_REG(x, stm32mp2_ddrctrl_timing, z) macro
102 DDRCTL_REG_TIMING(rfshtmg, false),
103 DDRCTL_REG_TIMING(rfshtmg1, false),
104 DDRCTL_REG_TIMING(dramtmg0, true),
105 DDRCTL_REG_TIMING(dramtmg1, true),
106 DDRCTL_REG_TIMING(dramtmg2, true),
107 DDRCTL_REG_TIMING(dramtmg3, true),
108 DDRCTL_REG_TIMING(dramtmg4, true),
109 DDRCTL_REG_TIMING(dramtmg5, true),
110 DDRCTL_REG_TIMING(dramtmg6, true),
111 DDRCTL_REG_TIMING(dramtmg7, true),
112 DDRCTL_REG_TIMING(dramtmg8, true),
113 DDRCTL_REG_TIMING(dramtmg9, true),
114 DDRCTL_REG_TIMING(dramtmg10, true),
115 DDRCTL_REG_TIMING(dramtmg11, true),
116 DDRCTL_REG_TIMING(dramtmg12, true),
117 DDRCTL_REG_TIMING(dramtmg13, true),
118 DDRCTL_REG_TIMING(dramtmg14, true),
119 DDRCTL_REG_TIMING(dramtmg15, true),
120 DDRCTL_REG_TIMING(odtcfg, true),
121 DDRCTL_REG_TIMING(odtmap, false),