Lines Matching refs:MHZ
10 #define S32CC_A53_MIN_FREQ (48UL * MHZ)
11 #define S32CC_A53_MAX_FREQ (1000UL * MHZ)
23 S32CC_OSC_INIT_FREQ(S32CC_FIRC, 48 * MHZ);
42 S32CC_FREQ_MODULE_CLK(armpll, 1400 * MHZ, 2000 * MHZ);
55 S32CC_FREQ_MODULE_CLK(arm_dfs1_div, 0, 800 * MHZ);
79 S32CC_CHILD_CLK(cgm0_mux0_clk, 48 * MHZ, 800 * MHZ);
83 S32CC_FREQ_MODULE_CLK(xbar_div2, 24 * MHZ, 400 * MHZ);
87 S32CC_FREQ_MODULE_CLK(xbar_div4, 12 * MHZ, 200 * MHZ);
91 S32CC_FREQ_MODULE_CLK(xbar_div6, 8 * MHZ, 133333333);
95 S32CC_FREQ_MODULE_CLK(xbar_div8, 6 * MHZ, 100 * MHZ);
99 S32CC_FREQ_MODULE_CLK(xbar_div12, 4 * MHZ, 66666666);
144 S32CC_FREQ_MODULE_CLK(periphpll, 1300 * MHZ, 2 * GHZ);
157 S32CC_FREQ_MODULE_CLK(periph_dfs3_div, 416 * MHZ, 800 * MHZ);
169 S32CC_FREQ_MODULE_CLK(ddrpll, 1300 * MHZ, 1600 * MHZ);
174 S32CC_FREQ_MODULE_CLK(ddr_pll_phi0_div, 0, 800 * MHZ);
190 S32CC_FREQ_MODULE_CLK(ddr_block_link, 0, 800 * MHZ);
199 S32CC_FREQ_MODULE_CLK(usdhc_block_link, 0, 400 * MHZ);