Lines Matching full:u32
198 u32 vlan_cfg;
199 u32 drop_cfg;
200 u32 qos_cfg;
201 u32 vcap_cfg;
202 u32 vcap_s1_key_cfg[3];
203 u32 vcap_s2_cfg;
204 u32 qos_pcp_dei_map_cfg[16];
205 u32 cpu_fwd_cfg;
206 u32 cpu_fwd_bpdu_cfg;
207 u32 cpu_fwd_garp_cfg;
208 u32 cpu_fwd_ccm_cfg;
209 u32 port_cfg;
210 u32 pol_cfg;
211 u32 reserved[34];
215 u32 pol_pir_cfg;
216 u32 pol_cir_cfg;
217 u32 pol_mode_cfg;
218 u32 pol_pir_state;
219 u32 pol_cir_state;
220 u32 reserved1[3];
224 u32 entry_lim[11];
225 u32 an_moved;
226 u32 mach_data;
227 u32 macl_data;
228 u32 mac_access;
229 u32 mact_indx;
230 u32 vlan_access;
231 u32 vlan_tidx;
235 u32 adv_learn;
236 u32 vlan_mask;
237 u32 reserved;
238 u32 anag_efil;
239 u32 an_events;
240 u32 storm_limit_burst;
241 u32 storm_limit_cfg[4];
242 u32 isolated_prts;
243 u32 community_ports;
244 u32 auto_age;
245 u32 mac_options;
246 u32 learn_disc;
247 u32 agen_ctrl;
248 u32 mirror_ports;
249 u32 emirror_ports;
250 u32 flooding;
251 u32 flooding_ipmc;
252 u32 sflow_cfg[11];
253 u32 port_mode[12];
261 u32 port_grp_id[91];
265 u32 pfc_cfg;
266 u32 reserved1[15];
270 u32 pol_flowc[10];
271 u32 reserved1[17];
272 u32 pol_hyst;
276 u32 aggr_cfg;
277 u32 cpuq_cfg;
278 u32 cpuq_8021_cfg;
279 u32 dscp_cfg;
280 u32 dscp_rewr_cfg;
281 u32 vcap_rng_type_cfg;
282 u32 vcap_rng_val_cfg;
283 u32 discard_cfg;
284 u32 fid_cfg;
289 u32 reserved1[9536];
292 u32 reserved2[14];
294 u32 reserved3[21];
296 u32 reserved4[549];
299 u32 reserved5[196];
307 u32 clock_cfg;
308 u32 port_misc;
309 u32 reserved1;
310 u32 eee_cfg;
314 u32 mac_ena_cfg;
315 u32 mac_mode_cfg;
316 u32 mac_maxlen_cfg;
317 u32 mac_tags_cfg;
318 u32 mac_adv_chk_cfg;
319 u32 mac_ifg_cfg;
320 u32 mac_hdx_cfg;
321 u32 mac_fc_mac_low_cfg;
322 u32 mac_fc_mac_high_cfg;
323 u32 mac_sticky;
336 u32 cir_cfg;
337 u32 reserved1;
338 u32 se_cfg;
339 u32 se_dwrr_cfg[8];
340 u32 cir_state;
341 u32 reserved2[20];
345 u32 port_mode[12];
346 u32 switch_port_mode[11];
347 u32 stat_cnt_cfg;
348 u32 eee_cfg[10];
349 u32 eee_thrs;
350 u32 igr_no_sharing;
351 u32 egr_no_sharing;
352 u32 sw_status[11];
353 u32 ext_cpu_cfg;
354 u32 cpu_group_map;
355 u32 reserved1[23];
359 u32 red_profile[16];
360 u32 res_qos_mode;
364 u32 egr_drop_mode;
368 u32 eq_cntrl;
369 u32 reserved1;
373 u32 hsch_misc_cfg;
374 u32 reserved1[546];
378 u32 res_cfg;
379 u32 res_stat;
398 u32 c_rx_oct;
399 u32 c_rx_uc;
400 u32 c_rx_mc;
401 u32 c_rx_bc;
402 u32 c_rx_short;
403 u32 c_rx_frag;
404 u32 c_rx_jabber;
405 u32 c_rx_crc;
406 u32 c_rx_symbol_err;
407 u32 c_rx_sz_64;
408 u32 c_rx_sz_65_127;
409 u32 c_rx_sz_128_255;
410 u32 c_rx_sz_256_511;
411 u32 c_rx_sz_512_1023;
412 u32 c_rx_sz_1024_1526;
413 u32 c_rx_sz_jumbo;
414 u32 c_rx_pause;
415 u32 c_rx_control;
416 u32 c_rx_long;
417 u32 c_rx_cat_drop;
418 u32 c_rx_red_prio_0;
419 u32 c_rx_red_prio_1;
420 u32 c_rx_red_prio_2;
421 u32 c_rx_red_prio_3;
422 u32 c_rx_red_prio_4;
423 u32 c_rx_red_prio_5;
424 u32 c_rx_red_prio_6;
425 u32 c_rx_red_prio_7;
426 u32 c_rx_yellow_prio_0;
427 u32 c_rx_yellow_prio_1;
428 u32 c_rx_yellow_prio_2;
429 u32 c_rx_yellow_prio_3;
430 u32 c_rx_yellow_prio_4;
431 u32 c_rx_yellow_prio_5;
432 u32 c_rx_yellow_prio_6;
433 u32 c_rx_yellow_prio_7;
434 u32 c_rx_green_prio_0;
435 u32 c_rx_green_prio_1;
436 u32 c_rx_green_prio_2;
437 u32 c_rx_green_prio_3;
438 u32 c_rx_green_prio_4;
439 u32 c_rx_green_prio_5;
440 u32 c_rx_green_prio_6;
441 u32 c_rx_green_prio_7;
442 u32 reserved[20];
446 u32 c_tx_oct;
447 u32 c_tx_uc;
448 u32 c_tx_mc;
449 u32 c_tx_bc;
450 u32 c_tx_col;
451 u32 c_tx_drop;
452 u32 c_tx_pause;
453 u32 c_tx_sz_64;
454 u32 c_tx_sz_65_127;
455 u32 c_tx_sz_128_255;
456 u32 c_tx_sz_256_511;
457 u32 c_tx_sz_512_1023;
458 u32 c_tx_sz_1024_1526;
459 u32 c_tx_sz_jumbo;
460 u32 c_tx_yellow_prio_0;
461 u32 c_tx_yellow_prio_1;
462 u32 c_tx_yellow_prio_2;
463 u32 c_tx_yellow_prio_3;
464 u32 c_tx_yellow_prio_4;
465 u32 c_tx_yellow_prio_5;
466 u32 c_tx_yellow_prio_6;
467 u32 c_tx_yellow_prio_7;
468 u32 c_tx_green_prio_0;
469 u32 c_tx_green_prio_1;
470 u32 c_tx_green_prio_2;
471 u32 c_tx_green_prio_3;
472 u32 c_tx_green_prio_4;
473 u32 c_tx_green_prio_5;
474 u32 c_tx_green_prio_6;
475 u32 c_tx_green_prio_7;
476 u32 c_tx_aged;
477 u32 reserved[33];
481 u32 c_dr_local;
482 u32 c_dr_tail;
483 u32 c_dr_yellow_prio_0;
484 u32 c_dr_yellow_prio_1;
485 u32 c_dr_yellow_prio_2;
486 u32 c_dr_yellow_prio_3;
487 u32 c_dr_yellow_prio_4;
488 u32 c_dr_yellow_prio_5;
489 u32 c_dr_yellow_prio_6;
490 u32 c_dr_yellow_prio_7;
491 u32 c_dr_green_prio_0;
492 u32 c_dr_green_prio_1;
493 u32 c_dr_green_prio_2;
494 u32 c_dr_green_prio_3;
495 u32 c_dr_green_prio_4;
496 u32 c_dr_green_prio_5;
497 u32 c_dr_green_prio_6;
498 u32 c_dr_green_prio_7;
499 u32 reserved[46];
506 u32 reserved1[6];
510 u32 reset_cfg;
511 u32 reserved1;
512 u32 vlan_etype_cfg;
513 u32 port_mode[12];
514 u32 front_port_mode[10];
515 u32 frame_aging;
516 u32 stat_cfg;
517 u32 reserved2[50];
521 u32 pause_cfg[11];
522 u32 pause_tot_cfg;
523 u32 tail_drop_level[11];
524 u32 tot_tail_drop_lvl;
525 u32 mac_fc_cfg[10];
544 u32 port_vlan_cfg;
545 u32 port_tag_cfg;
546 u32 port_port_cfg;
547 u32 port_dscp_cfg;
548 u32 port_pcp_dei_qos_map_cfg[16];
549 u32 reserved[12];
553 u32 reserve[4];
554 u32 dscp_remap_dp1_cfg[64];
555 u32 dscp_remap_cfg[64];
568 u32 chipd_id;
569 u32 gpr;
570 u32 soft_rst;
574 u32 gpio_out_set[10];
575 u32 gpio_out_clr[10];
576 u32 gpio_out[10];
577 u32 gpio_in[10];
581 u32 miimstatus;
582 u32 reserved1;
583 u32 miimcmd;
584 u32 miimdata;
585 u32 miimcfg;
586 u32 miimscan_0;
587 u32 miimscan_1;
588 u32 miiscan_lst_rslts;
589 u32 miiscan_lst_rslts_valid;
593 u32 mii_scan_results_sticky[2];
608 u32 vcap_update_ctrl;
609 u32 vcap_mv_cfg;