Lines Matching refs:udccs0
98 uint32_t udccs0 = readl(&dev->regs->udccs[0]); in udc_watchdog() local
104 && (udccs0 & UDCCS0_FST) == 0 in udc_watchdog()
105 && (udccs0 & UDCCS0_SST) == 0) { in udc_watchdog()
140 u32 udccs0 = readl(&UDC_REGS->udccs[0]); in dump_udccs0() local
143 label, state_name[the_controller->ep0state], udccs0, in dump_udccs0()
144 (udccs0 & UDCCS0_SA) ? " sa" : "", in dump_udccs0()
145 (udccs0 & UDCCS0_RNE) ? " rne" : "", in dump_udccs0()
146 (udccs0 & UDCCS0_FST) ? " fst" : "", in dump_udccs0()
147 (udccs0 & UDCCS0_SST) ? " sst" : "", in dump_udccs0()
148 (udccs0 & UDCCS0_DRWF) ? " dwrf" : "", in dump_udccs0()
149 (udccs0 & UDCCS0_FTF) ? " ftf" : "", in dump_udccs0()
150 (udccs0 & UDCCS0_IPR) ? " ipr" : "", in dump_udccs0()
151 (udccs0 & UDCCS0_OPR) ? " opr" : ""); in dump_udccs0()
1216 u32 udccs0 = readl(&dev->regs->udccs[0]); in handle_ep0() local
1231 if (udccs0 & UDCCS0_SST) { in handle_ep0()
1239 if ((udccs0 & UDCCS0_SA) != 0 && dev->ep0state != EP0_IDLE) { in handle_ep0()
1248 udccs0 = readl(&dev->regs->udccs[0]); in handle_ep0()
1251 if (likely((udccs0 & (UDCCS0_OPR|UDCCS0_SA|UDCCS0_RNE)) in handle_ep0()
1380 } else if (likely((udccs0 & (UDCCS0_OPR|UDCCS0_SA)) in handle_ep0()
1407 debug("random IRQ %X %X\n", udccs0, in handle_ep0()
1409 writel(udccs0 & (UDCCS0_SA|UDCCS0_OPR), in handle_ep0()
1414 if (udccs0 & UDCCS0_OPR) { in handle_ep0()
1428 if (udccs0 & UDCCS0_OPR) { in handle_ep0()
1449 if (udccs0 & UDCCS0_OPR) in handle_ep0()