Lines Matching full:en

29  * EN   - Pull type selection is active
72 MUX_VAL(CP(SDRC_DQS0N), (IEN | PTD | EN | M0)) \
73 MUX_VAL(CP(SDRC_DQS1N), (IEN | PTD | EN | M0)) \
74 MUX_VAL(CP(SDRC_DQS2N), (IEN | PTD | EN | M0)) \
75 MUX_VAL(CP(SDRC_DQS3N), (IEN | PTD | EN | M0)) \
79 MUX_VAL(CP(STRBEN_DLY0), (IEN | PTD | EN | M0)) \
81 MUX_VAL(CP(STRBEN_DLY1), (IEN | PTD | EN | M0)) \
83 MUX_VAL(CP(GPMC_A1), (IDIS | PTU | EN | M0)) \
84 MUX_VAL(CP(GPMC_A2), (IDIS | PTU | EN | M0)) \
85 MUX_VAL(CP(GPMC_A3), (IDIS | PTU | EN | M0)) \
86 MUX_VAL(CP(GPMC_A4), (IDIS | PTU | EN | M0)) \
87 MUX_VAL(CP(GPMC_A5), (IDIS | PTU | EN | M0)) \
88 MUX_VAL(CP(GPMC_A6), (IDIS | PTU | EN | M0)) \
89 MUX_VAL(CP(GPMC_A7), (IDIS | PTU | EN | M0)) \
90 MUX_VAL(CP(GPMC_A8), (IDIS | PTU | EN | M0)) \
91 MUX_VAL(CP(GPMC_A9), (IDIS | PTU | EN | M0)) \
92 MUX_VAL(CP(GPMC_A10), (IDIS | PTU | EN | M0)) \
93 MUX_VAL(CP(GPMC_D0), (IEN | PTU | EN | M0)) \
94 MUX_VAL(CP(GPMC_D1), (IEN | PTU | EN | M0)) \
95 MUX_VAL(CP(GPMC_D2), (IEN | PTU | EN | M0)) \
96 MUX_VAL(CP(GPMC_D3), (IEN | PTU | EN | M0)) \
97 MUX_VAL(CP(GPMC_D4), (IEN | PTU | EN | M0)) \
98 MUX_VAL(CP(GPMC_D5), (IEN | PTU | EN | M0)) \
99 MUX_VAL(CP(GPMC_D6), (IEN | PTU | EN | M0)) \
100 MUX_VAL(CP(GPMC_D7), (IEN | PTU | EN | M0)) \
101 MUX_VAL(CP(GPMC_D8), (IEN | PTU | EN | M0)) \
102 MUX_VAL(CP(GPMC_D9), (IEN | PTU | EN | M0)) \
103 MUX_VAL(CP(GPMC_D10), (IEN | PTU | EN | M0)) \
104 MUX_VAL(CP(GPMC_D11), (IEN | PTU | EN | M0)) \
105 MUX_VAL(CP(GPMC_D12), (IEN | PTU | EN | M0)) \
106 MUX_VAL(CP(GPMC_D13), (IEN | PTU | EN | M0)) \
107 MUX_VAL(CP(GPMC_D14), (IEN | PTU | EN | M0)) \
108 MUX_VAL(CP(GPMC_D15), (IEN | PTU | EN | M0)) \
109 MUX_VAL(CP(GPMC_NCS0), (IDIS | PTU | EN | M0)) \
110 MUX_VAL(CP(GPMC_NCS1), (IDIS | PTU | EN | M0)) \
111 MUX_VAL(CP(GPMC_NCS2), (IDIS | PTU | EN | M0)) \
112 MUX_VAL(CP(GPMC_NCS3), (IDIS | PTU | EN | M0)) \
113 MUX_VAL(CP(GPMC_NCS4), (IEN | PTU | EN | M0)) \
114 MUX_VAL(CP(GPMC_NCS5), (IDIS | PTU | EN | M0)) \
116 MUX_VAL(CP(GPMC_NCS7), (IEN | PTU | EN | M0)) \
117 MUX_VAL(CP(GPMC_CLK), (IDIS | PTU | EN | M0)) \
121 MUX_VAL(CP(GPMC_NBE0_CLE), (IDIS | PTU | EN | M0)) \
122 MUX_VAL(CP(GPMC_NBE1), (IEN | PTU | EN | M0)) \
124 MUX_VAL(CP(GPMC_WAIT0), (IEN | PTU | EN | M0)) \
125 MUX_VAL(CP(GPMC_WAIT1), (IEN | PTU | EN | M0)) \
126 MUX_VAL(CP(GPMC_WAIT2), (IEN | PTU | EN | M4)) /*GPIO_64*/\
128 MUX_VAL(CP(GPMC_WAIT3), (IEN | PTU | EN | M0)) \
159 MUX_VAL(CP(CAM_HS), (IEN | PTU | EN | M0)) \
160 MUX_VAL(CP(CAM_VS), (IEN | PTU | EN | M0)) \
162 MUX_VAL(CP(CAM_PCLK), (IEN | PTU | EN | M0)) \
185 MUX_VAL(CP(MMC1_CLK), (IEN | PTU | EN | M0)) \
192 MUX_VAL(CP(MMC1_DAT4), (IEN | PTU | EN | M4)) \
193 MUX_VAL(CP(MMC1_DAT5), (IEN | PTU | EN | M4)) /*CardDetect*/\
194 MUX_VAL(CP(MMC1_DAT6), (IEN | PTU | EN | M4)) \
195 MUX_VAL(CP(MMC1_DAT7), (IEN | PTU | EN | M4)) \
197 MUX_VAL(CP(MMC2_CLK), (IEN | PTD | EN | M0)) \
206 MUX_VAL(CP(MCBSP1_FSR), (IDIS | PTU | EN | M0)) \
236 MUX_VAL(CP(UART2_CTS), (IEN | PTU | EN | M0)) \
246 MUX_VAL(CP(I2C1_SCL), (IEN | PTU | EN | M0)) \
247 MUX_VAL(CP(I2C1_SDA), (IEN | PTU | EN | M0)) \
248 MUX_VAL(CP(I2C2_SCL), (IEN | PTU | EN | M0)) \
249 MUX_VAL(CP(I2C2_SDA), (IEN | PTU | EN | M0)) \
250 MUX_VAL(CP(I2C3_SCL), (IEN | PTU | EN | M0)) \
251 MUX_VAL(CP(I2C3_SDA), (IEN | PTU | EN | M0)) \
252 MUX_VAL(CP(I2C4_SCL), (IEN | PTU | EN | M0)) \
253 MUX_VAL(CP(I2C4_SDA), (IEN | PTU | EN | M0)) \
258 MUX_VAL(CP(MCSPI1_CS0), (IEN | PTD | EN | M0)) \
259 MUX_VAL(CP(MCSPI1_CS1), (IEN | PTD | EN | M4)) /*GPIO_175*/\
262 MUX_VAL(CP(MCSPI1_CS3), (IEN | PTD | EN | M0)) \
267 MUX_VAL(CP(MCSPI2_CS0), (IEN | PTD | EN | M4)) \
268 MUX_VAL(CP(MCSPI2_CS1), (IEN | PTD | EN | M4)) \
270 MUX_VAL(CP(CCDC_PCLK), (IEN | PTU | EN | M0)) \
272 MUX_VAL(CP(CCDC_HD), (IEN | PTU | EN | M0)) \
273 MUX_VAL(CP(CCDC_VD), (IEN | PTU | EN | M0)) \
293 MUX_VAL(CP(RMII_50MHZ_CLK), (IEN | PTD | EN | M0)) \
295 MUX_VAL(CP(HECC1_TXD), (IEN | PTU | EN | M0)) \
296 MUX_VAL(CP(HECC1_RXD), (IEN | PTU | EN | M0)) \
299 MUX_VAL(CP(HSUSB0_STP), (IDIS | PTU | EN | M0)) \
310 MUX_VAL(CP(USB0_DRVBUS), (IEN | PTD | EN | M0)) \
312 MUX_VAL(CP(HDQ_SIO), (IEN | PTU | EN | M0)) \
316 MUX_VAL(CP(SYS_NIRQ), (IEN | PTU | EN | M0)) \
318 MUX_VAL(CP(SYS_NRESWARM), (IDIS | PTU | EN | M4)) \
329 MUX_VAL(CP(SYS_BOOT7), (IEN | PTD | EN | M0)) \
330 MUX_VAL(CP(SYS_BOOT8), (IEN | PTD | EN | M0)) \
334 MUX_VAL(CP(SYS_CLKOUT2), (IEN | PTU | EN | M0)) \
343 MUX_VAL(CP(ETK_CLK_ES2), (IDIS | PTU | EN | M0)) \
347 MUX_VAL(CP(ETK_D2_ES2), (IEN | PTD | EN | M0)) \
362 MUX_VAL(CP(D2D_MCAD34), (IEN | PTD | EN | M0)) \
363 MUX_VAL(CP(D2D_MCAD35), (IEN | PTD | EN | M0)) \
364 MUX_VAL(CP(D2D_MCAD36), (IEN | PTD | EN | M0)) \
366 MUX_VAL(CP(D2D_NRESPWRON), (IEN | PTD | EN | M0)) \
367 MUX_VAL(CP(D2D_NRESWARM), (IEN | PTU | EN | M0)) \
370 MUX_VAL(CP(D2D_SPINT), (IEN | PTD | EN | M0)) \
371 MUX_VAL(CP(D2D_FRINT), (IEN | PTD | EN | M0)) \
382 MUX_VAL(CP(D2D_MSTDBY), (IEN | PTU | EN | M0)) \
383 MUX_VAL(CP(D2D_SWAKEUP), (IEN | PTD | EN | M0)) \
385 MUX_VAL(CP(D2D_IDLEACK), (IEN | PTU | EN | M0)) \