Lines Matching refs:SC_BASE_ADDR
14 #define SC_BASE_ADDR 0x61840000 macro
16 #define SC_DPLLOSCCTRL (SC_BASE_ADDR | 0x1110)
20 #define SC_DPLLCTRL (SC_BASE_ADDR | 0x1200)
25 #define SC_DPLLCTRL2 (SC_BASE_ADDR | 0x1204)
28 #define SC_DPLLCTRL3 (SC_BASE_ADDR | 0x1208)
32 #define SC_UPLLCTRL (SC_BASE_ADDR | 0x1210)
34 #define SC_VPLL27ACTRL (SC_BASE_ADDR | 0x1270)
35 #define SC_VPLL27ACTRL2 (SC_BASE_ADDR | 0x1274)
36 #define SC_VPLL27ACTRL3 (SC_BASE_ADDR | 0x1278)
38 #define SC_VPLL27BCTRL (SC_BASE_ADDR | 0x1290)
39 #define SC_VPLL27BCTRL2 (SC_BASE_ADDR | 0x1294)
40 #define SC_VPLL27BCTRL3 (SC_BASE_ADDR | 0x1298)
42 #define SC_RSTCTRL (SC_BASE_ADDR | 0x2000)
53 #define SC_RSTCTRL2 (SC_BASE_ADDR | 0x2004)
57 #define SC_RSTCTRL3 (SC_BASE_ADDR | 0x2008)
60 #define SC_RSTCTRL4 (SC_BASE_ADDR | 0x200c)
69 #define SC_RSTCTRL5 (SC_BASE_ADDR | 0x2010)
71 #define SC_RSTCTRL6 (SC_BASE_ADDR | 0x2014)
73 #define SC_CLKCTRL (SC_BASE_ADDR | 0x2104)
87 #define SC_CLKCTRL4 (SC_BASE_ADDR | 0x210c)
94 #define SC_IRQTIMSET (SC_BASE_ADDR | 0x3000)
95 #define SC_SLFRSTSEL (SC_BASE_ADDR | 0x3010)
96 #define SC_SLFRSTCTL (SC_BASE_ADDR | 0x3014)