Lines Matching refs:mask
229 .mask = MLXPLAT_CPLD_I2C_CAP_MASK,
244 .mask = MLXPLAT_CPLD_AGGR_MASK_COMEX,
360 .mask = BIT(0),
366 .mask = BIT(1),
376 .mask = BIT(0),
382 .mask = BIT(1),
391 .mask = BIT(0),
398 .mask = BIT(1),
408 .mask = BIT(0),
415 .mask = BIT(1),
422 .mask = BIT(2),
429 .mask = BIT(3),
439 .mask = MLXPLAT_CPLD_ASIC_MASK,
449 .mask = MLXPLAT_CPLD_PSU_MASK,
458 .mask = MLXPLAT_CPLD_PWR_MASK,
467 .mask = MLXPLAT_CPLD_FAN_MASK,
476 .mask = MLXPLAT_CPLD_ASIC_MASK,
488 .mask = MLXPLAT_CPLD_PSU_MASK,
497 .mask = MLXPLAT_CPLD_PWR_MASK,
506 .mask = MLXPLAT_CPLD_FAN_MASK,
515 .mask = MLXPLAT_CPLD_ASIC_MASK,
527 .mask = MLXPLAT_CPLD_AGGR_MASK_DEF,
537 .mask = MLXPLAT_CPLD_AGGR_MASK_CARR_DEF,
546 .mask = BIT(0),
552 .mask = BIT(1),
563 .mask = MLXPLAT_CPLD_PWR_MASK,
572 .mask = MLXPLAT_CPLD_ASIC_MASK,
584 .mask = MLXPLAT_CPLD_AGGR_MASK_DEF,
594 .mask = BIT(0),
600 .mask = BIT(1),
609 .mask = BIT(0),
616 .mask = BIT(1),
626 .mask = BIT(0),
632 .mask = BIT(1),
638 .mask = BIT(2),
644 .mask = BIT(3),
654 .mask = MLXPLAT_CPLD_PSU_MASK,
663 .mask = MLXPLAT_CPLD_PWR_MASK,
672 .mask = MLXPLAT_CPLD_FAN_MASK,
681 .mask = MLXPLAT_CPLD_ASIC_MASK,
693 .mask = MLXPLAT_CPLD_AGGR_MASK_NG_DEF,
703 .mask = BIT(0),
709 .mask = BIT(1),
719 .mask = MLXPLAT_CPLD_PWR_MASK,
728 .mask = MLXPLAT_CPLD_ASIC_MASK,
740 .mask = MLXPLAT_CPLD_AGGR_MASK_DEF,
750 .mask = BIT(0),
756 .mask = BIT(1),
765 .mask = BIT(0),
773 .mask = BIT(1),
781 .mask = BIT(2),
789 .mask = BIT(3),
797 .mask = BIT(4),
805 .mask = BIT(5),
817 .mask = MLXPLAT_CPLD_PSU_MASK,
826 .mask = MLXPLAT_CPLD_PWR_MASK,
835 .mask = MLXPLAT_CPLD_FAN_NG_MASK,
844 .mask = MLXPLAT_CPLD_ASIC_MASK,
856 .mask = MLXPLAT_CPLD_AGGR_MASK_NG_DEF | MLXPLAT_CPLD_AGGR_MASK_COMEX,
866 .mask = BIT(0),
872 .mask = BIT(1),
878 .mask = BIT(2),
884 .mask = BIT(3),
893 .mask = BIT(0),
900 .mask = BIT(1),
907 .mask = BIT(2),
914 .mask = BIT(3),
925 .mask = MLXPLAT_CPLD_PSU_EXT_MASK,
935 .mask = MLXPLAT_CPLD_PWR_EXT_MASK,
945 .mask = MLXPLAT_CPLD_FAN_NG_MASK,
954 .mask = MLXPLAT_CPLD_ASIC_MASK,
966 .mask = MLXPLAT_CPLD_AGGR_MASK_NG_DEF | MLXPLAT_CPLD_AGGR_MASK_COMEX,
976 .mask = MLXPLAT_CPLD_LED_LO_NIBBLE_MASK,
981 .mask = MLXPLAT_CPLD_LED_LO_NIBBLE_MASK
986 .mask = MLXPLAT_CPLD_LED_HI_NIBBLE_MASK,
991 .mask = MLXPLAT_CPLD_LED_HI_NIBBLE_MASK,
996 .mask = MLXPLAT_CPLD_LED_LO_NIBBLE_MASK,
1001 .mask = MLXPLAT_CPLD_LED_LO_NIBBLE_MASK,
1006 .mask = MLXPLAT_CPLD_LED_HI_NIBBLE_MASK,
1011 .mask = MLXPLAT_CPLD_LED_HI_NIBBLE_MASK,
1016 .mask = MLXPLAT_CPLD_LED_LO_NIBBLE_MASK,
1021 .mask = MLXPLAT_CPLD_LED_LO_NIBBLE_MASK,
1026 .mask = MLXPLAT_CPLD_LED_HI_NIBBLE_MASK,
1031 .mask = MLXPLAT_CPLD_LED_HI_NIBBLE_MASK,
1045 .mask = MLXPLAT_CPLD_LED_LO_NIBBLE_MASK,
1050 .mask = MLXPLAT_CPLD_LED_LO_NIBBLE_MASK
1055 .mask = MLXPLAT_CPLD_LED_LO_NIBBLE_MASK,
1060 .mask = MLXPLAT_CPLD_LED_LO_NIBBLE_MASK,
1065 .mask = MLXPLAT_CPLD_LED_LO_NIBBLE_MASK,
1070 .mask = MLXPLAT_CPLD_LED_LO_NIBBLE_MASK,
1075 .mask = MLXPLAT_CPLD_LED_HI_NIBBLE_MASK,
1080 .mask = MLXPLAT_CPLD_LED_HI_NIBBLE_MASK,
1085 .mask = MLXPLAT_CPLD_LED_LO_NIBBLE_MASK,
1099 .mask = MLXPLAT_CPLD_LED_LO_NIBBLE_MASK,
1104 .mask = MLXPLAT_CPLD_LED_LO_NIBBLE_MASK
1109 .mask = MLXPLAT_CPLD_LED_HI_NIBBLE_MASK,
1114 .mask = MLXPLAT_CPLD_LED_HI_NIBBLE_MASK,
1119 .mask = MLXPLAT_CPLD_LED_LO_NIBBLE_MASK,
1126 .mask = MLXPLAT_CPLD_LED_LO_NIBBLE_MASK,
1133 .mask = MLXPLAT_CPLD_LED_HI_NIBBLE_MASK,
1140 .mask = MLXPLAT_CPLD_LED_HI_NIBBLE_MASK,
1147 .mask = MLXPLAT_CPLD_LED_LO_NIBBLE_MASK,
1154 .mask = MLXPLAT_CPLD_LED_LO_NIBBLE_MASK,
1161 .mask = MLXPLAT_CPLD_LED_HI_NIBBLE_MASK,
1168 .mask = MLXPLAT_CPLD_LED_HI_NIBBLE_MASK,
1175 .mask = MLXPLAT_CPLD_LED_LO_NIBBLE_MASK,
1182 .mask = MLXPLAT_CPLD_LED_LO_NIBBLE_MASK,
1189 .mask = MLXPLAT_CPLD_LED_HI_NIBBLE_MASK,
1196 .mask = MLXPLAT_CPLD_LED_HI_NIBBLE_MASK,
1203 .mask = MLXPLAT_CPLD_LED_LO_NIBBLE_MASK,
1217 .mask = MLXPLAT_CPLD_LED_LO_NIBBLE_MASK,
1222 .mask = MLXPLAT_CPLD_LED_LO_NIBBLE_MASK
1227 .mask = MLXPLAT_CPLD_LED_HI_NIBBLE_MASK,
1232 .mask = MLXPLAT_CPLD_LED_HI_NIBBLE_MASK,
1237 .mask = MLXPLAT_CPLD_LED_LO_NIBBLE_MASK,
1242 .mask = MLXPLAT_CPLD_LED_LO_NIBBLE_MASK,
1247 .mask = MLXPLAT_CPLD_LED_HI_NIBBLE_MASK,
1252 .mask = MLXPLAT_CPLD_LED_HI_NIBBLE_MASK,
1257 .mask = MLXPLAT_CPLD_LED_LO_NIBBLE_MASK,
1262 .mask = MLXPLAT_CPLD_LED_LO_NIBBLE_MASK,
1267 .mask = MLXPLAT_CPLD_LED_HI_NIBBLE_MASK,
1272 .mask = MLXPLAT_CPLD_LED_HI_NIBBLE_MASK,
1277 .mask = MLXPLAT_CPLD_LED_LO_NIBBLE_MASK,
1329 .mask = GENMASK(7, 0) & ~BIT(0),
1335 .mask = GENMASK(7, 0) & ~BIT(1),
1341 .mask = GENMASK(7, 0) & ~BIT(2),
1347 .mask = GENMASK(7, 0) & ~BIT(3),
1353 .mask = GENMASK(7, 0) & ~BIT(4),
1359 .mask = GENMASK(7, 0) & ~BIT(5),
1365 .mask = GENMASK(7, 0) & ~BIT(6),
1371 .mask = GENMASK(7, 0) & ~BIT(7),
1377 .mask = GENMASK(7, 0) & ~BIT(0),
1383 .mask = GENMASK(7, 0) & ~BIT(1),
1389 .mask = GENMASK(7, 0) & ~BIT(2),
1395 .mask = GENMASK(7, 0) & ~BIT(3),
1401 .mask = GENMASK(7, 0) & ~BIT(6),
1407 .mask = MLXPLAT_CPLD_ASIC_MASK,
1461 .mask = GENMASK(7, 0) & ~BIT(0),
1467 .mask = GENMASK(7, 0) & ~BIT(1),
1473 .mask = GENMASK(7, 0) & ~BIT(2),
1479 .mask = GENMASK(7, 0) & ~BIT(3),
1485 .mask = GENMASK(7, 0) & ~BIT(4),
1491 .mask = GENMASK(7, 0) & ~BIT(5),
1497 .mask = GENMASK(7, 0) & ~BIT(6),
1503 .mask = GENMASK(7, 0) & ~BIT(6),
1509 .mask = GENMASK(7, 0) & ~BIT(0),
1515 .mask = GENMASK(7, 0) & ~BIT(1),
1521 .mask = GENMASK(7, 0) & ~BIT(2),
1527 .mask = GENMASK(7, 0) & ~BIT(3),
1533 .mask = GENMASK(7, 0) & ~BIT(6),
1539 .mask = MLXPLAT_CPLD_ASIC_MASK,
1631 .mask = GENMASK(7, 0) & ~BIT(0),
1637 .mask = GENMASK(7, 0) & ~BIT(1),
1643 .mask = GENMASK(7, 0) & ~BIT(2),
1649 .mask = GENMASK(7, 0) & ~BIT(4),
1655 .mask = GENMASK(7, 0) & ~BIT(5),
1661 .mask = GENMASK(7, 0) & ~BIT(6),
1667 .mask = GENMASK(7, 0) & ~BIT(7),
1673 .mask = GENMASK(7, 0) & ~BIT(3),
1679 .mask = GENMASK(7, 0) & ~BIT(4),
1685 .mask = GENMASK(7, 0) & ~BIT(5),
1691 .mask = GENMASK(7, 0) & ~BIT(6),
1697 .mask = GENMASK(7, 0) & ~BIT(0),
1703 .mask = GENMASK(7, 0) & ~BIT(1),
1709 .mask = GENMASK(7, 0) & ~BIT(2),
1715 .mask = GENMASK(7, 0) & ~BIT(3),
1721 .mask = GENMASK(7, 0) & ~BIT(5),
1727 .mask = GENMASK(7, 0) & ~BIT(6),
1733 .mask = GENMASK(7, 0) & ~BIT(0),
1739 .mask = GENMASK(7, 0) & ~BIT(1),
1745 .mask = GENMASK(7, 0) & ~BIT(2),
1751 .mask = GENMASK(7, 0) & ~BIT(3),
1757 .mask = GENMASK(7, 0) & ~BIT(4),
1763 .mask = MLXPLAT_CPLD_ASIC_MASK,
1776 .mask = MLXPLAT_CPLD_VOLTREG_UPD_MASK,
1783 .mask = GENMASK(7, 0) & ~BIT(3),
1789 .mask = GENMASK(7, 0) & ~BIT(4),
1826 .mask = GENMASK(7, 0),
1835 .mask = GENMASK(7, 0),
1843 .mask = GENMASK(7, 0),
1851 .mask = GENMASK(7, 0),
1859 .mask = GENMASK(7, 0),
1867 .mask = GENMASK(7, 0),
1875 .mask = GENMASK(7, 0),
1883 .mask = GENMASK(7, 0),
1891 .mask = GENMASK(7, 0),
1899 .mask = GENMASK(7, 0),
1907 .mask = GENMASK(7, 0),
1915 .mask = GENMASK(7, 0),
1939 .mask = MLXPLAT_CPLD_WD_RESET_ACT_MASK,
1945 .mask = MLXPLAT_CPLD_WD_TYPE1_TO_MASK,
1951 .mask = MLXPLAT_CPLD_WD1_CLEAR_MASK,
1957 .mask = GENMASK(7, 0) & ~BIT(6),
1966 .mask = MLXPLAT_CPLD_WD_FAN_ACT_MASK,
1972 .mask = MLXPLAT_CPLD_WD_TYPE1_TO_MASK,
1978 .mask = MLXPLAT_CPLD_WD1_CLEAR_MASK,
2005 .mask = MLXPLAT_CPLD_WD_RESET_ACT_MASK,
2011 .mask = MLXPLAT_CPLD_WD_TYPE2_TO_MASK,
2017 .mask = MLXPLAT_CPLD_WD_TYPE2_TO_MASK,
2022 .mask = MLXPLAT_CPLD_WD_RESET_ACT_MASK,
2028 .mask = GENMASK(7, 0) & ~BIT(6),
2037 .mask = MLXPLAT_CPLD_WD_FAN_ACT_MASK,
2043 .mask = MLXPLAT_CPLD_WD_TYPE2_TO_MASK,
2049 .mask = MLXPLAT_CPLD_WD_TYPE2_TO_MASK,
2054 .mask = MLXPLAT_CPLD_WD_FAN_ACT_MASK,
2083 .mask = MLXPLAT_CPLD_WD_RESET_ACT_MASK,
2089 .mask = MLXPLAT_CPLD_WD_TYPE2_TO_MASK,
2095 .mask = MLXPLAT_CPLD_WD_TYPE2_TO_MASK,
2100 .mask = MLXPLAT_CPLD_WD_RESET_ACT_MASK,
2106 .mask = GENMASK(7, 0) & ~BIT(6),
2115 .mask = MLXPLAT_CPLD_WD_FAN_ACT_MASK,
2121 .mask = MLXPLAT_CPLD_WD_TYPE2_TO_MASK,
2127 .mask = MLXPLAT_CPLD_WD_TYPE2_TO_MASK,
2132 .mask = MLXPLAT_CPLD_WD_FAN_ACT_MASK,