Lines Matching refs:GPIO_PER_REG
41 #define GPIO_PER_REG 32 macro
227 if (*offset >= GPIO_PER_REG) { in armada_37xx_update_reg()
228 *offset -= GPIO_PER_REG; in armada_37xx_update_reg()
568 val |= (BIT(d->hwirq % GPIO_PER_REG)); in armada_37xx_irq_set_wake()
570 val &= ~(BIT(d->hwirq % GPIO_PER_REG)); in armada_37xx_irq_set_wake()
589 val &= ~(BIT(d->hwirq % GPIO_PER_REG)); in armada_37xx_irq_set_type()
592 val |= (BIT(d->hwirq % GPIO_PER_REG)); in armada_37xx_irq_set_type()
601 if (in_val & BIT(d->hwirq % GPIO_PER_REG)) in armada_37xx_irq_set_type()
602 val |= BIT(d->hwirq % GPIO_PER_REG); /* falling */ in armada_37xx_irq_set_type()
604 val &= ~(BIT(d->hwirq % GPIO_PER_REG)); /* rising */ in armada_37xx_irq_set_type()
620 u32 reg_idx = pin_idx / GPIO_PER_REG; in armada_37xx_edge_both_irq_swap_pol()
621 u32 bit_num = pin_idx % GPIO_PER_REG; in armada_37xx_edge_both_irq_swap_pol()
661 for (i = 0; i <= d->revmap_size / GPIO_PER_REG; i++) { in armada_37xx_irq_handler()
673 i * GPIO_PER_REG); in armada_37xx_irq_handler()
679 hwirq + i * GPIO_PER_REG)) { in armada_37xx_irq_handler()
715 d->mask = BIT(d->hwirq % GPIO_PER_REG); in armada_37xx_irq_startup()
1069 u32 irq_bit = BIT(i % GPIO_PER_REG); in armada_3700_pinctrl_resume()
1072 if (i < GPIO_PER_REG) { in armada_3700_pinctrl_resume()