Lines Matching refs:ctx_reg

794 			   cur->ctx_reg.ctrllo.asdword);  in rockchip_pcie_start_dma_rd()
796 cur->ctx_reg.ctrlhi.asdword); in rockchip_pcie_start_dma_rd()
798 cur->ctx_reg.xfersize); in rockchip_pcie_start_dma_rd()
800 cur->ctx_reg.sarptrlo); in rockchip_pcie_start_dma_rd()
802 cur->ctx_reg.sarptrhi); in rockchip_pcie_start_dma_rd()
804 cur->ctx_reg.darptrlo); in rockchip_pcie_start_dma_rd()
806 cur->ctx_reg.darptrhi); in rockchip_pcie_start_dma_rd()
819 cur->ctx_reg.ctrllo.asdword); in rockchip_pcie_start_dma_wr()
821 cur->ctx_reg.ctrlhi.asdword); in rockchip_pcie_start_dma_wr()
823 cur->ctx_reg.xfersize); in rockchip_pcie_start_dma_wr()
825 cur->ctx_reg.sarptrlo); in rockchip_pcie_start_dma_wr()
827 cur->ctx_reg.sarptrhi); in rockchip_pcie_start_dma_wr()
829 cur->ctx_reg.darptrlo); in rockchip_pcie_start_dma_wr()
831 cur->ctx_reg.darptrhi); in rockchip_pcie_start_dma_wr()
854 table->ctx_reg.ctrllo.lie = 0x1; in rockchip_pcie_config_dma_dwc()
855 table->ctx_reg.ctrllo.rie = 0x0; in rockchip_pcie_config_dma_dwc()
856 table->ctx_reg.ctrllo.td = 0x1; in rockchip_pcie_config_dma_dwc()
857 table->ctx_reg.ctrlhi.asdword = 0x0; in rockchip_pcie_config_dma_dwc()
858 table->ctx_reg.xfersize = table->buf_size; in rockchip_pcie_config_dma_dwc()
860 table->ctx_reg.sarptrlo = (u32)(table->bus & 0xffffffff); in rockchip_pcie_config_dma_dwc()
861 table->ctx_reg.sarptrhi = (u32)(table->bus >> 32); in rockchip_pcie_config_dma_dwc()
862 table->ctx_reg.darptrlo = (u32)(table->local & 0xffffffff); in rockchip_pcie_config_dma_dwc()
863 table->ctx_reg.darptrhi = (u32)(table->local >> 32); in rockchip_pcie_config_dma_dwc()
865 table->ctx_reg.sarptrlo = (u32)(table->local & 0xffffffff); in rockchip_pcie_config_dma_dwc()
866 table->ctx_reg.sarptrhi = (u32)(table->local >> 32); in rockchip_pcie_config_dma_dwc()
867 table->ctx_reg.darptrlo = (u32)(table->bus & 0xffffffff); in rockchip_pcie_config_dma_dwc()
868 table->ctx_reg.darptrhi = (u32)(table->bus >> 32); in rockchip_pcie_config_dma_dwc()