Lines Matching refs:func_offset
48 unsigned int func_offset = 0; in dw_pcie_ep_func_select() local
51 func_offset = ep->ops->func_conf_select(ep, func_no); in dw_pcie_ep_func_select()
53 return func_offset; in dw_pcie_ep_func_select()
60 unsigned int func_offset = 0; in __dw_pcie_ep_reset_bar() local
63 func_offset = dw_pcie_ep_func_select(ep, func_no); in __dw_pcie_ep_reset_bar()
65 reg = func_offset + PCI_BASE_ADDRESS_0 + (4 * bar); in __dw_pcie_ep_reset_bar()
90 unsigned int func_offset = 0; in __dw_pcie_ep_find_next_cap() local
97 func_offset = dw_pcie_ep_func_select(ep, func_no); in __dw_pcie_ep_find_next_cap()
99 reg = dw_pcie_readw_dbi(pci, func_offset + cap_ptr); in __dw_pcie_ep_find_next_cap()
115 unsigned int func_offset = 0; in dw_pcie_ep_find_capability() local
119 func_offset = dw_pcie_ep_func_select(ep, func_no); in dw_pcie_ep_find_capability()
121 reg = dw_pcie_readw_dbi(pci, func_offset + PCI_CAPABILITY_LIST); in dw_pcie_ep_find_capability()
133 unsigned int func_offset = 0; in dw_pcie_ep_write_header() local
135 func_offset = dw_pcie_ep_func_select(ep, func_no); in dw_pcie_ep_write_header()
138 dw_pcie_writew_dbi(pci, func_offset + PCI_VENDOR_ID, hdr->vendorid); in dw_pcie_ep_write_header()
139 dw_pcie_writew_dbi(pci, func_offset + PCI_DEVICE_ID, hdr->deviceid); in dw_pcie_ep_write_header()
140 dw_pcie_writeb_dbi(pci, func_offset + PCI_REVISION_ID, hdr->revid); in dw_pcie_ep_write_header()
141 dw_pcie_writeb_dbi(pci, func_offset + PCI_CLASS_PROG, hdr->progif_code); in dw_pcie_ep_write_header()
142 dw_pcie_writew_dbi(pci, func_offset + PCI_CLASS_DEVICE, in dw_pcie_ep_write_header()
144 dw_pcie_writeb_dbi(pci, func_offset + PCI_CACHE_LINE_SIZE, in dw_pcie_ep_write_header()
146 dw_pcie_writew_dbi(pci, func_offset + PCI_SUBSYSTEM_VENDOR_ID, in dw_pcie_ep_write_header()
148 dw_pcie_writew_dbi(pci, func_offset + PCI_SUBSYSTEM_ID, hdr->subsys_id); in dw_pcie_ep_write_header()
149 dw_pcie_writeb_dbi(pci, func_offset + PCI_INTERRUPT_PIN, in dw_pcie_ep_write_header()
231 unsigned int func_offset = 0; in dw_pcie_ep_set_bar() local
233 func_offset = dw_pcie_ep_func_select(ep, func_no); in dw_pcie_ep_set_bar()
235 reg = PCI_BASE_ADDRESS_0 + (4 * bar) + func_offset; in dw_pcie_ep_set_bar()
316 unsigned int func_offset = 0; in dw_pcie_ep_get_msi() local
323 func_offset = dw_pcie_ep_func_select(ep, func_no); in dw_pcie_ep_get_msi()
325 reg = ep_func->msi_cap + func_offset + PCI_MSI_FLAGS; in dw_pcie_ep_get_msi()
340 unsigned int func_offset = 0; in dw_pcie_ep_set_msi() local
347 func_offset = dw_pcie_ep_func_select(ep, func_no); in dw_pcie_ep_set_msi()
349 reg = ep_func->msi_cap + func_offset + PCI_MSI_FLAGS; in dw_pcie_ep_set_msi()
365 unsigned int func_offset = 0; in dw_pcie_ep_get_msix() local
372 func_offset = dw_pcie_ep_func_select(ep, func_no); in dw_pcie_ep_get_msix()
374 reg = ep_func->msix_cap + func_offset + PCI_MSIX_FLAGS; in dw_pcie_ep_get_msix()
390 unsigned int func_offset = 0; in dw_pcie_ep_set_msix() local
399 func_offset = dw_pcie_ep_func_select(ep, func_no); in dw_pcie_ep_set_msix()
401 reg = ep_func->msix_cap + func_offset + PCI_MSIX_FLAGS; in dw_pcie_ep_set_msix()
407 reg = ep_func->msix_cap + func_offset + PCI_MSIX_TABLE; in dw_pcie_ep_set_msix()
411 reg = ep_func->msix_cap + func_offset + PCI_MSIX_PBA; in dw_pcie_ep_set_msix()
498 unsigned int func_offset = 0; in dw_pcie_ep_raise_msi_irq() local
509 func_offset = dw_pcie_ep_func_select(ep, func_no); in dw_pcie_ep_raise_msi_irq()
512 reg = ep_func->msi_cap + func_offset + PCI_MSI_FLAGS; in dw_pcie_ep_raise_msi_irq()
515 reg = ep_func->msi_cap + func_offset + PCI_MSI_ADDRESS_LO; in dw_pcie_ep_raise_msi_irq()
518 reg = ep_func->msi_cap + func_offset + PCI_MSI_ADDRESS_HI; in dw_pcie_ep_raise_msi_irq()
520 reg = ep_func->msi_cap + func_offset + PCI_MSI_DATA_64; in dw_pcie_ep_raise_msi_irq()
524 reg = ep_func->msi_cap + func_offset + PCI_MSI_DATA_32; in dw_pcie_ep_raise_msi_irq()
569 unsigned int func_offset = 0; in dw_pcie_ep_raise_msix_irq() local
581 func_offset = dw_pcie_ep_func_select(ep, func_no); in dw_pcie_ep_raise_msix_irq()
583 reg = ep_func->msix_cap + func_offset + PCI_MSIX_TABLE; in dw_pcie_ep_raise_msix_irq()