Lines Matching refs:tmp16

7092 	u16 tmp16;  in si_pcie_gen3_enable()  local
7146 tmp16 = bridge_cfg | PCI_EXP_LNKCTL_HAWD; in si_pcie_gen3_enable()
7147 pcie_capability_write_word(root, PCI_EXP_LNKCTL, tmp16); in si_pcie_gen3_enable()
7149 tmp16 = gpu_cfg | PCI_EXP_LNKCTL_HAWD; in si_pcie_gen3_enable()
7151 tmp16); in si_pcie_gen3_enable()
7171 &tmp16); in si_pcie_gen3_enable()
7172 if (tmp16 & PCI_EXP_DEVSTA_TRPND) in si_pcie_gen3_enable()
7199 &tmp16); in si_pcie_gen3_enable()
7200 tmp16 &= ~PCI_EXP_LNKCTL_HAWD; in si_pcie_gen3_enable()
7201 tmp16 |= (bridge_cfg & PCI_EXP_LNKCTL_HAWD); in si_pcie_gen3_enable()
7204 tmp16); in si_pcie_gen3_enable()
7208 &tmp16); in si_pcie_gen3_enable()
7209 tmp16 &= ~PCI_EXP_LNKCTL_HAWD; in si_pcie_gen3_enable()
7210 tmp16 |= (gpu_cfg & PCI_EXP_LNKCTL_HAWD); in si_pcie_gen3_enable()
7213 tmp16); in si_pcie_gen3_enable()
7217 &tmp16); in si_pcie_gen3_enable()
7218 tmp16 &= ~(PCI_EXP_LNKCTL2_ENTER_COMP | in si_pcie_gen3_enable()
7220 tmp16 |= (bridge_cfg2 & in si_pcie_gen3_enable()
7225 tmp16); in si_pcie_gen3_enable()
7229 &tmp16); in si_pcie_gen3_enable()
7230 tmp16 &= ~(PCI_EXP_LNKCTL2_ENTER_COMP | in si_pcie_gen3_enable()
7232 tmp16 |= (gpu_cfg2 & in si_pcie_gen3_enable()
7237 tmp16); in si_pcie_gen3_enable()
7251 pcie_capability_read_word(rdev->pdev, PCI_EXP_LNKCTL2, &tmp16); in si_pcie_gen3_enable()
7252 tmp16 &= ~PCI_EXP_LNKCTL2_TLS; in si_pcie_gen3_enable()
7254 tmp16 |= PCI_EXP_LNKCTL2_TLS_8_0GT; /* gen3 */ in si_pcie_gen3_enable()
7256 tmp16 |= PCI_EXP_LNKCTL2_TLS_5_0GT; /* gen2 */ in si_pcie_gen3_enable()
7258 tmp16 |= PCI_EXP_LNKCTL2_TLS_2_5GT; /* gen1 */ in si_pcie_gen3_enable()
7259 pcie_capability_write_word(rdev->pdev, PCI_EXP_LNKCTL2, tmp16); in si_pcie_gen3_enable()