Lines Matching refs:clkr
68 .clkr = {
84 .clkr.hw.init = &(struct clk_init_data)
96 .clkr = {
113 .clkr.hw.init = &(struct clk_init_data)
138 .clkr.hw.init = &(struct clk_init_data)
159 .clkr.hw.init = &(struct clk_init_data)
179 .clkr.hw.init = &(struct clk_init_data)
207 .clkr.hw.init = &(struct clk_init_data)
221 .clkr.hw.init = &(struct clk_init_data)
236 .clkr.hw.init = &(struct clk_init_data)
250 .clkr.hw.init = &(struct clk_init_data)
265 .clkr.hw.init = &(struct clk_init_data)
279 .clkr.hw.init = &(struct clk_init_data)
294 .clkr.hw.init = &(struct clk_init_data)
308 .clkr.hw.init = &(struct clk_init_data)
323 .clkr.hw.init = &(struct clk_init_data)
337 .clkr.hw.init = &(struct clk_init_data)
352 .clkr.hw.init = &(struct clk_init_data)
386 .clkr.hw.init = &(struct clk_init_data)
401 .clkr.hw.init = &(struct clk_init_data)
416 .clkr.hw.init = &(struct clk_init_data)
431 .clkr.hw.init = &(struct clk_init_data)
446 .clkr.hw.init = &(struct clk_init_data)
461 .clkr.hw.init = &(struct clk_init_data)
475 .clkr.hw.init = &(struct clk_init_data)
490 .clkr.hw.init = &(struct clk_init_data)
504 .clkr.hw.init = &(struct clk_init_data)
519 .clkr.hw.init = &(struct clk_init_data)
533 .clkr.hw.init = &(struct clk_init_data)
548 .clkr.hw.init = &(struct clk_init_data)
562 .clkr.hw.init = &(struct clk_init_data)
577 .clkr.hw.init = &(struct clk_init_data)
591 .clkr.hw.init = &(struct clk_init_data)
606 .clkr.hw.init = &(struct clk_init_data)
620 .clkr.hw.init = &(struct clk_init_data)
635 .clkr.hw.init = &(struct clk_init_data)
650 .clkr.hw.init = &(struct clk_init_data)
665 .clkr.hw.init = &(struct clk_init_data)
680 .clkr.hw.init = &(struct clk_init_data)
695 .clkr.hw.init = &(struct clk_init_data)
710 .clkr.hw.init = &(struct clk_init_data)
725 .clkr.hw.init = &(struct clk_init_data)
747 .clkr.hw.init = &(struct clk_init_data)
769 .clkr.hw.init = &(struct clk_init_data)
791 .clkr.hw.init = &(struct clk_init_data)
810 .clkr.hw.init = &(struct clk_init_data)
828 .clkr.hw.init = &(struct clk_init_data)
847 .clkr.hw.init = &(struct clk_init_data)
860 .clkr.hw.init = &(struct clk_init_data)
879 .clkr.hw.init = &(struct clk_init_data)
906 .clkr.hw.init = &(struct clk_init_data)
932 .clkr.hw.init = &(struct clk_init_data)
947 .clkr.hw.init = &(struct clk_init_data)
962 .clkr.hw.init = &(struct clk_init_data)
981 .clkr.hw.init = &(struct clk_init_data)
1001 .clkr.hw.init = &(struct clk_init_data)
1019 .clkr.hw.init = &(struct clk_init_data)
1038 .clkr.hw.init = &(struct clk_init_data)
1050 .clkr = {
1063 .clkr = {
1081 .clkr = {
1099 .clkr = {
1117 .clkr = {
1135 .clkr = {
1153 .clkr = {
1171 .clkr = {
1189 .clkr = {
1207 .clkr = {
1225 .clkr = {
1243 .clkr = {
1261 .clkr = {
1279 .clkr = {
1297 .clkr = {
1315 .clkr = {
1333 .clkr = {
1351 .clkr = {
1369 .clkr = {
1388 .clkr = {
1401 .clkr = {
1419 .clkr = {
1437 .clkr = {
1455 .clkr = {
1473 .clkr = {
1491 .clkr = {
1509 .clkr = {
1527 .clkr = {
1545 .clkr = {
1563 .clkr = {
1581 .clkr = {
1599 .clkr = {
1617 .clkr = {
1635 .clkr = {
1653 .clkr = {
1671 .clkr = {
1689 .clkr = {
1707 .clkr = {
1725 .clkr = {
1743 .clkr = {
1761 .clkr = {
1779 .clkr = {
1792 .clkr = {
1805 .clkr = {
1823 .clkr = {
1836 .clkr = {
1850 .clkr = {
1869 .clkr = {
1882 .clkr = {
1900 .clkr = {
1913 .clkr = {
1927 .clkr = {
1945 .clkr = {
1958 .clkr = {
1976 .clkr = {
1989 .clkr = {
2007 .clkr = {
2024 .clkr = {
2041 .clkr = {
2059 .clkr = {
2076 .clkr = {
2094 .clkr = {
2111 .clkr = {
2129 .clkr = {
2147 .clkr = {
2165 .clkr = {
2178 .clkr = {
2196 .clkr = {
2209 .clkr = {
2227 .clkr = {
2246 .clkr = {
2260 .clkr = {
2273 .clkr = {
2292 .clkr = {
2306 .clkr = {
2319 .clkr = {
2332 .clkr = {
2350 .clkr = {
2368 .clkr = {
2381 .clkr = {
2399 .clkr = {
2412 .clkr = {
2430 .clkr = {
2482 [GPLL0_EARLY] = &gpll0_early.clkr,
2483 [GPLL0] = &gpll0.clkr,
2484 [GPLL4_EARLY] = &gpll4_early.clkr,
2485 [GPLL4] = &gpll4.clkr,
2486 [UFS_AXI_CLK_SRC] = &ufs_axi_clk_src.clkr,
2487 [USB30_MASTER_CLK_SRC] = &usb30_master_clk_src.clkr,
2488 [BLSP1_QUP1_I2C_APPS_CLK_SRC] = &blsp1_qup1_i2c_apps_clk_src.clkr,
2489 [BLSP1_QUP1_SPI_APPS_CLK_SRC] = &blsp1_qup1_spi_apps_clk_src.clkr,
2490 [BLSP1_QUP2_I2C_APPS_CLK_SRC] = &blsp1_qup2_i2c_apps_clk_src.clkr,
2491 [BLSP1_QUP2_SPI_APPS_CLK_SRC] = &blsp1_qup2_spi_apps_clk_src.clkr,
2492 [BLSP1_QUP3_I2C_APPS_CLK_SRC] = &blsp1_qup3_i2c_apps_clk_src.clkr,
2493 [BLSP1_QUP3_SPI_APPS_CLK_SRC] = &blsp1_qup3_spi_apps_clk_src.clkr,
2494 [BLSP1_QUP4_I2C_APPS_CLK_SRC] = &blsp1_qup4_i2c_apps_clk_src.clkr,
2495 [BLSP1_QUP4_SPI_APPS_CLK_SRC] = &blsp1_qup4_spi_apps_clk_src.clkr,
2496 [BLSP1_QUP5_I2C_APPS_CLK_SRC] = &blsp1_qup5_i2c_apps_clk_src.clkr,
2497 [BLSP1_QUP5_SPI_APPS_CLK_SRC] = &blsp1_qup5_spi_apps_clk_src.clkr,
2498 [BLSP1_QUP6_I2C_APPS_CLK_SRC] = &blsp1_qup6_i2c_apps_clk_src.clkr,
2499 [BLSP1_QUP6_SPI_APPS_CLK_SRC] = &blsp1_qup6_spi_apps_clk_src.clkr,
2500 [BLSP1_UART1_APPS_CLK_SRC] = &blsp1_uart1_apps_clk_src.clkr,
2501 [BLSP1_UART2_APPS_CLK_SRC] = &blsp1_uart2_apps_clk_src.clkr,
2502 [BLSP1_UART3_APPS_CLK_SRC] = &blsp1_uart3_apps_clk_src.clkr,
2503 [BLSP1_UART4_APPS_CLK_SRC] = &blsp1_uart4_apps_clk_src.clkr,
2504 [BLSP1_UART5_APPS_CLK_SRC] = &blsp1_uart5_apps_clk_src.clkr,
2505 [BLSP1_UART6_APPS_CLK_SRC] = &blsp1_uart6_apps_clk_src.clkr,
2506 [BLSP2_QUP1_I2C_APPS_CLK_SRC] = &blsp2_qup1_i2c_apps_clk_src.clkr,
2507 [BLSP2_QUP1_SPI_APPS_CLK_SRC] = &blsp2_qup1_spi_apps_clk_src.clkr,
2508 [BLSP2_QUP2_I2C_APPS_CLK_SRC] = &blsp2_qup2_i2c_apps_clk_src.clkr,
2509 [BLSP2_QUP2_SPI_APPS_CLK_SRC] = &blsp2_qup2_spi_apps_clk_src.clkr,
2510 [BLSP2_QUP3_I2C_APPS_CLK_SRC] = &blsp2_qup3_i2c_apps_clk_src.clkr,
2511 [BLSP2_QUP3_SPI_APPS_CLK_SRC] = &blsp2_qup3_spi_apps_clk_src.clkr,
2512 [BLSP2_QUP4_I2C_APPS_CLK_SRC] = &blsp2_qup4_i2c_apps_clk_src.clkr,
2513 [BLSP2_QUP4_SPI_APPS_CLK_SRC] = &blsp2_qup4_spi_apps_clk_src.clkr,
2514 [BLSP2_QUP5_I2C_APPS_CLK_SRC] = &blsp2_qup5_i2c_apps_clk_src.clkr,
2515 [BLSP2_QUP5_SPI_APPS_CLK_SRC] = &blsp2_qup5_spi_apps_clk_src.clkr,
2516 [BLSP2_QUP6_I2C_APPS_CLK_SRC] = &blsp2_qup6_i2c_apps_clk_src.clkr,
2517 [BLSP2_QUP6_SPI_APPS_CLK_SRC] = &blsp2_qup6_spi_apps_clk_src.clkr,
2518 [BLSP2_UART1_APPS_CLK_SRC] = &blsp2_uart1_apps_clk_src.clkr,
2519 [BLSP2_UART2_APPS_CLK_SRC] = &blsp2_uart2_apps_clk_src.clkr,
2520 [BLSP2_UART3_APPS_CLK_SRC] = &blsp2_uart3_apps_clk_src.clkr,
2521 [BLSP2_UART4_APPS_CLK_SRC] = &blsp2_uart4_apps_clk_src.clkr,
2522 [BLSP2_UART5_APPS_CLK_SRC] = &blsp2_uart5_apps_clk_src.clkr,
2523 [BLSP2_UART6_APPS_CLK_SRC] = &blsp2_uart6_apps_clk_src.clkr,
2524 [GP1_CLK_SRC] = &gp1_clk_src.clkr,
2525 [GP2_CLK_SRC] = &gp2_clk_src.clkr,
2526 [GP3_CLK_SRC] = &gp3_clk_src.clkr,
2527 [PCIE_0_AUX_CLK_SRC] = &pcie_0_aux_clk_src.clkr,
2528 [PCIE_0_PIPE_CLK_SRC] = &pcie_0_pipe_clk_src.clkr,
2529 [PCIE_1_AUX_CLK_SRC] = &pcie_1_aux_clk_src.clkr,
2530 [PCIE_1_PIPE_CLK_SRC] = &pcie_1_pipe_clk_src.clkr,
2531 [PDM2_CLK_SRC] = &pdm2_clk_src.clkr,
2532 [SDCC1_APPS_CLK_SRC] = &sdcc1_apps_clk_src.clkr,
2533 [SDCC2_APPS_CLK_SRC] = &sdcc2_apps_clk_src.clkr,
2534 [SDCC3_APPS_CLK_SRC] = &sdcc3_apps_clk_src.clkr,
2535 [SDCC4_APPS_CLK_SRC] = &sdcc4_apps_clk_src.clkr,
2536 [TSIF_REF_CLK_SRC] = &tsif_ref_clk_src.clkr,
2537 [USB30_MOCK_UTMI_CLK_SRC] = &usb30_mock_utmi_clk_src.clkr,
2538 [USB3_PHY_AUX_CLK_SRC] = &usb3_phy_aux_clk_src.clkr,
2539 [USB_HS_SYSTEM_CLK_SRC] = &usb_hs_system_clk_src.clkr,
2540 [GCC_BLSP1_AHB_CLK] = &gcc_blsp1_ahb_clk.clkr,
2541 [GCC_BLSP1_QUP1_I2C_APPS_CLK] = &gcc_blsp1_qup1_i2c_apps_clk.clkr,
2542 [GCC_BLSP1_QUP1_SPI_APPS_CLK] = &gcc_blsp1_qup1_spi_apps_clk.clkr,
2543 [GCC_BLSP1_QUP2_I2C_APPS_CLK] = &gcc_blsp1_qup2_i2c_apps_clk.clkr,
2544 [GCC_BLSP1_QUP2_SPI_APPS_CLK] = &gcc_blsp1_qup2_spi_apps_clk.clkr,
2545 [GCC_BLSP1_QUP3_I2C_APPS_CLK] = &gcc_blsp1_qup3_i2c_apps_clk.clkr,
2546 [GCC_BLSP1_QUP3_SPI_APPS_CLK] = &gcc_blsp1_qup3_spi_apps_clk.clkr,
2547 [GCC_BLSP1_QUP4_I2C_APPS_CLK] = &gcc_blsp1_qup4_i2c_apps_clk.clkr,
2548 [GCC_BLSP1_QUP4_SPI_APPS_CLK] = &gcc_blsp1_qup4_spi_apps_clk.clkr,
2549 [GCC_BLSP1_QUP5_I2C_APPS_CLK] = &gcc_blsp1_qup5_i2c_apps_clk.clkr,
2550 [GCC_BLSP1_QUP5_SPI_APPS_CLK] = &gcc_blsp1_qup5_spi_apps_clk.clkr,
2551 [GCC_BLSP1_QUP6_I2C_APPS_CLK] = &gcc_blsp1_qup6_i2c_apps_clk.clkr,
2552 [GCC_BLSP1_QUP6_SPI_APPS_CLK] = &gcc_blsp1_qup6_spi_apps_clk.clkr,
2553 [GCC_BLSP1_UART1_APPS_CLK] = &gcc_blsp1_uart1_apps_clk.clkr,
2554 [GCC_BLSP1_UART2_APPS_CLK] = &gcc_blsp1_uart2_apps_clk.clkr,
2555 [GCC_BLSP1_UART3_APPS_CLK] = &gcc_blsp1_uart3_apps_clk.clkr,
2556 [GCC_BLSP1_UART4_APPS_CLK] = &gcc_blsp1_uart4_apps_clk.clkr,
2557 [GCC_BLSP1_UART5_APPS_CLK] = &gcc_blsp1_uart5_apps_clk.clkr,
2558 [GCC_BLSP1_UART6_APPS_CLK] = &gcc_blsp1_uart6_apps_clk.clkr,
2559 [GCC_BLSP2_AHB_CLK] = &gcc_blsp2_ahb_clk.clkr,
2560 [GCC_BLSP2_QUP1_I2C_APPS_CLK] = &gcc_blsp2_qup1_i2c_apps_clk.clkr,
2561 [GCC_BLSP2_QUP1_SPI_APPS_CLK] = &gcc_blsp2_qup1_spi_apps_clk.clkr,
2562 [GCC_BLSP2_QUP2_I2C_APPS_CLK] = &gcc_blsp2_qup2_i2c_apps_clk.clkr,
2563 [GCC_BLSP2_QUP2_SPI_APPS_CLK] = &gcc_blsp2_qup2_spi_apps_clk.clkr,
2564 [GCC_BLSP2_QUP3_I2C_APPS_CLK] = &gcc_blsp2_qup3_i2c_apps_clk.clkr,
2565 [GCC_BLSP2_QUP3_SPI_APPS_CLK] = &gcc_blsp2_qup3_spi_apps_clk.clkr,
2566 [GCC_BLSP2_QUP4_I2C_APPS_CLK] = &gcc_blsp2_qup4_i2c_apps_clk.clkr,
2567 [GCC_BLSP2_QUP4_SPI_APPS_CLK] = &gcc_blsp2_qup4_spi_apps_clk.clkr,
2568 [GCC_BLSP2_QUP5_I2C_APPS_CLK] = &gcc_blsp2_qup5_i2c_apps_clk.clkr,
2569 [GCC_BLSP2_QUP5_SPI_APPS_CLK] = &gcc_blsp2_qup5_spi_apps_clk.clkr,
2570 [GCC_BLSP2_QUP6_I2C_APPS_CLK] = &gcc_blsp2_qup6_i2c_apps_clk.clkr,
2571 [GCC_BLSP2_QUP6_SPI_APPS_CLK] = &gcc_blsp2_qup6_spi_apps_clk.clkr,
2572 [GCC_BLSP2_UART1_APPS_CLK] = &gcc_blsp2_uart1_apps_clk.clkr,
2573 [GCC_BLSP2_UART2_APPS_CLK] = &gcc_blsp2_uart2_apps_clk.clkr,
2574 [GCC_BLSP2_UART3_APPS_CLK] = &gcc_blsp2_uart3_apps_clk.clkr,
2575 [GCC_BLSP2_UART4_APPS_CLK] = &gcc_blsp2_uart4_apps_clk.clkr,
2576 [GCC_BLSP2_UART5_APPS_CLK] = &gcc_blsp2_uart5_apps_clk.clkr,
2577 [GCC_BLSP2_UART6_APPS_CLK] = &gcc_blsp2_uart6_apps_clk.clkr,
2578 [GCC_GP1_CLK] = &gcc_gp1_clk.clkr,
2579 [GCC_GP2_CLK] = &gcc_gp2_clk.clkr,
2580 [GCC_GP3_CLK] = &gcc_gp3_clk.clkr,
2581 [GCC_LPASS_Q6_AXI_CLK] = &gcc_lpass_q6_axi_clk.clkr,
2582 [GCC_MSS_Q6_BIMC_AXI_CLK] = &gcc_mss_q6_bimc_axi_clk.clkr,
2583 [GCC_PCIE_0_AUX_CLK] = &gcc_pcie_0_aux_clk.clkr,
2584 [GCC_PCIE_0_CFG_AHB_CLK] = &gcc_pcie_0_cfg_ahb_clk.clkr,
2585 [GCC_PCIE_0_MSTR_AXI_CLK] = &gcc_pcie_0_mstr_axi_clk.clkr,
2586 [GCC_PCIE_0_PIPE_CLK] = &gcc_pcie_0_pipe_clk.clkr,
2587 [GCC_PCIE_0_SLV_AXI_CLK] = &gcc_pcie_0_slv_axi_clk.clkr,
2588 [GCC_PCIE_1_AUX_CLK] = &gcc_pcie_1_aux_clk.clkr,
2589 [GCC_PCIE_1_CFG_AHB_CLK] = &gcc_pcie_1_cfg_ahb_clk.clkr,
2590 [GCC_PCIE_1_MSTR_AXI_CLK] = &gcc_pcie_1_mstr_axi_clk.clkr,
2591 [GCC_PCIE_1_PIPE_CLK] = &gcc_pcie_1_pipe_clk.clkr,
2592 [GCC_PCIE_1_SLV_AXI_CLK] = &gcc_pcie_1_slv_axi_clk.clkr,
2593 [GCC_PDM2_CLK] = &gcc_pdm2_clk.clkr,
2594 [GCC_PDM_AHB_CLK] = &gcc_pdm_ahb_clk.clkr,
2595 [GCC_SDCC1_AHB_CLK] = &gcc_sdcc1_ahb_clk.clkr,
2596 [GCC_SDCC1_APPS_CLK] = &gcc_sdcc1_apps_clk.clkr,
2597 [GCC_SDCC2_AHB_CLK] = &gcc_sdcc2_ahb_clk.clkr,
2598 [GCC_SDCC2_APPS_CLK] = &gcc_sdcc2_apps_clk.clkr,
2599 [GCC_SDCC3_AHB_CLK] = &gcc_sdcc3_ahb_clk.clkr,
2600 [GCC_SDCC3_APPS_CLK] = &gcc_sdcc3_apps_clk.clkr,
2601 [GCC_SDCC4_AHB_CLK] = &gcc_sdcc4_ahb_clk.clkr,
2602 [GCC_SDCC4_APPS_CLK] = &gcc_sdcc4_apps_clk.clkr,
2603 [GCC_SYS_NOC_UFS_AXI_CLK] = &gcc_sys_noc_ufs_axi_clk.clkr,
2604 [GCC_SYS_NOC_USB3_AXI_CLK] = &gcc_sys_noc_usb3_axi_clk.clkr,
2605 [GCC_TSIF_AHB_CLK] = &gcc_tsif_ahb_clk.clkr,
2606 [GCC_TSIF_REF_CLK] = &gcc_tsif_ref_clk.clkr,
2607 [GCC_UFS_AHB_CLK] = &gcc_ufs_ahb_clk.clkr,
2608 [GCC_UFS_AXI_CLK] = &gcc_ufs_axi_clk.clkr,
2609 [GCC_UFS_RX_CFG_CLK] = &gcc_ufs_rx_cfg_clk.clkr,
2610 [GCC_UFS_RX_SYMBOL_0_CLK] = &gcc_ufs_rx_symbol_0_clk.clkr,
2611 [GCC_UFS_RX_SYMBOL_1_CLK] = &gcc_ufs_rx_symbol_1_clk.clkr,
2612 [GCC_UFS_TX_CFG_CLK] = &gcc_ufs_tx_cfg_clk.clkr,
2613 [GCC_UFS_TX_SYMBOL_0_CLK] = &gcc_ufs_tx_symbol_0_clk.clkr,
2614 [GCC_UFS_TX_SYMBOL_1_CLK] = &gcc_ufs_tx_symbol_1_clk.clkr,
2615 [GCC_USB2_HS_PHY_SLEEP_CLK] = &gcc_usb2_hs_phy_sleep_clk.clkr,
2616 [GCC_USB30_MASTER_CLK] = &gcc_usb30_master_clk.clkr,
2617 [GCC_USB30_MOCK_UTMI_CLK] = &gcc_usb30_mock_utmi_clk.clkr,
2618 [GCC_USB30_SLEEP_CLK] = &gcc_usb30_sleep_clk.clkr,
2619 [GCC_USB3_PHY_AUX_CLK] = &gcc_usb3_phy_aux_clk.clkr,
2620 [GCC_USB_HS_AHB_CLK] = &gcc_usb_hs_ahb_clk.clkr,
2621 [GCC_USB_HS_SYSTEM_CLK] = &gcc_usb_hs_system_clk.clkr,
2622 [GCC_USB_PHY_CFG_AHB2PHY_CLK] = &gcc_usb_phy_cfg_ahb2phy_clk.clkr,