Lines Matching refs:clkr

65 	.clkr.hw.init = &(struct clk_init_data){
88 .clkr.hw.init = &(struct clk_init_data){
100 .clkr.hw.init = &(struct clk_init_data){
112 .clkr.hw.init = &(struct clk_init_data){
128 .clkr.hw.init = &(struct clk_init_data){
155 .clkr.hw.init = &(struct clk_init_data){
185 .clkr.hw.init = &(struct clk_init_data){
205 .clkr.hw.init = &(struct clk_init_data){
230 .clkr.hw.init = &(struct clk_init_data){
243 .clkr.hw.init = &(struct clk_init_data){
257 .clkr.hw.init = &(struct clk_init_data){
270 .clkr.hw.init = &(struct clk_init_data){
284 .clkr.hw.init = &(struct clk_init_data){
297 .clkr.hw.init = &(struct clk_init_data){
311 .clkr.hw.init = &(struct clk_init_data){
324 .clkr.hw.init = &(struct clk_init_data){
338 .clkr.hw.init = &(struct clk_init_data){
351 .clkr.hw.init = &(struct clk_init_data){
365 .clkr.hw.init = &(struct clk_init_data){
398 .clkr.hw.init = &(struct clk_init_data){
412 .clkr.hw.init = &(struct clk_init_data){
426 .clkr.hw.init = &(struct clk_init_data){
440 .clkr.hw.init = &(struct clk_init_data){
454 .clkr.hw.init = &(struct clk_init_data){
468 .clkr.hw.init = &(struct clk_init_data){
481 .clkr.hw.init = &(struct clk_init_data){
495 .clkr.hw.init = &(struct clk_init_data){
508 .clkr.hw.init = &(struct clk_init_data){
522 .clkr.hw.init = &(struct clk_init_data){
535 .clkr.hw.init = &(struct clk_init_data){
549 .clkr.hw.init = &(struct clk_init_data){
562 .clkr.hw.init = &(struct clk_init_data){
576 .clkr.hw.init = &(struct clk_init_data){
589 .clkr.hw.init = &(struct clk_init_data){
603 .clkr.hw.init = &(struct clk_init_data){
616 .clkr.hw.init = &(struct clk_init_data){
630 .clkr.hw.init = &(struct clk_init_data){
644 .clkr.hw.init = &(struct clk_init_data){
658 .clkr.hw.init = &(struct clk_init_data){
672 .clkr.hw.init = &(struct clk_init_data){
686 .clkr.hw.init = &(struct clk_init_data){
700 .clkr.hw.init = &(struct clk_init_data){
714 .clkr.hw.init = &(struct clk_init_data){
735 .clkr.hw.init = &(struct clk_init_data){
756 .clkr.hw.init = &(struct clk_init_data){
783 .clkr.hw.init = &(struct clk_init_data){
797 .clkr.hw.init = &(struct clk_init_data){
811 .clkr.hw.init = &(struct clk_init_data){
829 .clkr.hw.init = &(struct clk_init_data){
874 .clkr.hw.init = &sdcc1_apps_clk_src_init,
883 .clkr.hw.init = &(struct clk_init_data){
897 .clkr.hw.init = &(struct clk_init_data){
911 .clkr.hw.init = &(struct clk_init_data){
930 .clkr.hw.init = &(struct clk_init_data){
948 .clkr.hw.init = &(struct clk_init_data){
967 .clkr.hw.init = &(struct clk_init_data){
990 .clkr.hw.init = &(struct clk_init_data){
1011 .clkr.hw.init = &(struct clk_init_data){
1030 .clkr.hw.init = &(struct clk_init_data){
1054 .clkr = {
1071 .clkr = {
1087 .clkr = {
1104 .clkr = {
1121 .clkr = {
1138 .clkr = {
1155 .clkr = {
1172 .clkr = {
1189 .clkr = {
1206 .clkr = {
1223 .clkr = {
1240 .clkr = {
1257 .clkr = {
1274 .clkr = {
1291 .clkr = {
1308 .clkr = {
1325 .clkr = {
1342 .clkr = {
1359 .clkr = {
1376 .clkr = {
1394 .clkr = {
1410 .clkr = {
1427 .clkr = {
1444 .clkr = {
1461 .clkr = {
1478 .clkr = {
1495 .clkr = {
1512 .clkr = {
1529 .clkr = {
1546 .clkr = {
1563 .clkr = {
1580 .clkr = {
1597 .clkr = {
1614 .clkr = {
1631 .clkr = {
1648 .clkr = {
1665 .clkr = {
1682 .clkr = {
1699 .clkr = {
1717 .clkr = {
1734 .clkr = {
1751 .clkr = {
1768 .clkr = {
1786 .clkr = {
1803 .clkr = {
1820 .clkr = {
1837 .clkr = {
1854 .clkr = {
1871 .clkr = {
1888 .clkr = {
1904 .clkr = {
1921 .clkr = {
1937 .clkr = {
1953 .clkr = {
1965 .clkr = {
1982 .clkr = {
1999 .clkr = {
2015 .clkr = {
2031 .clkr = {
2048 .clkr = {
2064 .clkr = {
2080 .clkr = {
2096 .clkr = {
2113 .clkr = {
2129 .clkr = {
2146 .clkr = {
2162 .clkr = {
2179 .clkr = {
2196 .clkr = {
2212 .clkr = {
2229 .clkr = {
2245 .clkr = {
2261 .clkr = {
2278 .clkr = {
2295 .clkr = {
2311 .clkr = {
2327 .clkr = {
2344 .clkr = {
2360 .clkr = {
2377 .clkr = {
2394 .clkr = {
2410 .clkr = {
2434 [GPLL0] = &gpll0.clkr,
2436 [CONFIG_NOC_CLK_SRC] = &config_noc_clk_src.clkr,
2437 [PERIPH_NOC_CLK_SRC] = &periph_noc_clk_src.clkr,
2438 [SYSTEM_NOC_CLK_SRC] = &system_noc_clk_src.clkr,
2439 [GPLL1] = &gpll1.clkr,
2441 [USB30_MASTER_CLK_SRC] = &usb30_master_clk_src.clkr,
2442 [BLSP1_QUP1_I2C_APPS_CLK_SRC] = &blsp1_qup1_i2c_apps_clk_src.clkr,
2443 [BLSP1_QUP1_SPI_APPS_CLK_SRC] = &blsp1_qup1_spi_apps_clk_src.clkr,
2444 [BLSP1_QUP2_I2C_APPS_CLK_SRC] = &blsp1_qup2_i2c_apps_clk_src.clkr,
2445 [BLSP1_QUP2_SPI_APPS_CLK_SRC] = &blsp1_qup2_spi_apps_clk_src.clkr,
2446 [BLSP1_QUP3_I2C_APPS_CLK_SRC] = &blsp1_qup3_i2c_apps_clk_src.clkr,
2447 [BLSP1_QUP3_SPI_APPS_CLK_SRC] = &blsp1_qup3_spi_apps_clk_src.clkr,
2448 [BLSP1_QUP4_I2C_APPS_CLK_SRC] = &blsp1_qup4_i2c_apps_clk_src.clkr,
2449 [BLSP1_QUP4_SPI_APPS_CLK_SRC] = &blsp1_qup4_spi_apps_clk_src.clkr,
2450 [BLSP1_QUP5_I2C_APPS_CLK_SRC] = &blsp1_qup5_i2c_apps_clk_src.clkr,
2451 [BLSP1_QUP5_SPI_APPS_CLK_SRC] = &blsp1_qup5_spi_apps_clk_src.clkr,
2452 [BLSP1_QUP6_I2C_APPS_CLK_SRC] = &blsp1_qup6_i2c_apps_clk_src.clkr,
2453 [BLSP1_QUP6_SPI_APPS_CLK_SRC] = &blsp1_qup6_spi_apps_clk_src.clkr,
2454 [BLSP1_UART1_APPS_CLK_SRC] = &blsp1_uart1_apps_clk_src.clkr,
2455 [BLSP1_UART2_APPS_CLK_SRC] = &blsp1_uart2_apps_clk_src.clkr,
2456 [BLSP1_UART3_APPS_CLK_SRC] = &blsp1_uart3_apps_clk_src.clkr,
2457 [BLSP1_UART4_APPS_CLK_SRC] = &blsp1_uart4_apps_clk_src.clkr,
2458 [BLSP1_UART5_APPS_CLK_SRC] = &blsp1_uart5_apps_clk_src.clkr,
2459 [BLSP1_UART6_APPS_CLK_SRC] = &blsp1_uart6_apps_clk_src.clkr,
2460 [BLSP2_QUP1_I2C_APPS_CLK_SRC] = &blsp2_qup1_i2c_apps_clk_src.clkr,
2461 [BLSP2_QUP1_SPI_APPS_CLK_SRC] = &blsp2_qup1_spi_apps_clk_src.clkr,
2462 [BLSP2_QUP2_I2C_APPS_CLK_SRC] = &blsp2_qup2_i2c_apps_clk_src.clkr,
2463 [BLSP2_QUP2_SPI_APPS_CLK_SRC] = &blsp2_qup2_spi_apps_clk_src.clkr,
2464 [BLSP2_QUP3_I2C_APPS_CLK_SRC] = &blsp2_qup3_i2c_apps_clk_src.clkr,
2465 [BLSP2_QUP3_SPI_APPS_CLK_SRC] = &blsp2_qup3_spi_apps_clk_src.clkr,
2466 [BLSP2_QUP4_I2C_APPS_CLK_SRC] = &blsp2_qup4_i2c_apps_clk_src.clkr,
2467 [BLSP2_QUP4_SPI_APPS_CLK_SRC] = &blsp2_qup4_spi_apps_clk_src.clkr,
2468 [BLSP2_QUP5_I2C_APPS_CLK_SRC] = &blsp2_qup5_i2c_apps_clk_src.clkr,
2469 [BLSP2_QUP5_SPI_APPS_CLK_SRC] = &blsp2_qup5_spi_apps_clk_src.clkr,
2470 [BLSP2_QUP6_I2C_APPS_CLK_SRC] = &blsp2_qup6_i2c_apps_clk_src.clkr,
2471 [BLSP2_QUP6_SPI_APPS_CLK_SRC] = &blsp2_qup6_spi_apps_clk_src.clkr,
2472 [BLSP2_UART1_APPS_CLK_SRC] = &blsp2_uart1_apps_clk_src.clkr,
2473 [BLSP2_UART2_APPS_CLK_SRC] = &blsp2_uart2_apps_clk_src.clkr,
2474 [BLSP2_UART3_APPS_CLK_SRC] = &blsp2_uart3_apps_clk_src.clkr,
2475 [BLSP2_UART4_APPS_CLK_SRC] = &blsp2_uart4_apps_clk_src.clkr,
2476 [BLSP2_UART5_APPS_CLK_SRC] = &blsp2_uart5_apps_clk_src.clkr,
2477 [BLSP2_UART6_APPS_CLK_SRC] = &blsp2_uart6_apps_clk_src.clkr,
2478 [CE1_CLK_SRC] = &ce1_clk_src.clkr,
2479 [CE2_CLK_SRC] = &ce2_clk_src.clkr,
2480 [GP1_CLK_SRC] = &gp1_clk_src.clkr,
2481 [GP2_CLK_SRC] = &gp2_clk_src.clkr,
2482 [GP3_CLK_SRC] = &gp3_clk_src.clkr,
2483 [PDM2_CLK_SRC] = &pdm2_clk_src.clkr,
2484 [SDCC1_APPS_CLK_SRC] = &sdcc1_apps_clk_src.clkr,
2485 [SDCC2_APPS_CLK_SRC] = &sdcc2_apps_clk_src.clkr,
2486 [SDCC3_APPS_CLK_SRC] = &sdcc3_apps_clk_src.clkr,
2487 [SDCC4_APPS_CLK_SRC] = &sdcc4_apps_clk_src.clkr,
2488 [TSIF_REF_CLK_SRC] = &tsif_ref_clk_src.clkr,
2489 [USB30_MOCK_UTMI_CLK_SRC] = &usb30_mock_utmi_clk_src.clkr,
2490 [USB_HS_SYSTEM_CLK_SRC] = &usb_hs_system_clk_src.clkr,
2491 [USB_HSIC_CLK_SRC] = &usb_hsic_clk_src.clkr,
2492 [USB_HSIC_IO_CAL_CLK_SRC] = &usb_hsic_io_cal_clk_src.clkr,
2493 [USB_HSIC_SYSTEM_CLK_SRC] = &usb_hsic_system_clk_src.clkr,
2494 [GCC_BAM_DMA_AHB_CLK] = &gcc_bam_dma_ahb_clk.clkr,
2495 [GCC_BLSP1_AHB_CLK] = &gcc_blsp1_ahb_clk.clkr,
2496 [GCC_BLSP1_QUP1_I2C_APPS_CLK] = &gcc_blsp1_qup1_i2c_apps_clk.clkr,
2497 [GCC_BLSP1_QUP1_SPI_APPS_CLK] = &gcc_blsp1_qup1_spi_apps_clk.clkr,
2498 [GCC_BLSP1_QUP2_I2C_APPS_CLK] = &gcc_blsp1_qup2_i2c_apps_clk.clkr,
2499 [GCC_BLSP1_QUP2_SPI_APPS_CLK] = &gcc_blsp1_qup2_spi_apps_clk.clkr,
2500 [GCC_BLSP1_QUP3_I2C_APPS_CLK] = &gcc_blsp1_qup3_i2c_apps_clk.clkr,
2501 [GCC_BLSP1_QUP3_SPI_APPS_CLK] = &gcc_blsp1_qup3_spi_apps_clk.clkr,
2502 [GCC_BLSP1_QUP4_I2C_APPS_CLK] = &gcc_blsp1_qup4_i2c_apps_clk.clkr,
2503 [GCC_BLSP1_QUP4_SPI_APPS_CLK] = &gcc_blsp1_qup4_spi_apps_clk.clkr,
2504 [GCC_BLSP1_QUP5_I2C_APPS_CLK] = &gcc_blsp1_qup5_i2c_apps_clk.clkr,
2505 [GCC_BLSP1_QUP5_SPI_APPS_CLK] = &gcc_blsp1_qup5_spi_apps_clk.clkr,
2506 [GCC_BLSP1_QUP6_I2C_APPS_CLK] = &gcc_blsp1_qup6_i2c_apps_clk.clkr,
2507 [GCC_BLSP1_QUP6_SPI_APPS_CLK] = &gcc_blsp1_qup6_spi_apps_clk.clkr,
2508 [GCC_BLSP1_UART1_APPS_CLK] = &gcc_blsp1_uart1_apps_clk.clkr,
2509 [GCC_BLSP1_UART2_APPS_CLK] = &gcc_blsp1_uart2_apps_clk.clkr,
2510 [GCC_BLSP1_UART3_APPS_CLK] = &gcc_blsp1_uart3_apps_clk.clkr,
2511 [GCC_BLSP1_UART4_APPS_CLK] = &gcc_blsp1_uart4_apps_clk.clkr,
2512 [GCC_BLSP1_UART5_APPS_CLK] = &gcc_blsp1_uart5_apps_clk.clkr,
2513 [GCC_BLSP1_UART6_APPS_CLK] = &gcc_blsp1_uart6_apps_clk.clkr,
2514 [GCC_BLSP2_AHB_CLK] = &gcc_blsp2_ahb_clk.clkr,
2515 [GCC_BLSP2_QUP1_I2C_APPS_CLK] = &gcc_blsp2_qup1_i2c_apps_clk.clkr,
2516 [GCC_BLSP2_QUP1_SPI_APPS_CLK] = &gcc_blsp2_qup1_spi_apps_clk.clkr,
2517 [GCC_BLSP2_QUP2_I2C_APPS_CLK] = &gcc_blsp2_qup2_i2c_apps_clk.clkr,
2518 [GCC_BLSP2_QUP2_SPI_APPS_CLK] = &gcc_blsp2_qup2_spi_apps_clk.clkr,
2519 [GCC_BLSP2_QUP3_I2C_APPS_CLK] = &gcc_blsp2_qup3_i2c_apps_clk.clkr,
2520 [GCC_BLSP2_QUP3_SPI_APPS_CLK] = &gcc_blsp2_qup3_spi_apps_clk.clkr,
2521 [GCC_BLSP2_QUP4_I2C_APPS_CLK] = &gcc_blsp2_qup4_i2c_apps_clk.clkr,
2522 [GCC_BLSP2_QUP4_SPI_APPS_CLK] = &gcc_blsp2_qup4_spi_apps_clk.clkr,
2523 [GCC_BLSP2_QUP5_I2C_APPS_CLK] = &gcc_blsp2_qup5_i2c_apps_clk.clkr,
2524 [GCC_BLSP2_QUP5_SPI_APPS_CLK] = &gcc_blsp2_qup5_spi_apps_clk.clkr,
2525 [GCC_BLSP2_QUP6_I2C_APPS_CLK] = &gcc_blsp2_qup6_i2c_apps_clk.clkr,
2526 [GCC_BLSP2_QUP6_SPI_APPS_CLK] = &gcc_blsp2_qup6_spi_apps_clk.clkr,
2527 [GCC_BLSP2_UART1_APPS_CLK] = &gcc_blsp2_uart1_apps_clk.clkr,
2528 [GCC_BLSP2_UART2_APPS_CLK] = &gcc_blsp2_uart2_apps_clk.clkr,
2529 [GCC_BLSP2_UART3_APPS_CLK] = &gcc_blsp2_uart3_apps_clk.clkr,
2530 [GCC_BLSP2_UART4_APPS_CLK] = &gcc_blsp2_uart4_apps_clk.clkr,
2531 [GCC_BLSP2_UART5_APPS_CLK] = &gcc_blsp2_uart5_apps_clk.clkr,
2532 [GCC_BLSP2_UART6_APPS_CLK] = &gcc_blsp2_uart6_apps_clk.clkr,
2533 [GCC_BOOT_ROM_AHB_CLK] = &gcc_boot_rom_ahb_clk.clkr,
2534 [GCC_CE1_AHB_CLK] = &gcc_ce1_ahb_clk.clkr,
2535 [GCC_CE1_AXI_CLK] = &gcc_ce1_axi_clk.clkr,
2536 [GCC_CE1_CLK] = &gcc_ce1_clk.clkr,
2537 [GCC_CE2_AHB_CLK] = &gcc_ce2_ahb_clk.clkr,
2538 [GCC_CE2_AXI_CLK] = &gcc_ce2_axi_clk.clkr,
2539 [GCC_CE2_CLK] = &gcc_ce2_clk.clkr,
2540 [GCC_GP1_CLK] = &gcc_gp1_clk.clkr,
2541 [GCC_GP2_CLK] = &gcc_gp2_clk.clkr,
2542 [GCC_GP3_CLK] = &gcc_gp3_clk.clkr,
2543 [GCC_LPASS_Q6_AXI_CLK] = &gcc_lpass_q6_axi_clk.clkr,
2544 [GCC_MMSS_NOC_CFG_AHB_CLK] = &gcc_mmss_noc_cfg_ahb_clk.clkr,
2545 [GCC_OCMEM_NOC_CFG_AHB_CLK] = &gcc_ocmem_noc_cfg_ahb_clk.clkr,
2546 [GCC_MSS_CFG_AHB_CLK] = &gcc_mss_cfg_ahb_clk.clkr,
2547 [GCC_MSS_Q6_BIMC_AXI_CLK] = &gcc_mss_q6_bimc_axi_clk.clkr,
2548 [GCC_PDM2_CLK] = &gcc_pdm2_clk.clkr,
2549 [GCC_PDM_AHB_CLK] = &gcc_pdm_ahb_clk.clkr,
2550 [GCC_PRNG_AHB_CLK] = &gcc_prng_ahb_clk.clkr,
2551 [GCC_SDCC1_AHB_CLK] = &gcc_sdcc1_ahb_clk.clkr,
2552 [GCC_SDCC1_APPS_CLK] = &gcc_sdcc1_apps_clk.clkr,
2553 [GCC_SDCC2_AHB_CLK] = &gcc_sdcc2_ahb_clk.clkr,
2554 [GCC_SDCC2_APPS_CLK] = &gcc_sdcc2_apps_clk.clkr,
2555 [GCC_SDCC3_AHB_CLK] = &gcc_sdcc3_ahb_clk.clkr,
2556 [GCC_SDCC3_APPS_CLK] = &gcc_sdcc3_apps_clk.clkr,
2557 [GCC_SDCC4_AHB_CLK] = &gcc_sdcc4_ahb_clk.clkr,
2558 [GCC_SDCC4_APPS_CLK] = &gcc_sdcc4_apps_clk.clkr,
2559 [GCC_SYS_NOC_USB3_AXI_CLK] = &gcc_sys_noc_usb3_axi_clk.clkr,
2560 [GCC_TSIF_AHB_CLK] = &gcc_tsif_ahb_clk.clkr,
2561 [GCC_TSIF_REF_CLK] = &gcc_tsif_ref_clk.clkr,
2562 [GCC_USB2A_PHY_SLEEP_CLK] = &gcc_usb2a_phy_sleep_clk.clkr,
2563 [GCC_USB2B_PHY_SLEEP_CLK] = &gcc_usb2b_phy_sleep_clk.clkr,
2564 [GCC_USB30_MASTER_CLK] = &gcc_usb30_master_clk.clkr,
2565 [GCC_USB30_MOCK_UTMI_CLK] = &gcc_usb30_mock_utmi_clk.clkr,
2566 [GCC_USB30_SLEEP_CLK] = &gcc_usb30_sleep_clk.clkr,
2567 [GCC_USB_HS_AHB_CLK] = &gcc_usb_hs_ahb_clk.clkr,
2568 [GCC_USB_HS_SYSTEM_CLK] = &gcc_usb_hs_system_clk.clkr,
2569 [GCC_USB_HSIC_AHB_CLK] = &gcc_usb_hsic_ahb_clk.clkr,
2570 [GCC_USB_HSIC_CLK] = &gcc_usb_hsic_clk.clkr,
2571 [GCC_USB_HSIC_IO_CAL_CLK] = &gcc_usb_hsic_io_cal_clk.clkr,
2572 [GCC_USB_HSIC_IO_CAL_SLEEP_CLK] = &gcc_usb_hsic_io_cal_sleep_clk.clkr,
2573 [GCC_USB_HSIC_SYSTEM_CLK] = &gcc_usb_hsic_system_clk.clkr,
2699 gcc_msm8974_clocks[GPLL4] = &gpll4.clkr; in msm8974_pro_clock_override()
2702 &gcc_sdcc1_cdccal_sleep_clk.clkr; in msm8974_pro_clock_override()
2704 &gcc_sdcc1_cdccal_ff_clk.clkr; in msm8974_pro_clock_override()