Lines Matching refs:clkr

35 	.clkr.hw.init = &(struct clk_init_data){
120 .clkr = {
136 .clkr = {
171 .clkr = {
187 .clkr = {
222 .clkr = {
238 .clkr = {
273 .clkr = {
289 .clkr = {
324 .clkr = {
340 .clkr = {
375 .clkr = {
391 .clkr = {
426 .clkr = {
442 .clkr = {
477 .clkr = {
493 .clkr = {
526 .clkr = {
542 .clkr = {
575 .clkr = {
591 .clkr = {
624 .clkr = {
640 .clkr = {
673 .clkr = {
689 .clkr = {
735 .clkr = {
751 .clkr = {
784 .clkr = {
800 .clkr = {
833 .clkr = {
849 .clkr = {
882 .clkr = {
898 .clkr = {
931 .clkr = {
947 .clkr = {
980 .clkr = {
996 .clkr = {
1029 .clkr = {
1045 .clkr = {
1078 .clkr = {
1094 .clkr = {
1127 .clkr = {
1143 .clkr = {
1176 .clkr = {
1192 .clkr = {
1225 .clkr = {
1241 .clkr = {
1274 .clkr = {
1290 .clkr = {
1336 .clkr = {
1352 .clkr = {
1385 .clkr = {
1401 .clkr = {
1434 .clkr = {
1450 .clkr = {
1468 .clkr = {
1488 .clkr.hw = {
1502 .clkr = {
1545 .clkr = {
1560 .clkr = {
1593 .clkr = {
1608 .clkr = {
1641 .clkr = {
1656 .clkr = {
1689 .clkr = {
1704 .clkr = {
1737 .clkr = {
1752 .clkr = {
1790 .clkr = {
1806 .clkr = {
1844 .clkr = {
1860 .clkr = {
1893 .clkr = {
1911 .clkr = {
1927 .clkr = {
1960 .clkr = {
1978 .clkr = {
1994 .clkr = {
2010 .clkr = {
2023 .clkr = {
2036 .clkr = {
2049 .clkr = {
2062 .clkr = {
2075 .clkr = {
2088 .clkr = {
2101 .clkr = {
2114 .clkr = {
2127 .clkr = {
2140 .clkr = {
2153 .clkr = {
2166 .clkr = {
2179 .clkr = {
2192 .clkr = {
2205 .clkr = {
2218 .clkr = {
2231 .clkr = {
2244 .clkr = {
2257 .clkr = {
2270 .clkr = {
2283 .clkr = {
2296 .clkr = {
2310 .clkr = {
2324 .clkr = {
2338 .clkr = {
2352 .clkr = {
2366 .clkr = {
2380 .clkr = {
2394 .clkr = {
2408 .clkr = {
2422 .clkr = {
2438 .clkr = {
2449 [PLL8] = &pll8.clkr,
2451 [GSBI1_UART_SRC] = &gsbi1_uart_src.clkr,
2452 [GSBI1_UART_CLK] = &gsbi1_uart_clk.clkr,
2453 [GSBI2_UART_SRC] = &gsbi2_uart_src.clkr,
2454 [GSBI2_UART_CLK] = &gsbi2_uart_clk.clkr,
2455 [GSBI3_UART_SRC] = &gsbi3_uart_src.clkr,
2456 [GSBI3_UART_CLK] = &gsbi3_uart_clk.clkr,
2457 [GSBI4_UART_SRC] = &gsbi4_uart_src.clkr,
2458 [GSBI4_UART_CLK] = &gsbi4_uart_clk.clkr,
2459 [GSBI5_UART_SRC] = &gsbi5_uart_src.clkr,
2460 [GSBI5_UART_CLK] = &gsbi5_uart_clk.clkr,
2461 [GSBI6_UART_SRC] = &gsbi6_uart_src.clkr,
2462 [GSBI6_UART_CLK] = &gsbi6_uart_clk.clkr,
2463 [GSBI7_UART_SRC] = &gsbi7_uart_src.clkr,
2464 [GSBI7_UART_CLK] = &gsbi7_uart_clk.clkr,
2465 [GSBI8_UART_SRC] = &gsbi8_uart_src.clkr,
2466 [GSBI8_UART_CLK] = &gsbi8_uart_clk.clkr,
2467 [GSBI9_UART_SRC] = &gsbi9_uart_src.clkr,
2468 [GSBI9_UART_CLK] = &gsbi9_uart_clk.clkr,
2469 [GSBI10_UART_SRC] = &gsbi10_uart_src.clkr,
2470 [GSBI10_UART_CLK] = &gsbi10_uart_clk.clkr,
2471 [GSBI11_UART_SRC] = &gsbi11_uart_src.clkr,
2472 [GSBI11_UART_CLK] = &gsbi11_uart_clk.clkr,
2473 [GSBI12_UART_SRC] = &gsbi12_uart_src.clkr,
2474 [GSBI12_UART_CLK] = &gsbi12_uart_clk.clkr,
2475 [GSBI1_QUP_SRC] = &gsbi1_qup_src.clkr,
2476 [GSBI1_QUP_CLK] = &gsbi1_qup_clk.clkr,
2477 [GSBI2_QUP_SRC] = &gsbi2_qup_src.clkr,
2478 [GSBI2_QUP_CLK] = &gsbi2_qup_clk.clkr,
2479 [GSBI3_QUP_SRC] = &gsbi3_qup_src.clkr,
2480 [GSBI3_QUP_CLK] = &gsbi3_qup_clk.clkr,
2481 [GSBI4_QUP_SRC] = &gsbi4_qup_src.clkr,
2482 [GSBI4_QUP_CLK] = &gsbi4_qup_clk.clkr,
2483 [GSBI5_QUP_SRC] = &gsbi5_qup_src.clkr,
2484 [GSBI5_QUP_CLK] = &gsbi5_qup_clk.clkr,
2485 [GSBI6_QUP_SRC] = &gsbi6_qup_src.clkr,
2486 [GSBI6_QUP_CLK] = &gsbi6_qup_clk.clkr,
2487 [GSBI7_QUP_SRC] = &gsbi7_qup_src.clkr,
2488 [GSBI7_QUP_CLK] = &gsbi7_qup_clk.clkr,
2489 [GSBI8_QUP_SRC] = &gsbi8_qup_src.clkr,
2490 [GSBI8_QUP_CLK] = &gsbi8_qup_clk.clkr,
2491 [GSBI9_QUP_SRC] = &gsbi9_qup_src.clkr,
2492 [GSBI9_QUP_CLK] = &gsbi9_qup_clk.clkr,
2493 [GSBI10_QUP_SRC] = &gsbi10_qup_src.clkr,
2494 [GSBI10_QUP_CLK] = &gsbi10_qup_clk.clkr,
2495 [GSBI11_QUP_SRC] = &gsbi11_qup_src.clkr,
2496 [GSBI11_QUP_CLK] = &gsbi11_qup_clk.clkr,
2497 [GSBI12_QUP_SRC] = &gsbi12_qup_src.clkr,
2498 [GSBI12_QUP_CLK] = &gsbi12_qup_clk.clkr,
2499 [GP0_SRC] = &gp0_src.clkr,
2500 [GP0_CLK] = &gp0_clk.clkr,
2501 [GP1_SRC] = &gp1_src.clkr,
2502 [GP1_CLK] = &gp1_clk.clkr,
2503 [GP2_SRC] = &gp2_src.clkr,
2504 [GP2_CLK] = &gp2_clk.clkr,
2505 [PMEM_CLK] = &pmem_clk.clkr,
2506 [PRNG_SRC] = &prng_src.clkr,
2507 [PRNG_CLK] = &prng_clk.clkr,
2508 [SDC1_SRC] = &sdc1_src.clkr,
2509 [SDC1_CLK] = &sdc1_clk.clkr,
2510 [SDC2_SRC] = &sdc2_src.clkr,
2511 [SDC2_CLK] = &sdc2_clk.clkr,
2512 [SDC3_SRC] = &sdc3_src.clkr,
2513 [SDC3_CLK] = &sdc3_clk.clkr,
2514 [SDC4_SRC] = &sdc4_src.clkr,
2515 [SDC4_CLK] = &sdc4_clk.clkr,
2516 [SDC5_SRC] = &sdc5_src.clkr,
2517 [SDC5_CLK] = &sdc5_clk.clkr,
2518 [TSIF_REF_SRC] = &tsif_ref_src.clkr,
2519 [TSIF_REF_CLK] = &tsif_ref_clk.clkr,
2520 [USB_HS1_XCVR_SRC] = &usb_hs1_xcvr_src.clkr,
2521 [USB_HS1_XCVR_CLK] = &usb_hs1_xcvr_clk.clkr,
2522 [USB_FS1_XCVR_FS_SRC] = &usb_fs1_xcvr_fs_src.clkr,
2523 [USB_FS1_XCVR_FS_CLK] = &usb_fs1_xcvr_fs_clk.clkr,
2524 [USB_FS1_SYSTEM_CLK] = &usb_fs1_system_clk.clkr,
2525 [USB_FS2_XCVR_FS_SRC] = &usb_fs2_xcvr_fs_src.clkr,
2526 [USB_FS2_XCVR_FS_CLK] = &usb_fs2_xcvr_fs_clk.clkr,
2527 [USB_FS2_SYSTEM_CLK] = &usb_fs2_system_clk.clkr,
2528 [GSBI1_H_CLK] = &gsbi1_h_clk.clkr,
2529 [GSBI2_H_CLK] = &gsbi2_h_clk.clkr,
2530 [GSBI3_H_CLK] = &gsbi3_h_clk.clkr,
2531 [GSBI4_H_CLK] = &gsbi4_h_clk.clkr,
2532 [GSBI5_H_CLK] = &gsbi5_h_clk.clkr,
2533 [GSBI6_H_CLK] = &gsbi6_h_clk.clkr,
2534 [GSBI7_H_CLK] = &gsbi7_h_clk.clkr,
2535 [GSBI8_H_CLK] = &gsbi8_h_clk.clkr,
2536 [GSBI9_H_CLK] = &gsbi9_h_clk.clkr,
2537 [GSBI10_H_CLK] = &gsbi10_h_clk.clkr,
2538 [GSBI11_H_CLK] = &gsbi11_h_clk.clkr,
2539 [GSBI12_H_CLK] = &gsbi12_h_clk.clkr,
2540 [TSIF_H_CLK] = &tsif_h_clk.clkr,
2541 [USB_FS1_H_CLK] = &usb_fs1_h_clk.clkr,
2542 [USB_FS2_H_CLK] = &usb_fs2_h_clk.clkr,
2543 [USB_HS1_H_CLK] = &usb_hs1_h_clk.clkr,
2544 [SDC1_H_CLK] = &sdc1_h_clk.clkr,
2545 [SDC2_H_CLK] = &sdc2_h_clk.clkr,
2546 [SDC3_H_CLK] = &sdc3_h_clk.clkr,
2547 [SDC4_H_CLK] = &sdc4_h_clk.clkr,
2548 [SDC5_H_CLK] = &sdc5_h_clk.clkr,
2549 [EBI2_2X_CLK] = &ebi2_2x_clk.clkr,
2550 [EBI2_CLK] = &ebi2_clk.clkr,
2551 [ADM0_CLK] = &adm0_clk.clkr,
2552 [ADM0_PBUS_CLK] = &adm0_pbus_clk.clkr,
2553 [ADM1_CLK] = &adm1_clk.clkr,
2554 [ADM1_PBUS_CLK] = &adm1_pbus_clk.clkr,
2555 [MODEM_AHB1_H_CLK] = &modem_ahb1_h_clk.clkr,
2556 [MODEM_AHB2_H_CLK] = &modem_ahb2_h_clk.clkr,
2557 [PMIC_ARB0_H_CLK] = &pmic_arb0_h_clk.clkr,
2558 [PMIC_ARB1_H_CLK] = &pmic_arb1_h_clk.clkr,
2559 [PMIC_SSBI2_CLK] = &pmic_ssbi2_clk.clkr,
2560 [RPM_MSG_RAM_H_CLK] = &rpm_msg_ram_h_clk.clkr,