Lines Matching refs:si_t

179 typedef struct si_pub si_t;  typedef
332 extern si_t *si_attach(uint pcidev, osl_t *osh, volatile void *regs, uint bustype,
334 extern si_t *si_kattach(osl_t *osh);
335 extern void si_detach(si_t *sih);
336 extern volatile void *si_d11_switch_addrbase(si_t *sih, uint coreunit);
337 extern uint si_corelist(const si_t *sih, uint coreid[]);
338 extern uint si_coreid(const si_t *sih);
339 extern uint si_flag(si_t *sih);
340 extern uint si_flag_alt(const si_t *sih);
341 extern uint si_intflag(si_t *sih);
342 extern uint si_coreidx(const si_t *sih);
343 extern uint si_get_num_cores(const si_t *sih);
344 extern uint si_coreunit(const si_t *sih);
345 extern uint si_corevendor(const si_t *sih);
346 extern uint si_corerev(const si_t *sih);
347 extern uint si_corerev_minor(const si_t *sih);
348 extern void *si_osh(si_t *sih);
349 extern void si_setosh(si_t *sih, osl_t *osh);
350 extern int si_backplane_access(si_t *sih, uint addr, uint size, uint *val, bool read);
356 extern int si_backplane_access_64(si_t *sih, uint addr, uint size,
360 extern uint si_corereg(si_t *sih, uint coreidx, uint regoff, uint mask, uint val);
361 extern uint si_corereg_writeonly(si_t *sih, uint coreidx, uint regoff, uint mask, uint val);
362 extern uint si_pmu_corereg(si_t *sih, uint32 idx, uint regoff, uint mask, uint val);
363 extern volatile uint32 *si_corereg_addr(si_t *sih, uint coreidx, uint regoff);
364 extern volatile void *si_coreregs(const si_t *sih);
365 extern uint si_wrapperreg(const si_t *sih, uint32 offset, uint32 mask, uint32 val);
366 extern uint si_core_wrapperreg(si_t *sih, uint32 coreidx, uint32 offset, uint32 mask, uint32 val);
367 extern void *si_wrapperregs(const si_t *sih);
368 extern uint32 si_core_cflags(const si_t *sih, uint32 mask, uint32 val);
369 extern void si_core_cflags_wo(const si_t *sih, uint32 mask, uint32 val);
370 extern uint32 si_core_sflags(const si_t *sih, uint32 mask, uint32 val);
371 extern void si_commit(si_t *sih);
372 extern bool si_iscoreup(const si_t *sih);
373 extern uint si_numcoreunits(const si_t *sih, uint coreid);
374 extern uint si_numd11coreunits(const si_t *sih);
375 extern uint si_findcoreidx(const si_t *sih, uint coreid, uint coreunit);
376 extern uint si_findcoreid(const si_t *sih, uint coreidx);
377 extern volatile void *si_setcoreidx(si_t *sih, uint coreidx);
378 extern volatile void *si_setcore(si_t *sih, uint coreid, uint coreunit);
379 extern uint32 si_oobr_baseaddr(const si_t *sih, bool second);
381 extern uint si_corereg_ifup(si_t *sih, uint core_id, uint regoff, uint mask, uint val);
382 extern void si_lowpwr_opt(si_t *sih);
384 extern volatile void *si_switch_core(si_t *sih, uint coreid, uint *origidx,
386 extern void si_restore_core(si_t *sih, uint coreid, bcm_int_bitmask_t *intr_val);
388 extern uint si_corerev_ext(si_t *sih, uint coreid, uint coreunit);
390 uint si_get_corerev(si_t *sih, uint core_id);
392 extern int si_numaddrspaces(const si_t *sih);
393 extern uint32 si_addrspace(const si_t *sih, uint spidx, uint baidx);
394 extern uint32 si_addrspacesize(const si_t *sih, uint spidx, uint baidx);
395 extern void si_coreaddrspaceX(const si_t *sih, uint asidx, uint32 *addr, uint32 *size);
396 extern int si_corebist(const si_t *sih);
397 extern void si_core_reset(si_t *sih, uint32 bits, uint32 resetbits);
398 extern void si_core_disable(const si_t *sih, uint32 bits);
400 extern uint si_chip_hostif(const si_t *sih);
401 extern uint32 si_clock(si_t *sih);
402 extern uint32 si_alp_clock(si_t *sih); /* returns [Hz] units */
403 extern uint32 si_ilp_clock(si_t *sih); /* returns [Hz] units */
404 extern void si_pci_setup(si_t *sih, uint coremask);
405 extern int si_pcie_setup(si_t *sih, uint coreidx);
406 extern void si_setint(const si_t *sih, int siflag);
407 extern bool si_backplane64(const si_t *sih);
408 extern void si_register_intr_callback(si_t *sih, void *intrsoff_fn, void *intrsrestore_fn,
410 extern void si_deregister_intr_callback(si_t *sih);
411 extern void si_clkctl_init(si_t *sih);
412 extern uint16 si_clkctl_fast_pwrup_delay(si_t *sih);
413 extern bool si_clkctl_cc(si_t *sih, uint mode);
414 extern int si_clkctl_xtal(si_t *sih, uint what, bool on);
415 extern void si_btcgpiowar(si_t *sih);
416 extern bool si_deviceremoved(const si_t *sih);
417 extern void si_set_device_removed(si_t *sih, bool status);
418 extern uint32 si_sysmem_size(si_t *sih);
419 extern uint32 si_socram_size(si_t *sih);
420 extern uint32 si_socram_srmem_size(si_t *sih);
421 extern void si_socram_set_bankpda(si_t *sih, uint32 bankidx, uint32 bankpda);
422 extern bool si_is_bus_mpu_present(si_t *sih);
424 extern void si_watchdog(si_t *sih, uint ticks);
425 extern void si_watchdog_ms(si_t *sih, uint32 ms);
427 extern volatile void *si_gpiosetcore(si_t *sih);
428 extern uint32 si_gpiocontrol(si_t *sih, uint32 mask, uint32 val, uint8 priority);
429 extern uint32 si_gpioouten(si_t *sih, uint32 mask, uint32 val, uint8 priority);
430 extern uint32 si_gpioout(si_t *sih, uint32 mask, uint32 val, uint8 priority);
431 extern uint32 si_gpioin(si_t *sih);
432 extern uint32 si_gpiointpolarity(si_t *sih, uint32 mask, uint32 val, uint8 priority);
433 extern uint32 si_gpiointmask(si_t *sih, uint32 mask, uint32 val, uint8 priority);
434 extern uint32 si_gpioeventintmask(si_t *sih, uint32 mask, uint32 val, uint8 priority);
435 extern uint32 si_gpioled(si_t *sih, uint32 mask, uint32 val);
436 extern uint32 si_gpioreserve(const si_t *sih, uint32 gpio_num, uint8 priority);
437 extern uint32 si_gpiorelease(const si_t *sih, uint32 gpio_num, uint8 priority);
438 extern uint32 si_gpiopull(si_t *sih, bool updown, uint32 mask, uint32 val);
439 extern uint32 si_gpioevent(si_t *sih, uint regtype, uint32 mask, uint32 val);
440 extern uint32 si_gpio_int_enable(si_t *sih, bool enable);
441 extern void si_gci_uart_init(si_t *sih, osl_t *osh, uint8 seci_mode);
442 extern void si_gci_enable_gpio(si_t *sih, uint8 gpio, uint32 mask, uint32 value);
443 extern uint8 si_gci_host_wake_gpio_init(si_t *sih);
444 extern uint8 si_gci_time_sync_gpio_init(si_t *sih);
445 extern void si_gci_host_wake_gpio_enable(si_t *sih, uint8 gpio, bool state);
446 extern void si_gci_time_sync_gpio_enable(si_t *sih, uint8 gpio, bool state);
447 extern void si_gci_host_wake_gpio_tristate(si_t *sih, uint8 gpio, bool state);
448 extern int si_gpio_enable(si_t *sih, uint32 mask);
450 extern void si_invalidate_second_bar0win(si_t *sih);
452 extern void si_gci_shif_config_wake_pin(si_t *sih, uint8 gpio_n,
454 extern void si_shif_int_enable(si_t *sih, uint8 gpio_n, uint8 wake_events, bool enable);
457 extern void si_gci_handler_process(si_t *sih);
459 extern void si_enable_gpio_wake(si_t *sih, uint8 *wake_mask, uint8 *cur_status, uint8 gci_gpio,
463 extern void *si_gci_gpioint_handler_register(si_t *sih, uint8 gpio, uint8 sts,
465 extern void si_gci_gpioint_handler_unregister(si_t *sih, void* gci_i);
467 extern void si_gci_gpio_chipcontrol_ex(si_t *si, uint8 gpoi, uint8 opt);
468 extern uint8 si_gci_gpio_status(si_t *sih, uint8 gci_gpio, uint8 mask, uint8 value);
469 extern void si_gci_config_wake_pin(si_t *sih, uint8 gpio_n, uint8 wake_events,
471 extern void si_gci_free_wake_pin(si_t *sih, uint8 gpio_n);
473 extern uint8 si_gci_gpio_wakemask(si_t *sih, uint8 gpio, uint8 mask, uint8 value);
474 extern uint8 si_gci_gpio_intmask(si_t *sih, uint8 gpio, uint8 mask, uint8 value);
478 extern bool si_pci_pmestat(const si_t *sih);
479 extern void si_pci_pmeclr(const si_t *sih);
480 extern void si_pci_pmeen(const si_t *sih);
481 extern void si_pci_pmestatclr(const si_t *sih);
486 extern void si_sdio_init(si_t *sih);
489 extern uint16 si_d11_devid(si_t *sih);
490 extern int si_corepciid(si_t *sih, uint func, uint16 *pcivendor, uint16 *pcidevice,
493 extern uint32 si_seci_access(si_t *sih, uint32 val, int access);
494 extern volatile void* si_seci_init(si_t *sih, uint8 seci_mode);
495 extern void si_seci_clk_force(si_t *sih, bool val);
496 extern bool si_seci_clk_force_status(si_t *sih);
499 extern bool si_eci(const si_t *sih);
500 extern int si_eci_init(si_t *sih);
501 extern void si_eci_notify_bt(si_t *sih, uint32 mask, uint32 val, bool interrupt);
502 extern bool si_seci(const si_t *sih);
503 extern void* si_gci_init(si_t *sih);
504 extern void si_seci_down(si_t *sih);
505 extern void si_seci_upd(si_t *sih, bool enable);
506 extern bool si_gci(const si_t *sih);
507 extern bool si_sraon(const si_t *sih);
521 extern bool si_is_otp_disabled(const si_t *sih);
522 extern bool si_is_otp_powered(si_t *sih);
523 extern void si_otp_power(si_t *sih, bool on, uint32* min_res_mask);
526 extern bool si_is_sprom_available(si_t *sih);
528 extern void si_sprom_init(si_t *sih);
532 bool si_is_sflash_available(const si_t *sih);
535 extern int si_cis_source(const si_t *sih);
549 extern uint16 BCMATTACHFN(si_fabid)(si_t *sih);
550 extern uint16 BCMINITFN(si_chipid)(const si_t *sih);
557 extern int si_devpath(const si_t *sih, char *path, int size);
558 extern int si_devpath_pcie(const si_t *sih, char *path, int size);
560 extern char *si_getdevpathvar(const si_t *sih, const char *name);
561 extern int si_getdevpathintvar(const si_t *sih, const char *name);
562 extern char *si_coded_devpathvar(const si_t *sih, char *varname, int var_len, const char *name);
565 extern uint8 si_pcieclkreq(const si_t *sih, uint32 mask, uint32 val);
566 extern uint32 si_pcielcreg(const si_t *sih, uint32 mask, uint32 val);
567 extern uint8 si_pcieltrenable(const si_t *sih, uint32 mask, uint32 val);
568 extern uint8 si_pcieobffenable(const si_t *sih, uint32 mask, uint32 val);
569 extern uint32 si_pcieltr_reg(const si_t *sih, uint32 reg, uint32 mask, uint32 val);
570 extern uint32 si_pcieltrspacing_reg(const si_t *sih, uint32 mask, uint32 val);
571 extern uint32 si_pcieltrhysteresiscnt_reg(const si_t *sih, uint32 mask, uint32 val);
572 extern void si_pcie_set_error_injection(const si_t *sih, uint32 mode);
573 extern void si_pcie_set_L1substate(const si_t *sih, uint32 substate);
575 extern uint32 si_pcie_get_L1substate(const si_t *sih);
577 extern void si_pci_down(const si_t *sih);
578 extern void si_pci_up(const si_t *sih);
579 extern void si_pci_sleep(const si_t *sih);
580 extern void si_pcie_war_ovr_update(const si_t *sih, uint8 aspm);
581 extern void si_pcie_power_save_enable(const si_t *sih, bool enable);
582 extern int si_pci_fixcfg(si_t *sih);
585 extern void si_chipcontrl_restore(si_t *sih, uint32 val);
586 extern uint32 si_chipcontrl_read(si_t *sih);
587 extern void si_chipcontrl_srom4360(si_t *sih, bool on);
588 extern void si_srom_clk_set(si_t *sih); /**< for chips with fast BP clock */
589 extern void si_btc_enable_chipcontrol(si_t *sih);
590 extern void si_pmu_avb_clk_set(si_t *sih, osl_t *osh, bool set_flag);
593 extern bool si_taclear(si_t *sih, bool details);
596 extern void si_view(si_t *sih, bool verbose);
597 extern void si_viewall(si_t *sih, bool verbose);
602 extern int si_dump_pcieinfo(const si_t *sih, struct bcmstrbuf *b);
603 extern void si_dump_pmuregs(si_t *sih, struct bcmstrbuf *b);
604 extern int si_dump_pcieregs(const si_t *sih, struct bcmstrbuf *b);
608 extern void si_dump(const si_t *sih, struct bcmstrbuf *b);
609 extern void si_ccreg_dump(si_t *sih, struct bcmstrbuf *b);
610 extern void si_clkctl_dump(si_t *sih, struct bcmstrbuf *b);
611 extern int si_gpiodump(si_t *sih, struct bcmstrbuf *b);
613 extern void si_dumpregs(si_t *sih, struct bcmstrbuf *b);
616 extern uint32 si_ccreg(si_t *sih, uint32 offset, uint32 mask, uint32 val);
617 extern uint32 si_pciereg(const si_t *sih, uint32 offset, uint32 mask, uint32 val, uint type);
618 extern int si_bpind_access(si_t *sih, uint32 addr_high, uint32 addr_low,
620 extern void sih_write_sraon(si_t *sih, int offset, int len, const uint32* data);
622 extern void si_dump_pmu(si_t *sih, void *pmu_var);
623 extern void si_pmu_keep_on(const si_t *sih, int32 int_val);
624 extern uint32 si_pmu_keep_on_get(const si_t *sih);
625 extern uint32 si_power_island_set(si_t *sih, uint32 int_val);
626 extern uint32 si_power_island_get(si_t *sih);
629 extern uint32 si_pcieserdesreg(const si_t *sih, uint32 mdioslave, uint32 offset,
631 extern void si_pcie_set_request_size(const si_t *sih, uint16 size);
632 extern uint16 si_pcie_get_request_size(const si_t *sih);
633 extern void si_pcie_set_maxpayload_size(const si_t *sih, uint16 size);
634 extern uint16 si_pcie_get_maxpayload_size(const si_t *sih);
635 extern uint16 si_pcie_get_ssid(const si_t *sih);
636 extern uint32 si_pcie_get_bar0(const si_t *sih);
637 extern int si_pcie_configspace_cache(const si_t *sih);
638 extern int si_pcie_configspace_restore(const si_t *sih);
639 extern int si_pcie_configspace_get(const si_t *sih, uint8 *buf, uint size);
642 extern void si_muxenab(si_t *sih, uint32 w);
643 extern uint32 si_clear_backplane_to(si_t *sih);
644 extern void si_slave_wrapper_add(si_t *sih);
651 extern uint32 si_clear_backplane_to_per_core(si_t *sih, uint coreid, uint coreunit, void *wrap);
655 extern uint32 si_findcoreidx_by_axiid(const si_t *sih, uint32 axiid);
656 extern void si_wrapper_get_last_error(const si_t *sih, uint32 *error_status, uint32 *core,
658 extern uint32 si_get_axi_timeout_reg(const si_t *sih);
661 extern const si_axi_error_info_t * si_get_axi_errlog_info(const si_t *sih);
662 extern void si_reset_axi_errlog_info(const si_t * sih);
665 extern void si_update_backplane_timeouts(const si_t *sih, bool enable, uint32 timeout, uint32 cid);
668 extern uint32 si_tcm_size(si_t *sih);
669 extern bool si_has_flops(si_t *sih);
672 extern int si_set_sromctl(si_t *sih, uint32 value);
673 extern uint32 si_get_sromctl(si_t *sih);
675 extern uint32 si_gci_direct(si_t *sih, uint offset, uint32 mask, uint32 val);
676 extern uint32 si_gci_indirect(si_t *sih, uint regidx, uint offset, uint32 mask, uint32 val);
677 extern uint32 si_gci_output(si_t *sih, uint reg, uint32 mask, uint32 val);
678 extern uint32 si_gci_input(si_t *sih, uint reg);
679 extern uint32 si_gci_int_enable(si_t *sih, bool enable);
680 extern void si_gci_reset(si_t *sih);
682 extern void si_ercx_init(si_t *sih, uint32 ltecx_mux, uint32 ltecx_padnum,
686 extern int si_wci2_rxfifo_handler_register(si_t *sih, wci2_handler_t rx_cb, void *ctx);
687 extern void si_wci2_rxfifo_handler_unregister(si_t *sih);
689 extern void si_gci_seci_init(si_t *sih);
690 extern void si_wci2_init(si_t *sih, uint8 baudrate, uint32 ltecx_mux, uint32 ltecx_padnum,
693 extern bool si_btcx_wci2_init(si_t *sih);
695 extern void si_gci_set_functionsel(si_t *sih, uint32 pin, uint8 fnsel);
696 extern uint32 si_gci_get_functionsel(si_t *sih, uint32 pin);
697 extern void si_gci_clear_functionsel(si_t *sih, uint8 fnsel);
699 extern uint32 si_gci_chipcontrol(si_t *sih, uint reg, uint32 mask, uint32 val);
700 extern uint32 si_gci_chipstatus(si_t *sih, uint reg);
701 extern uint8 si_enable_device_wake(si_t *sih, uint8 *wake_status, uint8 *cur_status);
702 extern uint8 si_get_device_wake_opt(si_t *sih);
703 extern void si_swdenable(si_t *sih, uint32 swdflag);
704 extern uint8 si_enable_perst_wake(si_t *sih, uint8 *perst_wake_mask, uint8 *perst_cur_status);
706 extern uint32 si_get_pmu_reg_addr(si_t *sih, uint32 offset);
720 void si_update_masks(si_t *sih);
721 void si_force_islanding(si_t *sih, bool enable);
722 extern uint32 si_pmu_res_req_timer_clr(si_t *sih);
723 extern void si_pmu_rfldo(si_t *sih, bool on);
724 extern void si_pcie_ltr_war(const si_t *sih);
725 extern void si_pcie_hw_LTR_war(const si_t *sih);
726 extern void si_pcie_hw_L1SS_war(const si_t *sih);
727 extern void si_pciedev_crwlpciegen2(const si_t *sih);
728 extern void si_pcie_prep_D3(const si_t *sih, bool enter_D3);
729 extern void si_pciedev_reg_pm_clk_period(const si_t *sih);
730 extern void si_pcie_disable_oobselltr(const si_t *sih);
731 extern uint32 si_raw_reg(const si_t *sih, uint32 reg, uint32 val, uint32 wrire_req);
914 extern void si_pll_sr_reinit(si_t *sih);
915 extern void si_pll_closeloop(si_t *sih);
916 extern uint si_num_slaveports(const si_t *sih, uint coreid);
917 extern uint32 si_get_slaveport_addr(si_t *sih, uint spidx, uint baidx,
919 extern uint32 si_get_d11_slaveport_addr(si_t *sih, uint spidx,
921 void si_introff(const si_t *sih, bcm_int_bitmask_t *intr_val);
922 void si_intrrestore(const si_t *sih, bcm_int_bitmask_t *intr_val);
923 bool si_get_nvram_rfldo3p3_war(const si_t *sih);
924 void si_nvram_res_masks(const si_t *sih, uint32 *min_mask, uint32 *max_mask);
925 extern uint32 si_xtalfreq(const si_t *sih);
926 extern uint8 si_getspurmode(const si_t *sih);
927 extern uint32 si_get_openloop_dco_code(const si_t *sih);
928 extern void si_set_openloop_dco_code(si_t *sih, uint32 openloop_dco_code);
929 extern uint32 si_wrapper_dump_buf_size(const si_t *sih);
930 extern uint32 si_wrapper_dump_binary(const si_t *sih, uchar *p);
931 extern uint32 si_wrapper_dump_last_timeout(const si_t *sih, uint32 *error, uint32 *core,
935 extern uint32 si_srpwr_request(const si_t *sih, uint32 mask, uint32 val);
936 extern uint32 si_srpwr_request_on_rev80(si_t *sih, uint32 mask, uint32 val,
938 extern uint32 si_srpwr_stat_spinwait(const si_t *sih, uint32 mask, uint32 val);
939 extern uint32 si_srpwr_stat(si_t *sih);
940 extern uint32 si_srpwr_domain(si_t *sih);
941 extern uint32 si_srpwr_domain_all_mask(const si_t *sih);
942 extern uint8 si_srpwr_domain_wl(si_t *sih);
943 extern uint32 si_srpwr_bt_status(si_t *sih);
945 bool si_srpwr_cap(si_t *sih);
977 extern bool si_check_enable_backplane_log(const si_t *sih);
988 extern uint8 si_lhl_ps_mode(const si_t *sih);
989 extern uint32 si_get_armpllclkfreq(const si_t *sih);
990 uint8 si_get_ccidiv(const si_t *sih);
991 extern uint8 si_hib_ext_wakeup_isenab(const si_t *sih);
994 void si_dump_APB_Bridge_registers(const si_t *sih);
996 void si_force_clocks(const si_t *sih, uint clock_state);
999 bool si_chipcap_sdio_ate_only(const si_t *sih);
1011 void si_set_slice_id(si_t *sih, uint8 slice);
1012 uint8 si_get_slice_id(const si_t *sih);
1017 uint si_core_d11_type(si_t *sih, uint coreunit);
1020 bool si_pkgopt_d11_allowed(si_t *sih, uint coreuint);
1023 bool si_scan_core_present(const si_t *sih);
1024 void si_configure_pwrthrottle_gpio(si_t *sih, uint8 pwrthrottle_gpio_pin);
1025 void si_configure_onbody_gpio(si_t *sih, uint8 onbody_gpio_pin);
1028 bool si_hwa_present(const si_t *sih);
1031 bool si_sysmem_present(const si_t *sih);
1034 bool si_btc_bt_status_in_reset(si_t *sih);
1035 bool si_btc_bt_status_in_pds(si_t *sih);
1036 int si_btc_bt_pds_wakeup_force(si_t *sih, bool force);
1040 void si_rffe_rfem_init(si_t *sih);
1041 void si_rffe_set_debug_mode(si_t *sih, bool enable);
1042 bool si_rffe_get_debug_mode(si_t *sih);
1043 int si_rffe_set_elnabyp_mode(si_t *sih, uint8 mode);
1044 int8 si_rffe_get_elnabyp_mode(si_t *sih);
1045 int si_rffe_rfem_read(si_t *sih, uint8 dev_id, uint8 antenna, uint16 reg_addr, uint32 *val);
1046 int si_rffe_rfem_write(si_t *sih, uint8 dev_id, uint8 antenna, uint16 reg_addr, uint32 data);
1048 extern void si_jtag_udr_pwrsw_main_toggle(si_t *sih, bool on);
1049 extern int si_pmu_res_state_pwrsw_main_wait(si_t *sih);
1050 extern uint32 si_d11_core_sssr_addr(si_t *sih, uint unit, uint32 *sssr_dmp_sz);
1054 uint32 si_cur_hib_time(si_t *sih);